S I INSTYTUT TECHNOLOGII ELEK TR O N O W EJ

Podobne dokumenty
INSTYTUT TECHNOLOGII ELEKTRONOWEJ

ci>2(ttl)e 6 UCY 74S424N GENERATOR IMPULSÓW ZEGAROWYCH 00 MIKROPROCESORA MCY 7880 N TANK a XTAL1 XTAL2 RESET-E i U 16 3*UCC 15-]]-XTAL1 RESIN C 2

Temat: Pamięci. Programowalne struktury logiczne.

P ob 2. UCY 74S416N UCY 74S426N 4-bitowy nadajni k/odbiornik szyny danych. ib UIN "]lh. 11 DSEN 13 do 3. I! Dl 3. 3 di 2

LABORATORIUM. Technika Cyfrowa. Badanie Bramek Logicznych

INSTYTUT TECHNOLOGII ELEKTRONOWEJ

4. Dane techniczne 4.1. Pomiar częstotliwości Zakres pomiaru Czas pomiaru/otwarcia bramki/

BN /04. Układy scalone typu UL 1601 N. MIKROUKlADY SCALONE. Kategoria klimatyczna dla układów:

4. Funktory CMOS cz.2

Instrukcja do ćwiczenia laboratoryjnego

Artykuł zawiera opis i dane techniczne

Badanie właściwości multipleksera analogowego

Technika Cyfrowa. Badanie pamięci

Katedra Przyrządów Półprzewodnikowych i Optoelektronicznych Laboratorium Przyrządów Półprzewodnikowych. Ćwiczenie 4

Ćwiczenie 24 Temat: Układy bramek logicznych pomiar napięcia i prądu. Cel ćwiczenia

Podział układów cyfrowych. rkijanka

Instrukcja do ćwiczenia : Matryca komutacyjna

Tranzystor JFET i MOSFET zas. działania

PRZERZUTNIKI: 1. Należą do grupy bloków sekwencyjnych, 2. podstawowe układy pamiętające

INSTYTUT TECHNOLOGII E L E K T R O N O W E J

Ćwiczenie ELE. Jacek Grela, Łukasz Marciniak 3 grudnia Rys.1 Schemat wzmacniacza ładunkowego.

Technika mikroprocesorowa. W. Daca, Politechnika Szczecińska, Wydział Elektryczny, 2007/08

A-7. Tranzystor unipolarny JFET i jego zastosowania

a) dolno przepustowa; b) górno przepustowa; c) pasmowo przepustowa; d) pasmowo - zaporowa.

INSTRUKCJA DO ĆWICZENIA BADANIE STANDARDOWEJ BRAMKI NAND TTL (UCY 7400)

Technika Mikroprocesorowa

Pamięci półprzewodnikowe w oparciu o książkę : Nowoczesne pamięci. Ptc 2013/

Badanie działania bramki NAND wykonanej w technologii TTL oraz układów zbudowanych w oparciu o tę bramkę.

Podstaw Elektroniki Cyfrowej Wykonał zespół w składzie (nazwiska i imiona): Dzień tygodnia:

Podstawowe układy cyfrowe

WYKAZ NOWYCH KARI. INFORMACYJNYCH OPRACOWAŃ I WYROBÓW ITE. NOWOŚCI 1989 do nabycia w ZOINTE*^

LABORATORIUM PROJEKTOWANIA UKŁADÓW VLSI

Cyfrowe Elementy Automatyki. Bramki logiczne, przerzutniki, liczniki, sterowanie wyświetlaczem

Research & Development Ultrasonic Technology / Fingerprint recognition

LABORATORIUM PODSTAWY ELEKTRONIKI Badanie Bramki X-OR

3. Funktory CMOS cz.1

1. Poznanie właściwości i zasady działania rejestrów przesuwnych. 2. Poznanie właściwości i zasady działania liczników pierścieniowych.

jm ST Y T U T TECHNOLOGII E LE K T

BADANIE UKŁADÓW CYFROWYCH. CEL: Celem ćwiczenia jest poznanie właściwości statycznych układów cyfrowych serii TTL. PRZEBIEG ĆWICZENIA

1. Opis płyty czołowej multimetru METEX MS Uniwersalne zestawy laboratoryjne typu MS-9140, MS-9150, MS-9160 firmy METEX

Laboratorium Asemblerów, WZEW, AGH WFiIS Tester NMOS ów

Bramki logiczne Podstawowe składniki wszystkich układów logicznych

BADANIE PRZERZUTNIKÓW ASTABILNEGO, MONOSTABILNEGO I BISTABILNEGO

Przerzutnik ma pewną liczbę wejść i z reguły dwa wyjścia.

Pamięci półprzewodnikowe

Wstęp do Techniki Cyfrowej... Układy kombinacyjne

LABORATORIUM TECHNIKA CYFROWA BRAMKI. Rev.1.0

POLITECHNIKA WARSZAWSKA WYDZIAŁ TRANSPORTU

PRZEŁĄCZANIE DIOD I TRANZYSTORÓW

Technik elektronik 311[07] Zadanie praktyczne

Pamięci półprzewodnikowe na podstawie książki: Nowoczesne pamięci

IC200UDR002 ASTOR GE INTELLIGENT PLATFORMS - VERSAMAX NANO/MICRO

Lista tematów na kolokwium z wykładu z Techniki Cyfrowej w roku ak. 2013/2014

Katalog skrócony układów logicznych CMOS serii 4000

Dzielnik T A [ o C] t PHL [ns] t PLH U DD [V] I CC. f max [MHz] Rys. obud. Prod Programowalny licznik/dzielnik przez n. Udd.

Zaliczenie Termin zaliczenia: Sala IE 415 Termin poprawkowy: > (informacja na stronie:

ZESPÓŁ LABORATORIÓW TELEMATYKI TRANSPORTU ZAKŁAD TELEKOMUNIKACJI W TRANSPORCIE WYDZIAŁ TRANSPORTU POLITECHNIKI WARSZAWSKIEJ

Podstawy Elektroniki dla Tele-Informatyki. Tranzystory unipolarne MOS

Technika Cyfrowa 2 wykład 4: FPGA odsłona druga technologie i rodziny układów logicznych

Zbudować 2wejściową bramkę (narysować schemat): a) NANDCMOS, b) NORCMOS, napisać jej tabelkę prawdy i wyjaśnić działanie przy pomocy charakterystyk

ELEMENTY UKŁADÓW ENERGOELEKTRONICZNYCH

Podstawowe układy pracy tranzystora bipolarnego

Ćwiczenie 23. Temat: Własności podstawowych bramek logicznych. Cel ćwiczenia

43 Pamięci półprzewodnikowe w technice mikroprocesorowej - rodzaje, charakterystyka, zastosowania

MULTIMETR CYFROWY TES 2360 #02970 INSTRUKCJA OBSŁUGI

Statyczne badanie wzmacniacza operacyjnego - ćwiczenie 7

Spis treści. Strona 1 z 36

Organizacja typowego mikroprocesora

(57) Tester dynamiczny współpracujący z jednej strony (13) B1 (12) OPIS PATENTOWY (19) PL (11) PL B1. (54) Tester dynamiczny

LABORATORIUM ELEKTRONIKA I ENERGOELEKTRONIKA BADANIE GENERATORÓW PRZEBIEGÓW PROSTOKĄTNYCH I GENERATORÓW VCO

Układy, scalone 1111 N. typu UL. Kolektor każdego tranzystora układu jest odizolowany od. podłoża złęczem p-n. W celu z~pewnienia normalnej pracy

TERMINAL DO PROGRAMOWANIA PRZETWORNIKÓW SERII LMPT I LSPT MTH-21 INSTRUKCJA OBSŁUGI I EKSPLOATACJI. Wrocław, lipiec 1999 r.

1 Tranzystor MOS. 1.1 Stanowisko laboratoryjne. 1 TRANZYSTOR MOS

Instrukcja do ćwiczenia laboratoryjnego nr 7

STEROWANIE MASZYN I URZĄDZEŃ I. Laboratorium. 4. Przekaźniki czasowe

Instrukcja obsługi elektronicznego licznika typu 524. Model 524. Licznik sumujący i wskaźnik pozycji typu Opis. 1. Opis

Przetworniki pomiarowe obrotu i przesunięcia liniowego

Elektrolityczny kondensator filtrujący zasilanie stabilizatora U12 po stronie sterującej

Podstawy Informatyki Układ sterujący

CHARAKTERYSTYKI BRAMEK CYFROWYCH TTL

Bramki TTL i CMOS 7400, 74S00, 74HC00, 74HCT00, 7403, 74132

Systemy wbudowane Mikrokontrolery

Układy logiczne układy cyfrowe

Generatory kwarcowe Generator kwarcowy Colpittsa-Pierce a z tranzystorem bipolarnym

10. KLUCZE DWUKIERUNKOWE, MULTIPLEKSERY I DEMULTIPLEKSERY CMOS

Rzeszów, dnia r. ODPOWIEDŹ DO ZAPYTANIA O WYJAŚNIENIE TREŚCI SIWZ

Instrukcja do ćwiczenia laboratoryjnego nr 6b

LMWD-2X LISTWOWY MODUŁ WYJŚĆ DWUSTANOWYCH DOKUMENTACJA TECHNICZNO-RUCHOWA. Wrocław, listopad 1999 r.

LICZNIKI PODZIAŁ I PARAMETRY

Zespół Szkół Łączności w Krakowie. Badanie parametrów wzmacniacza mocy. Nr w dzienniku. Imię i nazwisko

1.2 Funktory z otwartym kolektorem (O.C)

Przykładowe rozwiązanie zadania dla zawodu technik telekomunikacji

Kombinacyjne bloki funkcjonalne

LABORATORIUM ELEKTRONIKI I TEORII OBWODÓW

Architektura systemu komputerowego

Wydział Elektryczny. Katedra Automatyki i Elektroniki. Instrukcja. do ćwiczeń laboratoryjnych z przedmiotu: SYSTEMY CYFROWE 1.

Liniowe układy scalone. Wykład 4 Parametry wzmacniaczy operacyjnych

LUPS-11ME LISTWOWY UNIWERSALNY PRZETWORNIK SYGNAŁOWY DOKUMENTACJA TECHNICZNO-RUCHOWA. Wrocław, kwiecień 2003 r.

Statyczne badanie przerzutników - ćwiczenie 3

Zapoznanie się z podstawowymi strukturami liczników asynchronicznych szeregowych modulo N, zliczających w przód i w tył oraz zasadą ich działania.

Transkrypt:

i 8 M S I INSTYTUT TECHNOLOGII ELEK TR O N O W EJ PA5fII$ STAIA ROM 4K MCY 7304N XX^ Rys. lo Obudowa CE-73 dla MCY 7304N XX Pamięć MCY 7304N XX3&'> jest statyczną pamięcią stałą ROM 4096-bitową, o organizacji 512 słów 8-bitowych, wykonaną w niskoprogowej technologii NMOS z bramką krzemo\vą.i implantacją jonów. Posiada ona sterowana wejściami 0E1, OE2 /zezwolenia wyjścia danych/ trójstanowe wyjścia danych, pełną kompatybilność wejść i wyjść z układami TTL oraz pojedyncze napięcie zasilania UDD = +5 V. Typowe zastosowania pamięci stałych ROM - to pamięci programów maszyn mikroprogramowanych, generatory znaków alfanume- ^ X X - dwuliterowe oznaczenie zawartości pamięci. W STĘPN A KARTA KATALOGOW A

rycznych,konwertory lcodów, układy realizujące podstawowe funkcje i operacje arytmetyczne /tablice sinusów, etc/. Zawartość matrycy pamięci, a także wymagany kod obu sygnałów zezwolenia wyjścia danych /umożliwiający bezpośrednie łączenie do 4 pamięci/ są programowane maską u producenta, w wyniku bezpośredniej współpracy użytkownika z producentem. Producent nadaje każdej nowej zawartości dwuliterowe oznaczenie, które - w połączeniu z nazwą MCY-7304N - umożliwia jednoznaczną identyfikację zawartości we wszelkich zamówieniach, korespondencji etc. Pamięć MCY 7304N XX może pracować synchronicznie lub asynchronicznie. Stan niski zezwolenia odczytu adresu / K K / pozwala na wprowadzenie adresu, natomiast wysoki stan tego wejścia zatrzaskuje wprowadzony adres w buforach adresowych. Dane pojawiają się i pozostają stabilne aż do odczytania nowego adresu. Gdy wejście AR znajduje się w stanie niskim, dane wyjściowe pojawiają się asynchronicznie po czasie ta od przyłożenia adresu * Układ MCY 7304N XX zawiera 22 wyprowadzenia czynne: - 9 wejść adresowych AO * A8-8 wyjść danych 01 08-2 wejścia zezwolenia wyjścia danych OEl/OEi, OE2/ÓE2-2 wejścia zasilające U ^, Uss - wejście zezwolenia odozytu adresu 3H. Rozmieszczenie wyprowadzeń wraz z wymiarami obudowy pokazano na rys. i. Rozmieszczenie to jest kompatybilne z pamięciami EPROM 2708, 2716, a także z pamięciami ROM 16IC MCY:7316N oraz 2316E. Kategoria klimatyczna 00/070/10 wg PN-73/E-04550, poziom jakości II wg BN-80/3375-52.00, układ scalony IV stopnia /IS4/ wg PN-78/T-01615. Układ jest hermetyzowany w dwurzędowej obudowie plastikowej CE-73 o 24 wyprowadzeniach.

- 3 - DOPUSZCZALNE PARAMETRY EKSPLOATACYJNE Napięcie dowolnego wyprowadzenia względem Ugs przy tfl nb = 25 C U 0,5 ~ +7 V Napięcie drenu względem Ugg Pr 2 y arab - 2 5 C Moc rozpraszana Temperatura prz e cbowywania Ud d max t Stg -0,5 ~ +7 V 1 W -40 - +125 C Temperatura otoczenia w czasie pracy t, 0 ^ +70 C arab ELEKTRYCZNE PARAMETRY CHARAKTERYSTYCZNE /t, = 0 - +70 C, = +5,0 V 5%; wszystkie wartości na- / amb DD * pięć są. mierzone względem Ugg = 0 V/ Nazwa parametru Symbol Jedn Wartość Warunki min. max. pomiaru '... ' 1.... 2.T~ ~ 4 5 6 Prąd upływności w e j ś ć ILI yua 10 UDD - 5,25 V, 0 V < U wo< 5,25 V, wszystkie wejścia Prąd upływności wyjść tlo /U A -10 10 układ odłączony, 0,4 V < D w y <5,25V wszystkie wyjścia Prąd zasilania Tr;D ma 50 maksymalna wartość w warunkach pracy, UDn = 5,25V Napięcie wejściowo w stanie wysoki m UIII V 2,0 5,2 5 wszystkie wejścia #

- 4 - ELEKTRYCZNE PARAMETRY CHARAKTERYSTYCZNE c.d. i 2 3 4 5 6 Napięcie wejściowe-w stanie niskim UIL V 0,8 wszystkie wejścia Napięcie wyjściowe w stanie wysokim U0H V CM T*. UDD UDD = 4,75 V I0H = 200^uA Napięcie wyjściowe w,stanie niskim U0L V 0,4 Iql = 2,4 ma Pojemność wejść a d re s owy c h,we j ś ć OE oraz AR Ci pf 6 wszystkie wyprowadzenia uziemione poza mierzonym; Pojemność wyjść danych Co pf 10 S m b = 25 C> i = 1,0 mhz, we - 0 v ELEKTRYCZNE PARAMETRY DYNAMICZNE: a) dla pracy synchronicznej /rys. 2a/ Nazwa parametru Symbol Jedn. War-/OŚĆ Warunki mm. _ma* 1 O Ui 3 4 5 6 Czas cyklu Czas dostępu orl wejścia adresowego *o ^a(ad) ns 700 DS 500 Poziomy odniesienia : na wejściach 1^5V na wyjściach 0,6V o ra z 2,~2 V Czas trwania impulsu. zezwolenia odczytu w stanie niskim /Ali/ tw ns 500

- 5 - Czas ustalania.adresu Czas zanikania adresu Czas przetrzymywania na wyjściu danych po przejściu impulsu zezwolenia odczytu w stan niski ELEKTRYCZNE PARAMETRY DYNAMICZNE c.d. i 2 3 4.. 5..- 6 ^su (ad) M a d ) th(da/su) ns 0 50 ns 20 ns 20 Czas narastania i opadania impulsów wejściowych: 20 ns ; obciążenie wyjścia: i,5 bramki TTL oraz CL=100pF b) dla pracy asynchronicznej /rys. 2b/ Czas cyklu Czas dostępu od wejścia adresowego 1 2 3.. 4 " 5"'..."6 Czas przetrzymywania na wyjściu danych po zmianie adresu *c ^a (ad) Si (da/ad) ns 500 ns 500 ns 20 Jak dla pracy synchronicznej c) dla wejść zezwolenia wyjścia danych /przy pracy synchronicznej i asynchronicznej rys. 2c/ i 2 3 4 5 6 Czas dostępu od wejścia uaktywnienia ^a (en ) 113 300 Czas zablokowania wyjścia od wejścia uaktywnienia ^dis (en) ns 300 Jak dla pracy synchronicznej

- 6 - a) AR -C *c t \ PW t sufadt t dtod ) Adresy X ł h(dq/ar) ł a(od) Wyjścia danych X Y c) Wejścia uaktywnienia 0E1'0E2 Wyjścia Stan wysokiej / danych impedancji ^ ^a(en) Rys. 2. Przebiegi czasowe układu MCY 7304N XX: a) przy pracv synchronicznej, b) przy pracy asynchronicznej, c) dla wejść zezwolenia wyjścia danych /przy pracy synchronicznej i asynchronicznej/ INSTYTUT TECHNOLOGII ELEKTRONOWEJ Al«Lotników 32/46 02-668 Warszawa tlx 815647 tel* 435401 Cena 60 zł aj 1987 Druk ZOINTE ITE zam. >1/87 n.w PRAV/0 REPRODUKCJI ZASTRZEŻONE