multiplekser/demultiplekser
|
|
- Łukasz Karpiński
- 6 lat temu
- Przeglądów:
Transkrypt
1 Analogowy multiplekser/demultiplekser kanałowy analogowy multiplekser/demultiplekser E/Q 1 K7 2 K6 3 K5 4 K4 5 K3 6 K2 7 K1 8 K0 9 A B 11 GND VCC 23 K8 22 K9 21 K 20 K11 19 K12 18 K13 17 K14 16 K INH 14 C 13 D D C B A INH E/Q=Kn n= X X X X H - L L L L L 0 L L L H L H H H L L 14 H H H H L GB MDX 16X Prod. T A [ o C] I CC [A] t PHL t PLH f max [MHz] Rys. obud. HC(T) 74HC4067N Phi -40,+85 <8µ dil-24a 74HC4067D Phi -40,+85 <8µ smd-24b 74HC4067DB Phi -40,+85 <8µ smd-24c 74HC4067PW Phi -40,+85 <8µ smd-24d 74HCT4067N Phi -40,+85 <8µ dil-24a 74HCT4067D Phi -40,+85 <8µ smd-24b 74HCT4067DB Phi -40,+85 <8µ smd-24c 74HCT4067PW Phi -40,+85 <8µ smd-24d LV 74LV4067N Phi -40,+125 <40µ dil-24a 74LV4067D Phi -40,+125 <40µ smd-24b 74LV4067DB Phi -40,+125 <40µ smd-24c 74LV4067PW Phi -40,+125 <40µ smd-24d
2 4097 Prod. T A [ o C] U DD [V] I CC [A] t PHL t PLH f max [MHz] Rys. obud. CD4097BE Rca -55, n dil-24b 40n n CD4097BF Rca -55, n dil-24e 40n n HCC4097BF Sgs -55, n dil-24d 40n n HCF4097BEY Sgs -40, n dil-24a 40n n HCF4097BM1 Sgs -40, n smd-24b 40n n Podwójny 8-kanałowy multiplekser/ demultiplekser X 1 X7 2 X6 3 X5 4 X4 5 X3 6 X2 7 X1 8 X0 9 A B X Y Select 24 Udd 23 Y0 22 Y1 21 Y2 20 Y3 19 Y4 18 Y5 17 Y 16 Y6 Y7 14 C 13 INH 4097 C B A INH Kana³ X X X H - L L L L X0, Y0 L L H L X1, Y1 L H L L X2, Y2 L H H L X3, Y3 H L L L X4, Y4 H L H L X5, Y5 H H L L X6, Y6 H H H L X7, Y7 Multiplekser/demultiplekser 4097
3 4519 Prod. T A [ o C] U DD [V] I CC [A] t PHL t PLH f max [MHz] Rys. obud. HCC4519BF Sgs -55, dil-16e HCF4519BEY Sgs -40,+85 5 dil-16b HCF4519BM1 Sgs -40,+85 5 smd-16a HCF4519BC1 Sgs -40,+85 5 chip-20a HEF4519BP Phi -40, µ dil-16b 40µ µ HEF4519BD Phi -40, µ dil-16e 40µ µ HEF4519BT Phi -40, µ smd-16a 40µ µ MC14519BD Mot -55, n smd-16a n 1 1 n MC14519BL Mot -55, n dil-16e n 1 1 n MC14519BP Mot -55, n dil-16b n 1 1 n bitowy selektor AND/OR, cztery 2-wej. multipleksery Y3 X2 Y2 X1 Y1 X0 Y Wejœcia Udd X3 B Z3 Z2 Z1 Z0 A B Xn Yn Zn L L X X L L H X L L L H X H H H L L X L H L H X H H H L L H H H L H L H H H L L H H H H H A 4519 Wyjœcie Selektor AND/OR, multiplekser 4519
4 4539 Prod. T A [ o C] U DD [V] I CC [A] t PHL t PLH f max [MHz] Rys. obud. HEF4539BP Phi -40, µ dil-16b 40µ µ HEF4539BD Phi -40, µ dil-16e 40µ µ HEF4539BT Phi -40, µ smd-16a 40µ µ MC14539BD Mot -55, n 2 2 smd-16a n n MC14539BL Mot -55, n 2 2 dil-16e n n MC14539BP Mot -55, n 2 2 dil-16b n n Podwójny 4-kanałowy multiplekser 4539 ST B X3 X2 X1 X0 Z Udd ST A Y3 Y2 Y1 Y0 W ST B A X0 X1 X2 X3 Z H X X X X X X L L L L L X X X L L L L H X X X H L L H X L X X L L L H X H X X H L H L X X L X L L H L X X H X H L H H X X X L L L H H X X X H H Multiplekser 4539
5 40257 Prod. T A [ o C] U DD [V] I CC [A] t PHL t PLH f max [MHz] Rys. obud. CD40257BE Rca -55, n 0 0 dil-16b 20n n CD40257BF Rca -55, n 0 0 dil-16e 20n n HCC40257BF Sgs -55, n 0 0 dil-16e 20n n HCF40257BEY Sgs -40, n 0 0 dil-16b 20n n HCF40257BM1 Sgs -40, n 0 0 smd-16a 20n n HCF40257BC1 Sgs -40, n 0 0 chip-20a 20n n Podczwórny multiplekser z 2 na 1 linię SEL A1 B1 A1 A2 B2 Q Wejœcia Udd EN A4 B4 Q4 A3 B3 Q3 EN SEL A B Q H X X X Z L L L X L L L H X H L H X L L L H X H H Wyjœcie Multiplekser 40257
6 Skróty użyte na rysunkach wyprowadzeń układów CMOS serii 4000 A, B, C - wejścia układów; A - bit najmłodszy a, b, c - wyjścia wyświetlaczy A0, A1 - wejścia adresujące BI - wejście wygaszające B out C CE C in CL C out CP D E EN FE FQ - wyjście z przeniesieniem - wejście sterujące - sygnał wybierania (Chip Enable) - wejście sygnału przeniesienia - zerowanie, kasowanie - wyjście sygnału przeniesienia - wejście impulsu zegarowego - wejście/wyjście danych - wejście - wejście wybierania (Enable) ukł. z wyj. trójstan. - wejście wybierania (Enable) - wejście wybierania (Enable) ukł. kaskadowych J, J1,.. - wejście J przerzutników K, K1,.. - wejście K przerzutników LT - wejście kontrolne dekoderów wyświetlaczy MEM - pamięć MR - zerowanie MUX - multiplekser Q - wyjścia Q0, Q1.- wyjścia danych z dekoderów dziesiętnych QA,QB.- wyjścia danych R - wejścia zerowania R0 - wejścia zerowania (reset) - ustawia zero R9 - wejścia zerowania (reset) - ustawia dziewiątkę RBI - wejścia sygnału wygaszania migotania wyświetlaczy 7-segmentowych RBQ - wejścia sygnału wygaszania migotania dla układów kaskadowych RD - wejścia sygnału zezwolenia na czytanie (Read Enable) S - wejścia ustawiania Strobe - wejścia sygnału wyzwalajacego (strobującego) T - wejścia sygnału zegarowego U dd V/R W/R - napięcie zasilania - wejścia przełączania: liczenie w przód/liczenie wstecz - wejścia przełączania: zapis/odczyt
7 Skróty użyte w tabelach pod rysunkami H - wysoki stan logiczny (HIGH = 1) L - niski stan logiczny (LOW = 0) X - stan logiczny nieokreślony Z - stan logiczny wysokiej impedancji - zbocze narastające - zbocze opadające - impuls o wysokim poziomie logicznym - impuls o niskim poziomie logicznym n x - ciąg impulsów o wysokim poziomie logicznym Q=L - wyjście o niskim poziomie - - brak zmiany / brak funkcji count - odliczanie co 1 shift - przesuwanie co 1? - stan/ funkcja nie znana reset - zerowanie preset - nastawianie Q n - stan wyjścia po czasie t n Skróty użyte w tabelach z wykazami Prod. - producent układu: Hit - Hitachi Mot - Motorola Nsc - National Semiconductor Phi - Philips Rca - Harris Sgs - Thomson Tix - Texas Instruments Tos - Toshiba T A I CC t PHL t PLH f max - zakres temperatur pracy - typowy średni pobór prądu - czas propagacji dla zmiany stanu z H na L - czas propagacji dla zmiany stanu z L na H - maksymalna częstotliwość pracy Rys. obud. - rysunek obudowy Q n+1 - stan wyjścia po czasie t n+1 - czas poprzedzający impuls zegarowy t n t n+1 - czas po impulsie zegarowym
8 Obudowy: dil-8, dil-14, dil-16 i dil-18 dil-8a dil-14a dil-16b dil-18a dil-14d dil-16e dil-18d
9 dil-20a Obudowy: dil-20 i dil-24 dil-24a dil-24b dil-20e dil-24d dil-24e
10 Obudowy: dil-28 i dil-40 dil-28a dil-40a dil-28d 37.0
11 Obudowy: smd-14 i smd-16 smd-14a smd-14b smd-16a smd-16b smd-14d smd-16d smd-16f
12 smd-20b Obudowy: smd-20, smd-24 i smd-28 smd-24a smd-24b smd-28b smd-24d
13 Obudowy: flat-16 i chip flat-16a chip-20a
Dzielnik T A [ o C] t PHL [ns] t PLH U DD [V] I CC. f max [MHz] Rys. obud. Prod Programowalny licznik/dzielnik przez n. Udd.
Dzielnik 4018 4018 Programowalny licznik/dzielnik przez n 4018 D D1 D2 Q3 D3 1 2 3 Q2 4 Q1 5 6 7 8 Udd Wejœcia Wyjœcie T R PE Dn Qn X H H X H H X H X X H X Qn X ount D- wejœcie sprzê enia D1-D5- wejœcia
Przerzutnik JK Dwa przerzutnik JK 7476 z wejœciami PR i CLR f max [MHz] t PLH. T A [ o C] Rys. obud. t PHL [ns] I CC. Prod.
Przerzutnik JK 7476 Dwa przerzutnik JK 7476 z wejœciami PR i CR 7476 CK1 PR1 CR1 J1 VCC CK2 PR2 CR2 1 2 3 4 5 6 7 8 PR 16 15 14 13 12 11 10 9 K1 GND K2 J2 PR1 J1 CK1 K1 CR1 PR2 J2 CK2 K2 CR2 J C K R J
Przerzutnik D T A [ o C] f max [MHz] I CC. t PHL [ns] t PLH. Prod. PR1 Q1 CK1 CLR1 PR2 Q2 CK2 CLR2 Q H Q L CLR L H X X
N N5474J Tix -55,+125 8.5m 20 14 25 dil-14d N5474W Tix -55,+125 8.5m 20 14 25 flat-14a NN Tix 0,+70 8.5m 20 14 25 dil-14a 74A74AN Phi -40,+70 3m
Podstawy elektroniki cz. 2 Wykład 2
Podstawy elektroniki cz. 2 Wykład 2 Elementarne prawa Trzy elementarne prawa 2 Prawo Ohma Stosunek natężenia prądu płynącego przez przewodnik do napięcia pomiędzy jego końcami jest stały R U I 3 Prawo
Kombinacyjne bloki funkcjonalne
Sławomir Kulesza Technika cyfrowa Kombinacyjne bloki funkcjonalne Wykład dla studentów III roku Informatyki Wersja., 5//2 Bloki cyfrowe Blok funkcjonalny to układ cyfrowy utworzony z pewnej liczby elementów
LABORATORIUM ELEKTRONIKI I TEORII OBWODÓW
POLITECHNIKA POZNAŃSKA FILIA W PILE LABORATORIUM ELEKTRONIKI I TEORII OBWODÓW numer ćwiczenia: data wykonania ćwiczenia: data oddania sprawozdania: OCENA: 6 21.11.2002 28.11.2002 tytuł ćwiczenia: wykonawcy:
Katalog skrócony układów logicznych CMOS serii 4000
Katalog skrócony układów logicznych CMOS serii 4000 4000 Dwie 3 wejściowe bramki NOR oraz inwerter Czas propagacji: 25ns, 60ns przy 5V Łączny pobór prądu: 0,3mA przy 5V, 0,6mA Częstotliwość danych: 1MHz
Cyfrowe układy scalone c.d. funkcje
Cyfrowe układy scalone c.d. funkcje Ryszard J. Barczyński, 206 Politechnika Gdańska, Wydział FTiMS, Katedra Fizyki Ciała Stałego Materiały dydaktyczne do użytku wewnętrznego Kombinacyjne układy cyfrowe
AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE. Wydział Informatyki, Elektroniki i Telekomunikacji LABORATORIUM.
AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE Wydział Informatyki, Elektroniki i Telekomunikacji Katedra Elektroniki LABORATORIUM Elektronika LICZNIKI ELWIS Rev.1.0 1. Wprowadzenie Celem
Ćw. 7: Układy sekwencyjne
Ćw. 7: Układy sekwencyjne Wstęp Celem ćwiczenia jest zapoznanie się z sekwencyjnymi, cyfrowymi blokami funkcjonalnymi. W ćwiczeniu w oparciu o poznane przerzutniki zbudowane zostaną następujące układy
Badanie działania bramki NAND wykonanej w technologii TTL oraz układów zbudowanych w oparciu o tę bramkę.
WFiIS LABORATORIUM Z ELEKTRONIKI Imię i nazwisko: 1. 2. TEMAT: ROK GRUPA ZESPÓŁ NR ĆWICZENIA Data wykonania: Data oddania: Zwrot do poprawy: Data oddania: Data zliczenia: OCENA CEL ĆWICZENIA Badanie działania
Badanie układów średniej skali integracji - ćwiczenie Cel ćwiczenia. 2. Wykaz przyrządów i elementów: 3. Przedmiot badań
adanie układów średniej skali integracji - ćwiczenie 6. Cel ćwiczenia Celem ćwiczenia jest zapoznanie się z podstawowymi układami SSI (Średniej Skali Integracji). Przed wykonaniem ćwiczenia należy zapoznać
Ćwiczenie 27C. Techniki mikroprocesorowe Badania laboratoryjne wybranych układów synchronicznych
Ćwiczenie 27C Techniki mikroprocesorowe Badania laboratoryjne wybranych układów synchronicznych Cel ćwiczenia Poznanie budowy i zasad działania oraz właściwości układów synchronicznych, aby zapewnić podstawy
Instrukcja obsługi elektronicznego licznika typu 524. Model 524. Licznik sumujący i wskaźnik pozycji typu Opis. 1. Opis
Instrukcja obsługi elektronicznego licznika typu 524 Model 524 Model 524 jest urządzeniem wielozadaniowym i zależnie od zaprogramowanej funkcji podstawowej urządzenie pracuje jako: licznik sumujący i wskaźnik
Programowalne układy logiczne
Programowalne układy logiczne Układy synchroniczne Szymon Acedański Marcin Peczarski Instytut Informatyki Uniwersytetu Warszawskiego 26 października 2015 Co to jest układ sekwencyjny? W układzie sekwencyjnym,
Elementy struktur cyfrowych. Magistrale, układy iterowane w przestrzeni i w czasie, wprowadzanie i wyprowadzanie danych.
Elementy struktur cyfrowych Magistrale, układy iterowane w przestrzeni i w czasie, wprowadzanie i wyprowadzanie danych. PTC 2015/2016 Magistrale W układzie cyfrowym występuje bank rejestrów do przechowywania
4. UKŁADY FUNKCJONALNE TECHNIKI CYFROWEJ
4. UKŁADY FUNKCJONALNE TECHNIKI CYFROWEJ 4.1. UKŁADY KONWERSJI KODÓW 4.1.1. Kody Kod - sposób reprezentacji sygnału cyfrowego za pomocą grupy sygnałów binarnych: Sygnał cyfrowy wektor bitowy Gdzie np.
Systemy Wbudowane. Arduino - rozszerzanie. Podłączanie wyświetlacza LCD. Podłączanie wyświetlacza LCD. Podłączanie wyświetlacza LCD
Wymagania: V, GND Zasilanie LED podswietlenia (opcjonalne) Regulacja kontrastu (potencjometr) Enable Register Select R/W (LOW) bity szyny danych Systemy Wbudowane Arduino - rozszerzanie mgr inż. Marek
Plan wykładu. Architektura systemów komputerowych. Cezary Bolek
Architektura systemów komputerowych Poziom układów logicznych. Układy sekwencyjne Cezary Bolek Katedra Informatyki Plan wykładu Układy sekwencyjne Synchroniczność, asynchroniczność Zatrzaski Przerzutniki
Rys Schemat montażowy (moduł KL blok e) Tablica C B A F
Ćwiczenie 30 Temat: Układy multiplekserów i demultiplekserów. Cel ćwiczenia Poznanie zasad działania multiplekserów. Budowanie multiplekserów z podstawowych bramek logicznych i układu scalonego TTL. Czytanie
Ćwiczenie 31 Temat: Analogowe układy multiplekserów i demultiplekserów. Układ jednostki arytmetyczno-logicznej (ALU).
Ćwiczenie 31 Temat: Analogowe układy multiplekserów i demultiplekserów. Układ jednostki arytmetyczno-logicznej (ALU). Cel ćwiczenia Poznanie własności analogowych multiplekserów demultiplekserów. Zmierzenie
Katedra Przyrządów Półprzewodnikowych i Optoelektronicznych Laboratorium Przyrządów Półprzewodnikowych. Ćwiczenie 4
Ćwiczenie 4 Cel ćwiczenia Celem ćwiczenia jest poznanie charakterystyk statycznych układów scalonych CMOS oraz ich własności dynamicznych podczas procesu przełączania. Wiadomości podstawowe. Budowa i działanie
Cyfrowe układy kombinacyjne. 5 grudnia 2013 Wojciech Kucewicz 2
Cyfrowe układy kombinacyjne 5 grudnia 2013 Wojciech Kucewicz 2 Cyfrowe układy kombinacyjne X1 X2 X3 Xn Y1 Y2 Y3 Yn Układy kombinacyjne charakteryzuje funkcja, która każdemu stanowi wejściowemu X i X jednoznacznie
Automatyka. Treść wykładów: Multiplekser. Układ kombinacyjny. Demultiplekser. Koder
Treść wykładów: utomatyka dr inż. Szymon Surma szymon.surma@polsl.pl http://zawt.polsl.pl/studia pok., tel. +48 6 46. Podstawy automatyki. Układy kombinacyjne,. Charakterystyka,. Multiplekser, demultiplekser,.
Funkcje logiczne X = A B AND. K.M.Gawrylczyk /55
Układy cyfrowe Funkcje logiczne AND A B X = A B... 2/55 Funkcje logiczne OR A B X = A + B NOT A A... 3/55 Twierdzenia algebry Boole a A + B = B + A A B = B A A + B + C = A + (B+C( B+C) ) = (A+B( A+B) )
Cyfrowe Elementy Automatyki. Bramki logiczne, przerzutniki, liczniki, sterowanie wyświetlaczem
Cyfrowe Elementy Automatyki Bramki logiczne, przerzutniki, liczniki, sterowanie wyświetlaczem Układy cyfrowe W układach cyfrowych sygnały napięciowe (lub prądowe) przyjmują tylko określoną liczbę poziomów,
3.2. Zegar/kalendarz z pamięcią statyczną RAM 256 x 8
3.2. Zegar/kalendarz z pamięcią statyczną RAM 256 x 8 Układ PCF 8583 jest pobierającą małą moc, 2048 bitową statyczną pamięcią CMOS RAM o organizacji 256 x 8 bitów. Adresy i dane są przesyłane szeregowo
Projektowanie i badanie liczników synchronicznych i asynchronicznych
Laboratorium Podstaw Techniki Cyfrowej dr Marek Siłuszyk mgr Arkadiusz Wysokiński Ćwiczenie 08 PTC Projektowanie i badanie liczników synchronicznych i asynchronicznych opr. tech. Mirosław Maś Uniwersytet
Elementy struktur cyfrowych. Magistrale, układy iterowane w przestrzeni i w czasie, wprowadzanie i wyprowadzanie danych.
Elementy struktur cyfrowych Magistrale, układy iterowane w przestrzeni i w czasie, wprowadzanie i wyprowadzanie danych. Magistrale W układzie bank rejestrów służy do przechowywania danych. Wybór źródła
Statyczne i dynamiczne badanie przerzutników - ćwiczenie 2
tatyczne i dynamiczne badanie przerzutników - ćwiczenie 2. Cel ćwiczenia Zapoznanie się z podstawowymi strukturami przerzutników w wersji TTL realizowanymi przy wykorzystaniu bramek logicznych NAND oraz
Elementy struktur cyfrowych. Magistrale, układy iterowane w przestrzeni i w czasie, wprowadzanie i wyprowadzanie danych.
Elementy struktur cyfrowych Magistrale, układy iterowane w przestrzeni i w czasie, wprowadzanie i wyprowadzanie danych. Magistrale W układzie bank rejestrów do przechowywania danych. Wybór źródła danych
UKŁADY CYFROWE. Układ kombinacyjny
UKŁADY CYFROWE Układ kombinacyjny Układów kombinacyjnych są bramki. Jedną z cech układów kombinacyjnych jest możliwość przedstawienia ich działania (opisu) w postaci tabeli prawdy. Tabela prawdy podaje
Temat: Projektowanie i badanie liczników synchronicznych i asynchronicznych. Wstęp:
Temat: Projektowanie i badanie liczników synchronicznych i asynchronicznych. Wstęp: Licznik elektroniczny - układ cyfrowy, którego zadaniem jest zliczanie wystąpień sygnału zegarowego. Licznik złożony
LICZNIKI. Liczniki asynchroniczne.
LICZNIKI Liczniki asynchroniczne. Liczniki buduje się z przerzutników. Najprostszym licznikiem jest tzw. dwójka licząca. Łatwo ją otrzymać z przerzutnika D albo z przerzutnika JK. Na rys.1a został pokazany
Opis układów wykorzystanych w aplikacji
Opis układów wykorzystanych w aplikacji Układ 74LS164 jest rejestrem przesuwnym służącym do zamiany informacji szeregowej na równoległą. Układ, którego symbol logiczny pokazuje rysunek 1, posiada dwa wejścia
dwójkę liczącą Licznikiem Podział liczników:
1. Dwójka licząca Przerzutnik typu D łatwo jest przekształcić w przerzutnik typu T i zrealizować dzielnik modulo 2 - tzw. dwójkę liczącą. W tym celu wystarczy połączyć wyjście zanegowane Q z wejściem D.
WSTĘP DO ELEKTRONIKI
WSTĘP DO ELEKTRONIKI Część VII Układy cyfrowe Janusz Brzychczyk IF UJ Układy cyfrowe W układach cyfrowych sygnały napięciowe (lub prądowe) przyjmują tylko określoną liczbę poziomów, którym przyporządkowywane
Proste układy sekwencyjne
Proste układy sekwencyjne Układy sekwencyjne to takie w których niektóre wejścia są sterowany przez wyjściaukładu( zawierają sprzężenie zwrotne ). Układy sekwencyjne muszą zawierać elementy pamiętające
Badanie właściwości multipleksera analogowego
Ćwiczenie 3 Badanie właściwości multipleksera analogowego Program ćwiczenia 1. Sprawdzenie poprawności działania multipleksera 2. Badanie wpływu częstotliwości przełączania kanałów na pracę multipleksera
POLITECHNIKA POZNAŃSKA
POLITECHNIKA POZNAŃSKA INSTYTUT ELEKTROTECHNIKI I ELEKTRONIKI PRZEMYSŁOWEJ Zakład Elektrotechniki Teoretycznej i Stosowanej Laboratorium Podstaw Telekomunikacji Ćwiczenie nr 5 Rok akademicki: Wydział:
10. KLUCZE DWUKIERUNKOWE, MULTIPLEKSERY I DEMULTIPLEKSERY CMOS
. KLUZE DWUKIERUNKOWE, MULTIPLEKSERY I DEMULTIPLEKSERY MOS.. EL ĆWIZENIA elem ćwiczenia jest poznanie podstawowych charakterystyk kluczy dwukierunkowych oraz głównych właściwości multipleksera i demultipleksera
CYFROWE BLOKI FUNKCJONALNE
CYFROWE BLOKI FUNKCJONALNE MULTIPLEKSER Multiplekser to układ o n wejściach wybierających (adresowych), 2 n wejściach informacyjnych i jednym wyjściu. Każdej z 2 n kombinacji wejść wybierających odpowiada
Politechnika Białostocka
Politechnika Białostocka Wydział Elektryczny Katedra Automatyki i Elektroniki Instrukcja do ćwiczeń laboratoryjnych z przedmiotu: UKŁADY ELEKTRONICZNE 2 (TS1C500 030) UKŁADY CZASOWE Białystok 2014 1. Cele
Cyfrowe układy sekwencyjne. 5 grudnia 2013 Wojciech Kucewicz 2
Cyfrowe układy sekwencyjne 5 grudnia 2013 Wojciech Kucewicz 2 Układy sekwencyjne Układy sekwencyjne to takie układy logiczne, których stan wyjść zależy nie tylko od aktualnego stanu wejść, lecz również
LEKCJA. TEMAT: Funktory logiczne.
TEMAT: Funktory logiczne. LEKCJA 1. Bramką logiczną (funktorem) nazywa się układ elektroniczny realizujący funkcje logiczne jednej lub wielu zmiennych. Sygnały wejściowe i wyjściowe bramki przyjmują wartość
Podstawowe układy cyfrowe
ELEKTRONIKA CYFROWA SPRAWOZDANIE NR 4 Podstawowe układy cyfrowe Grupa 6 Prowadzący: Roman Płaneta Aleksandra Gierut CEL ĆWICZENIA Celem ćwiczenia jest zapoznanie się z podstawowymi bramkami logicznymi,
Technika Mikroprocesorowa
Technika Mikroprocesorowa Dariusz Makowski Katedra Mikroelektroniki i Technik Informatycznych tel. 631 2648 dmakow@dmcs.pl http://neo.dmcs.p.lodz.pl/tm 1 System mikroprocesorowy? (1) Magistrala adresowa
U 2 B 1 C 1 =10nF. C 2 =10nF
Dynamiczne badanie przerzutników - Ćwiczenie 3. el ćwiczenia Zapoznanie się z budową i działaniem przerzutnika astabilnego (multiwibratora) wykonanego w technice TTL oraz zapoznanie się z działaniem przerzutnika
Instrukcja pomocnicza TELMATIK do licznika / timera H8DA
www.telmatik.pl Instrukcja pomocnicza TELMATIK do licznika / timera H8DA Wielo-funkcyjne urządzenie H8DA może pracować jako licznik impulsów albo przekaźnik czasowy ( timer ). Poza wyborem rodzaju pracy,
Podstawowe elementy układów cyfrowych układy sekwencyjne Rafał Walkowiak Wersja
Podstawowe elementy układów cyfrowych układy sekwencyjne Rafał Walkowiak Wersja 0.1 29.10.2013 Przypomnienie - podział układów cyfrowych Układy kombinacyjne pozbawione właściwości pamiętania stanów, realizujące
Przerzutnik ma pewną liczbę wejść i z reguły dwa wyjścia.
Kilka informacji o przerzutnikach Jaki układ elektroniczny nazywa się przerzutnikiem? Przerzutnikiem bistabilnym jest nazywany układ elektroniczny, charakteryzujący się istnieniem dwóch stanów wyróżnionych
Układy logiczne układy cyfrowe
Układy logiczne układy cyfrowe Jak projektować układy cyfrowe (systemy cyfrowe) Układy arytmetyki rozproszonej filtrów cyfrowych Układy kryptograficzne X Selektor ROM ROM AND Specjalizowane układy cyfrowe
Przerzutniki. Układy logiczne sekwencyjne odpowiedź zależy od stanu układu przed pobudzeniem
2-3-29 Przerzutniki Układy logiczne sekwencyjne odpowiedź zależy od stanu układu przed pobudzeniem (dotychczas mówiliśmy o układach logicznych kombinatorycznych - stan wyjść określony jednoznacznie przez
3.2. PODSTAWOWE WIADOMOŚCI TEORETYCZNE
3. BLOKI KOMUTACYJNE 3.. CEL ĆWICZENIA Celem ćwiczenia jest zapoznanie się z podstawowymi układami komutacyjnymi. Ćwiczenie wykonywane jest na modułowym zestawie elementów logicznych UNILOG-2. 3.2. PODSTAWOWE
SML3 październik
SML3 październik 2005 16 06x_EIA232_4 Opis ogólny Moduł zawiera transceiver EIA232 typu MAX242, MAX232 lub podobny, umożliwiający użycie linii RxD, TxD, RTS i CTS interfejsu EIA232 poprzez złącze typu
Funkcja Boolowska a kombinacyjny blok funkcjonalny
SWB - Kombinacyjne bloki funkcjonalne - wykład 3 asz 1 Funkcja Boolowska a kombinacyjny blok funkcjonalny Kombinacyjny blok funkcjonalny w technice cyfrowej jest układem kombinacyjnym złożonym znwejściach
Przetworniki analogowo - cyfrowe CELE ĆWICZEŃ PODSTAWY TEORETYCZNE Zasada pracy przetwornika A/C
Przetworniki analogowo - cyfrowe CELE ĆWICZEŃ Zrozumienie zasady działania przetwornika analogowo-cyfrowego. Poznanie charakterystyk przetworników ADC0804 i ADC0809. Poznanie aplikacji układów ADC0804
6. SYNTEZA UKŁADÓW SEKWENCYJNYCH
6. SYNTEZA UKŁADÓW SEKWENCYJNYCH 6.1. CEL ĆWICZENIA Układy sekwencyjne są to układy cyfrowe, których stan jest funkcją nie tylko sygnałów wejściowych, ale również historii układu. Wynika z tego, że struktura
Układy sekwencyjne. Podstawowe informacje o układach cyfrowych i przerzutnikach (rodzaje, sposoby wyzwalania).
Ćw. 10 Układy sekwencyjne 1. Cel ćwiczenia Celem ćwiczenia jest zapoznanie się z sekwencyjnymi, cyfrowymi blokami funkcjonalnymi. W ćwiczeniu w oparciu o poznane przerzutniki zbudowane zostaną układy rejestrów
UKŁAD SCALONY. Cyfrowe układy można podzielić ze względu na różne kryteria, na przykład sposób przetwarzania informacji, technologię wykonania.
UKŁDAY CYFROWE Układy cyfrowe są w praktyce realizowane różnymi technikami. W prostych urządzeniach automatyki powszechnie stosowane są układy elektryczne, wykorzystujące przekaźniki jako podstawowe elementy
ECHO CYFROWE Krzysztof Górski
ECHO CYFROWE Krzysztof Górski Jeszcze nie tak dawno wykonanie układu echa w warunkach amatorskich było bardzo trudne, konstrukcje przybierały ogromne rozmiary a uzyskiwane czasy opóźnień były niewielkie.
400_74194x2 Moduł rejestrów przesuwnych
400_4x2 Moduł rejestrów przesuwnych Opis ogólny Moduł 400_4x2 zawiera dwa układy 4 rejestrów przesuwnych. Nadruk na płytce drukowanej modułu w dostateczny sposób opisuje znaczenie wtyków umieszczonych
Układy kombinacyjne. cz.2
Układy kombinacyjne cz.2 Układy kombinacyjne 2/26 Kombinacyjne bloki funkcjonalne Kombinacyjne bloki funkcjonalne - dekodery 3/26 Dekodery Są to układy zamieniające wybrany kod binarny (najczęściej NB)
Sterownik nagrzewnic elektrycznych HE module
Sterownik nagrzewnic elektrycznych HE module Dokumentacja Techniczna 1 1. Dane techniczne Napięcie zasilania: 24 V~ (+/- 10%) Wejście napięciowe A/C: 0 10 V Wejścia cyfrowe DI 1 DI 3: 0 24 V~ Wyjście przekaźnikowe
AWZ516 v.2.1. PC1 Moduł przekaźnika czasowego.
AWZ516 v.2.1 PC1 Moduł przekaźnika czasowego. Wydanie: 4 z dnia 15.01.2015 Zastępuje wydanie: 3 z dnia 22.06.2012 PL Cechy: zasilanie 10 16V DC 18 programów czasowo-logicznych zakres mierzonych czasów
Elementy cyfrowe i układy logiczne
Elementy cyfrowe i układy logiczne Wykład Legenda Zezwolenie Dekoder, koder Demultiplekser, multiplekser 2 Operacja zezwolenia Przykład: zamodelować podsystem elektroniczny samochodu do sterowania urządzeniami:
Parametry układów cyfrowych
Sławomir Kulesza Technika cyfrowa Parametry układów cyfrowych Wykład dla studentów III roku Informatyki Wersja 3.1, 25/10/2012 Rodziny bramek logicznych Tranzystory bipolarne Tranzystory unipolarne Porównanie
Przykładowe pytania DSP 1
Przykładowe pytania SP Przykładowe pytania Systemy liczbowe. Przedstawić liczby; -, - w kodzie binarnym i hexadecymalnym uzupełnionym do dwóch (liczba 6 bitowa).. odać dwie liczby binarne w kodzie U +..
Państwowa Wyższa Szkoła Zawodowa
Państwowa Wyższa Szkoła Zawodowa w Legnicy Laboratorium Podstaw Elektroniki i Miernictwa Ćwiczenie nr 6 BADANIE UKŁADÓW SEKWENCYJNYCH A. Cel ćwiczenia. - Poznanie przeznaczenia i zasady działania przerzutnika
Temat 5. Podstawowe bloki funkcjonalne
Temat 5. Podstawowe bloki funkcjonalne Spis treści do tematu 5 5.. Cyfrowe bloki komutacyjne 5.2. Przerzutniki 5.3. Liczniki 5.4. Rejestry 5.6. Układy arytmetyczne 5.7. Literatura fizyka.p.lodz.pl/pl/dla-studentow/tc/
PoniŜej zamieszczone są rysunki przedstawiane na wykładach z przedmiotu Peryferia Komputerowe. ELEKTRONICZNE UKŁADY CYFROWE
PoniŜej zamieszczone są rysunki przedstawiane na wykładach z przedmiotu Peryferia Komputerowe. ELEKTRONICZNE UKŁADY CYFROWE Podstawowymi bramkami logicznymi są układy stanowiące: - funktor typu AND (funkcja
Mikrokontrolery AVR techniczne aspekty programowania
Andrzej Pawluczuk Mikrokontrolery AVR techniczne aspekty programowania Białystok, 2004 Mikrokontrolery rodziny AVR integrują w swojej strukturze między innymi nieulotną pamięć przeznaczoną na program (pamięć
Instrukcja UKŁADY ELEKTRONICZNE 2 (TZ1A )
Politechnika Białostocka Wydział Elektryczny Katedra Automatyki i Elektroniki Instrukcja do ćwiczeń laboratoryjnych z przedmiotu: UKŁADY ELEKTRONICZNE (TZA500 0) UKŁADY FORMOWANIA IMPULSÓW BIAŁYSTOK 00
Przerzutnik (z ang. flip-flop) jest to podstawowy element pamiętający każdego układu
Temat: Sprawdzenie poprawności działania przerzutników. Wstęp: Przerzutnik (z ang. flip-flop) jest to podstawowy element pamiętający każdego układu cyfrowego, przeznaczonego do przechowywania i ewentualnego
Państwowa Wyższa Szkoła Zawodowa
Państwowa Wyższa Szkoła Zawodowa w Legnicy Laboratorium Podstaw Elektroniki i Miernictwa Ćwiczenie nr 18 BADANIE UKŁADÓW CZASOWYCH A. Cel ćwiczenia. - Zapoznanie z działaniem i przeznaczeniem przerzutników
Systemy cyfrowe z podstawami elektroniki i miernictwa Wyższa Szkoła Zarządzania i Bankowości w Krakowie Informatyka II rok studia dzienne
Systemy cyfrowe z podstawami elektroniki i miernictwa Wyższa Szkoła Zarządzania i Bankowości w Krakowie Informatyka II rok studia dzienne Ćwiczenie nr 4: Przerzutniki 1. Cel ćwiczenia Celem ćwiczenia jest
Instrukcja obsługi Elektroniczny licznik nastawny Typ 904
Instrukcja obsługi Elektroniczny licznik nastawny Typ 904 1. Opis - 6-cio cyfrowy sumująco/odejmujący licznik nastawny z dwoma nastawami, - dobrze czytelny, 2-wierszowy wyświetlacz z symbolami stanu wyjść
Technika Cyfrowa 2 wykład 4: FPGA odsłona druga technologie i rodziny układów logicznych
Technika Cyfrowa 2 wykład 4: FPGA odsłona druga technologie i rodziny układów logicznych Dr inż. Jacek Mazurkiewicz Katedra Informatyki Technicznej e-mail: Jacek.Mazurkiewicz@pwr.edu.pl Elementy poważniejsze
Instrukcja do ćwiczenia laboratoryjnego
Instrukcja do ćwiczenia laboratoryjnego adanie parametrów statycznych i dynamicznych ramek Logicznych Opracował: mgr inż. ndrzej iedka Wymagania, znajomość zagadnień: 1. Parametry statyczne bramek logicznych
Temat: Scalone przerzutniki monostabilne
Temat: Scalone przerzutniki monostabilne 1. Przerzutniki monostabilne mają jeden stan stabilny (stan równowagi trwałej). Jest to stan, w którym przerzutnik może przebywać dowolnie długo, aż do ingerencji
Wstęp do Techniki Cyfrowej... Synchroniczne układy sekwencyjne
Wstęp do Techniki Cyfrowej... Synchroniczne układy sekwencyjne Schemat ogólny X Y Układ kombinacyjny S Z Pamięć Zegar Działanie układu Zmiany wartości wektora S możliwe tylko w dyskretnych chwilach czasowych
W przypadku spostrzeżenia błędu proszę o przesłanie informacji na adres
PROJEKTOWANIE LICZNIKÓW (skrót wiadomości) Autor: Rafał Walkowiak W przypadku spostrzeżenia błędu proszę o przesłanie informacji na adres rafal.walkowiak@cs.put.poznan.pl 1. Synchroniczne łączenie liczników
WFiIS CEL ĆWICZENIA WSTĘP TEORETYCZNY
WFiIS LABORATORIUM Z ELEKTRONIKI Imię i nazwisko: 1. 2. TEMAT: ROK GRUPA ZESPÓŁ NR ĆWICZENIA Data wykonania: Data oddania: Zwrot do poprawy: Data oddania: Data zliczenia: OCENA CEL ĆWICZENIA Ćwiczenie
Podstawy elektroniki cyfrowej dla Inżynierii Nanostruktur. Piotr Fita
Podstawy elektroniki cyfrowej dla Inżynierii Nanostruktur Piotr Fita Elektronika cyfrowa i analogowa Układy analogowe - przetwarzanie sygnałów, których wartości zmieniają się w sposób ciągły w pewnym zakresie
4. Dane techniczne 4.1. Pomiar częstotliwości Zakres pomiaru Czas pomiaru/otwarcia bramki/
9 2. Przeznaczenie przyrządu Częstościomierz-czasomierz cyfrowy typ KZ 2025A, KZ 2025B, KZ2025C,K2026A, KZ2026B i KZ 2026C jest przyrządem laboratoryjnym przeznaczonym do cyfrowego pomiaru: - częstotliwości
Licznik sumujący. Licznik sumujący x48 mm
Licznik sumujący Licznik sumujący 2108 24x48 mm CP2 2108 8 cyfr LCD o wysokości 7 mm Głębokość wbudowania jedynie 37,5 mm Wejścia: 40 Hz - kontakt/npn 7 khz - napięcie 4-30 VDC Wyświetlacz: 8 cyfr, 7mm
Enkoder magnetyczny AS5040.
Enkoder magnetyczny AS5040. Edgar Ostrowski Jan Kędzierski www.konar.ict.pwr.wroc.pl Wrocław, 28.01.2007 1 Spis treści 1 Wstęp... 3 2 Opis wyjść... 4 3 Tryby pracy... 4 3.1 Tryb wyjść kwadraturowych...
Porty wejścia/wyjścia w układach mikroprocesorowych i w mikrokontrolerach
0-- Porty wejścia/wyjścia w układach mikroprocesorowych i w mikrokontrolerach Semestr zimowy 0/0, WIEiK-PK Porty wejścia-wyjścia Input/Output ports Podstawowy układ peryferyjny port wejścia-wyjścia do
Układy cyfrowe. Najczęściej układy cyfrowe służą do przetwarzania sygnałów o dwóch poziomach napięć:
Układy cyfrowe W układach cyfrowych sygnały napięciowe (lub prądowe) przyjmują tylko określoną liczbę poziomów, którym przyporządkowywane są wartości liczbowe. Najczęściej układy cyfrowe służą do przetwarzania
Instrukcja licznika 907
1 Instrukcja obsługi Licznik nastawny CODIX 907 1. Panel czołowy 8 BieŜące wskazanie licznika 9 Nastawa (wartość progowa) 10 Numer wyświetlanej nastawy 11 Wskaźnik pracy licznika czasu pracy 12 Wskaźnik
A B. 12. Uprość funkcję F(abc) = (a + a'b + c + c')a
Lp. Pytania 1. Jaką liczbę otrzymamy w wyniku konwersji z systemu szesnastkowego liczby 81AF (16) na system binarny? 2. Zapisz tabelę działania opisującą bramkę logiczną, której symbol graficzny przedstawia
Programowany układ czasowy APSC
Programowany układ czasowy APSC Ośmiobitowy układ czasowy pracujący w trzech trybach. Wybór trybu realizowany jest przez wartość ładowaną do wewnętrznego rejestru zwanego słowem sterującym. Rejestr ten
Podstawy Elektroniki dla Elektrotechniki. Liczniki synchroniczne na przerzutnikach typu D
AGH Katedra Elektroniki Podstawy Elektroniki dla Elektrotechniki Liczniki synchroniczne na przerzutnikach typu D Ćwiczenie 7 Instrukcja do ćwiczeń symulacyjnych 2016 r. 1 1. Wstęp Celem ćwiczenia jest
Kombinacyjne bloki funkcjonalne - wykład 3
SWB - Kombinacyjne bloki funkcjonalne - wykład 3 asz 1 Kombinacyjne bloki funkcjonalne - wykład 3 Adam Szmigielski aszmigie@pjwstk.edu.pl Laboratorium robotyki s09 SWB - Kombinacyjne bloki funkcjonalne
Ćwiczenie MMLogic 002 Układy sekwencyjne cz. 2
Ćwiczenie MMLogic 002 Układy sekwencyjne cz. 2 TECHNIKA MIKROPROCESOROWA 3EB KATEDRA ENERGOELEKTRONIKI I AUTOMATYKI SYSTEMÓW PRZETWARZANIA ENERGII WWW.KEIASPE.AGH.EDU.PL AKADEMIA GÓRNICZO-HUTNICZA WWW.AGH.EDU.PL
Od Autora. Krzysztof Górski Elbląg 2011
Od Autora Mimo upływającego czasu i rozwoju technik mikroprocesorowych timer 555 ciągle cieszy się dużą popularnością. Dzięki swojej prostocie jest chętnie wybierany przez rzesze konstruktorów do realizacji
Statyczne badanie przerzutników - ćwiczenie 3
Statyczne badanie przerzutników - ćwiczenie 3. Cel ćwiczenia Zapoznanie się z podstawowymi strukturami przerzutników w wersji TTL realizowanymi przy wykorzystaniu bramek logicznych NAND oraz NO. 2. Wykaz
C-2. Przerzutniki JK-MS w technologii TTL i ich zastosowania
C-2. Przerzutniki -MS w technologii TTL i ich zastosowania Przedmiotem ćwiczenia są moduły scalone SN7472 oraz SN7473, należące do układów cyfrowych o małym stopniu scalenia (SSI - Small Scale Integration),
Przykładowe zadanie praktyczne
Przykładowe zadanie praktyczne Opracuj projekt realizacji prac związanych z uruchomieniem i testowaniem kodera i dekodera PCM z układem scalonym MC 145502 zgodnie z zaleceniami CCITT G.721 (załączniki
Układy TTL i CMOS. Trochę logiki
Układy TTL i CMOS O liczbie elementów użytych do budowy jakiegoś urządzenia elektronicznego, a więc i o możliwości obniżenia jego ceny, decyduje dzisiaj liczba zastosowanych w nim układów scalonych. Najstarszą