UKŁADY KOMBINACYJNE (BRAMKI: AND, OR, NAND, NOR, NOT)
|
|
- Grażyna Jasińska
- 7 lat temu
- Przeglądów:
Transkrypt
1 LORTORIUM PODSTWY ELEKTRONIKI UKŁDY KOMINCYJNE (RMKI: ND, OR, NND, NOR, NOT)
2 Cel ćwiczenia Zapoznanie się z budową i zasadą działania podstawowych funktorów (bramek) układów kombinacyjnych, jak równieŝ z metodami opisu układów kombinacyjnych. Program tego ćwiczenia ma zostać zrealizowany na praktycznym zestawieniu układów kombinacyjnych przy uŝyciu bramek. Przebieg ćwiczenia. Zapoznanie się z zasadą działania podstawowych bramek występujących na danym stanowisku laboratoryjnym 2. Przeprowadzić analizę stanów wyjściowych dla kaŝdej bramki 3. Zminimalizować funkcję logiczną podaną (przez prowadzącego zajęcia) w postaci sumy kanonicznej za pomocą Tablicy Karnaugha i zrealizować tę funkcję na bramkach 4. Wyniki ćwiczenia umieścić w sprawozdaniu 2
3 . Wstęp teoretyczny. Podstawowa bramka TTL serii standardowej 74xx. Podstawową i powszechnie stosowaną bramką jest bramka NND poniewaŝ stanowi ona system funkcjonalnie pełen, czyli jest bramką, która pozwala zrealizować dowolną funkcję logiczną. Układ wejściowy takiej bramki stanowi tranzystor wieloemiterowy składający się z tylu tranzystorów o połączonych bazach oraz kolektorach, ile wynosi liczba wejść. W wersji scalonej takiego układu odpowiednie obszary baz i kolektorów są takŝe połączone, co stanowi w efekcie strukturę określaną mianem tranzystora wieloemiterowego. Układ 7400 zawiera w swej obudowie cztery dwuwejściowe bramki NND. Jest to układ 4 nóŝkowy GND Schemat ideowy bramki NND przedstawia poniŝszy rysunek. R 4k R2 k8 R4 30R T3 T R3 k7 T2 T4 D F 3
4 Stopień wejściowy bramki stanowi tranzystor wieloemiterowy T. Tranzystor T2 jest podstawowym elementem wzmacniacza pośredniczącego (inwertera), a tranzystory T3 i T4 stopnia wyjściowego (tzw. wzmacniacza przeciwsobnego). Do wejść bramki są dołączone diody, które tłumią oscylacje powstałe w liniach łączących bramki w czasie ich przełączania i zapobiegają powstawaniu ujemnych napięć o wartości większej niŝ 0,7 V. Wszystkie tranzystory ( poza tranzystorem T3) w tym układzie w stanach ustalonych, czyli przy niezmieniających się sygnałach wejściowych i wyjściowych o wartościach zawartych w dopuszczalnych przedziałach pracują w charakterze kluczy tranzystorowych ( znajdują się naprzemiennie w stanach nasycenia bądź zatkania). naliza bramki TTL NND przełączanej do stanu wysokiego. Przy napięciu wejściowym, (co najmniej jednym) o wartości odpowiadającej poziomowi niskiemu L z wejścia bramki wypływa prąd o wartości typowej m. Prąd ten wpływa do elementu, z którego jest sterowana analizowana bramka. Tranzystor T znajduje się w stanie nasycenia. Na bazie tranzystora T2 występuje napięcie wejściowe powiększone o napięcie nasycenia (0,2 V) nasyconego tranzystora T. Napięcie to jest wystarczające, aby wprowadzić tranzystor T2 w stan pracy aktywnej, ale jednocześnie zbyt małe, aby uaktywnić takŝe tranzystor T4, do czego potrzeba większego napięcia. Praca aktywna T2 sprawia, Ŝe napięcie kolektora T2 równe napięciu bazy T3 maleje, co zmniejsza wysterowanie tranzystora T3, a w konsekwencji prowadzi do obniŝenia napięcia wyjściowego. Jednak napięcie wyjściowe jest nadal na tyle wysokie, Ŝe bramka znajduje się w stanie H. Dla typowych napięć poziomu L napięcie bazy tranzystora T3 jest wysokie (zbliŝone do = 5 V), co zapewnia dobre wysterowanie tranzystora T3 w kierunku przewodzenia. Tranzystor T3 jest w stanie przewodzenia i na wyjściu ustala się napięcie, którego typowa wartość wynosi 3,6 V. = 5 V R 4k R2 k8 R4 30R T3 T T2 D R3 k7 T4 4
5 naliza bramki TTL NND przełączanej do stanu niskiego. Przy napięciach wejściowych obu wejść o wartości odpowiadającej poziomowi wysokiemu H do kaŝdego wejścia bramki wpływa prąd o wartości 40µ. Jest to prąd kolektora tranzystora T pracującego w połączeniu inwersyjnym. Złącze baza-emiter tranzystora T jest spolaryzowane zaporowo, a złącze baza-kolektor w kierunku przewodzenia. Prąd kolektora tranzystora T ma niewielką wartość. Prąd złącza C tranzystora T plus prądy wejściowe stanowi prąd wpływający do bazy tranzystora T2, który dzięki temu znajduje się w stanie nasycenia. Cześć prądu emiterowego tranzystora T2 wpływa do bazy tranzystora T4, nasycając go. Napięcie występujące na bazie T3 jest za małe, aby wysterować tranzystor T3, który znajduje się wobec tego w stanie zatkania. Stan odcięcia tranzystora T3 uzyskujemy dzięki diodzie D. Konsekwencją umieszczenia diody D jest po prostu konieczność spolaryzowania w kierunku przewodzenia dwóch, a nie jednego złącza w celu wprowadzenia tranzystora T3 w stan aktywny. Napięcie jest zbyt małe, aby spolaryzować te dwa złącza w kierunku przewodzenia. Na wyjściu bramki ustala się wiec stan niski L o typowej wartości napięcia 0,4 V. ramka NOR. Schemat ideowy bramki NOR układu 7402 przedstawiono poniŝej. 30R 4k k6 4k T3 T T5 T6 T2 D F D2 k D3 5
6 Układ GND Wejścia bramki stanowią dwa tranzystory jednoemiterowe T i T2, które sterują równolegle połączonymi tranzystorami T5 i T6. JeŜeli na dowolne z wejść ( lub ) doprowadzimy poziom wysoki, wówczas jeden z tranzystorów T5 lub T6 przewodzi, wprowadzając tranzystor T4 w stan przewodzenia, co odpowiada stanowi niskiemu na wyjściu. JeŜeli obydwa wejścia są w stanie niskim, to tranzystory T i T2 przewodzą, co powoduje, Ŝe są zatkane tranzystory T5 i T6 oraz tranzystor T4 i wyjście jest w stanie wysokim. Pozostałe bramki (ND, OR i NOT). ramka ND ma identyczne obwody jak w bramce NND. Schemat elektryczny bramki ND róŝni się jedynie od schematu bramki NND obecnością stopnia negującego wykonanego na osobnym tranzystorze i umieszczonego przed wzmacniaczem wyjściowym. Sam układ wyjściowy w obu bramkach jest identyczny. Podobnie jak w przypadku poprzednim wykonana jest bramka OR. wiec jest ona zbudowana na bazie funktora NOR, poprzez wprowadzenie stopnia negującego. Negator NOT w technice scalonej wykonuje się poprzez zwarcie wszystkich wejść bramki NND. Wówczas sygnał wyjściowy jest zanegowanym sygnałem wejściowym. W funkcji negatora moŝna teŝ uŝyć tranzystora pracującego jako inwerter (odwracającego fazę sygnału wejściowego o 80 stopni elektrycznych). Minimalizacja formuły funkcji metodą tablic Karnaugha. udując układy cyfrowe z bramek na etapie projektowym spotykamy się często z problemem złoŝoności pod względem liczby bramek i liczby połączeń. Na ogół układ o najmniejszej liczbie elementów jest tańszy i bardziej niezawodny. ardzo waŝnym wiec etapem syntezy układu logicznego jest poszukiwanie postaci funkcji logicznej opisującej działanie układu o moŝliwie najmniejszej ilości zmiennych. Proces poszukiwania takiej postaci nazywa się minimalizacją formuły funkcji. Szczególnie prostą i szybką w stosowaniu jest metoda minimalizacji funkcji za pomocą tablic Karnaugha, gdy liczba zmiennych minimalizowanych nie przekracza 4. Tablicą Karnaugha nazywamy tablicę, w której wiersze i kolumny będą opisane w kodzie Graya. Taka cecha tablicy Karnaugha umoŝliwia tzw. sklejanie ze sobą nadmiernych zmiennych. 6
7 Tworzenie kodu Graya, którym opisuje się tablicę Karnaugha przedstawiają poniŝsze przykłady. Kod -bitowy. 0 Odbicie symetryczne 0 0 Kod 2-bitowy Odbicie symetryczne Kod 3-bitowy. C Przykłady tablic dla odpowiedniej liczby zmiennych przedstawiają poniŝsze rysunki. KaŜde pole tablicy odpowiada jednej kombinacji wartości zmiennych wejściowych. Dlatego dogodną postacią zapisu funkcji do utworzenia odpowiadającej jej tablicy Karnaugha jest tablica wartości funkcji. 0 0 C DC
8 Proces minimalizacji za pomocą tablic składa się z trzech etapów. Etap pierwszy polega na przygotowaniu tablicy dla danej liczby zmiennych i wpisaniu w jej pola wartości funkcji. Następnie naleŝy narysować obwiednie (połączyć w grupy skleić) moŝliwie największych obszarów, które obejmują wyłącznie jedynki (dla postaci alternatywnej sumy), albo wyłącznie zera (dla postaci koniunkcyjnej) sąsiadujące ze sobą. JeŜeli w dwóch sąsiednich polach wypełnionej tablicy znajdują się jednakowe symbole ( 0 lub ), to odpowiadające tym jedynkom (zerom) pełne iloczyny (pełne sumy) moŝna skleić co odpowiada usunięciu litery, która w ramach sklejanej grupy zmienia swą wartość. Gdy zakreślane pola zawierają jedynki, wówczas zamiast odpowiadającego im wyraŝenia x + x moŝna przyjąć. Natomiast, gdy zawierają zera, wówczas zamiast ( + x) ( + x) moŝna przyjąć. Wzięcie grupy jedynek lub zer złoŝonej z czterech pól elementarnych usuwa kolejną literę z jej opisu. W stosunku do pełnego iloczynu (pełnej sumy) opis takiej czwórki będzie zawierał o dwie litery mniej. Generalnie, kaŝde zwiększenie zakreślanej grupy zmniejsza opis tej grupy o jedna literę. Przykłady sklejeń w tablicach czterech zmiennych. DC DC C C+ + DC DC D+C D D+ Zakreślenia naleŝy dokonywać zgodnie z następującymi zasadami: - liczba pól elementarnych łączonych ze sobą musi być potęgą liczby 2. - łączone pola muszą być polami sąsiadującymi ze sobą. - połączone pola muszą mieć kształt symetryczny względem swych osi. (kwadraty lub prostokąty). Jeśli w tablicy występują miejsca, gdzie funkcja nie jest w pełni określona to pola elementarne zawierające takie miejsca moŝna łączyć z jedynkami albo zerami. Takie dołączenie pozwala zazwyczaj zakreślić większą grupę. NaleŜy pamiętać, Ŝe przeciwległe krawędzie tablicy moŝna uwaŝać za jedną linię oddzielającą sąsiadujące ze sobą pola. Trzeci etap procesu minimalizacji zawierać będzie następujące kroki: 8
9 - wybór do zakreślania zer lub jedynek. Decyzja uzaleŝniona jest od posiadanych elementów. JeŜeli elementy nie wprowadzają ograniczeń, to naleŝy łączyć w grupy te symbole, które dają prostsze rozwiązanie. - zakreślenie wybranego rodzaju symboli w moŝliwie największe grupy, przy minimalnej liczbie tych grup - wyodrębnione w tablicy grupy opisuje się funkcją w postaci normalnej, redukując wyraŝenia o sklejone grupy. Przykład. C F(C,,) = C+.2 Układy badane. ramka ND Symbol Wyznaczona tablica prawdy Q Otrzymane przebiegi sygnałów wejściowych i wyjściowych. * Układ scalony GND 9
10 ramka NND Symbol Wyznaczona tablica prawdy Q Otrzymane przebiegi sygnałów wejściowych i wyjściowych. * Układ scalony GND 0
11 ramka NOR Symbol + Wyznaczona tablica prawdy Q Otrzymane przebiegi sygnałów wejściowych i wyjściowych. + Układ scalony ramka OR. GND Symbol + Wyznaczona tablica prawdy Q Otrzymane przebiegi sygnałów wejściowych i wyjściowych. +
12 ramka została zbudowana z bramki NOR (7402) oraz inwertera NOT (7404) Inwerter NOT Wyznaczona tablica prawdy Symbol Q 0 0 Otrzymane przebiegi sygnałów wejściowych i wyjściowych. Układ scalony GND Realizacja bramek ND, OR, NOR i NOT za pomocą bramek NND (7400) ND OR, NOR NOT
WSTĘP. Budowa bramki NAND TTL, ch-ka przełączania, schemat wewnętrzny, działanie 2
WSTĘP O liczbie elementów użytych do budowy jakiegoś urządzenia elektronicznego, a więc i o możliwości obniżenia jego ceny, decyduje dzisiaj liczba zastosowanych w nim układów scalonych. Najstarszą rodziną
Bardziej szczegółowoMetoda Karnaugh. B A BC A
Metoda Karnaugh. Powszechnie uważa się, iż układ o mniejszej liczbie elementów jest tańszy i bardziej niezawodny, a spośród dwóch układów o takiej samej liczbie elementów logicznych lepszy jest ten, który
Bardziej szczegółowodr inż. Małgorzata Langer Architektura komputerów
Instrukcja współfinansowana przez Unię Europejską w ramach Europejskiego Funduszu Społecznego w projekcie Innowacyjna dydaktyka bez ograniczeń zintegrowany rozwój Politechniki Łódzkiej zarządzanie Uczelnią,
Bardziej szczegółowoRys. 2. Symbole dodatkowych bramek logicznych i ich tablice stanów.
Cel ćwiczenia Celem ćwiczenia jest zapoznanie się z funktorami realizującymi podstawowe funkcje logiczne poprzez zaprojektowanie, wykonanie i przetestowanie kombinacyjnego układu logicznego realizującego
Bardziej szczegółowoZapoznanie się z podstawowymi strukturami funktorów logicznych realizowanymi w technice RTL (Resistor Transistor Logic) oraz zasadą ich działania.
adanie funktorów logicznych RTL - Ćwiczenie. Cel ćwiczenia Zapoznanie się z podstawowymi strukturami funktorów logicznych realizowanymi w technice RTL (Resistor Transistor Logic) oraz zasadą ich działania..
Bardziej szczegółowox x
DODTEK II - Inne sposoby realizacji funkcji logicznych W kolejnych podpunktach zaprezentowano sposoby realizacji przykładowej funkcji (tej samej co w instrukcji do ćwiczenia "Synteza układów kombinacyjnych")
Bardziej szczegółowoĆwiczenie 24 Temat: Układy bramek logicznych pomiar napięcia i prądu. Cel ćwiczenia
Ćwiczenie 24 Temat: Układy bramek logicznych pomiar napięcia i prądu. Cel ćwiczenia Poznanie własności i zasad działania różnych bramek logicznych. Zmierzenie napięcia wejściowego i wyjściowego bramek
Bardziej szczegółowoPodstawy Automatyki. Wykład 12 - synteza i minimalizacja funkcji logicznych. dr inż. Jakub Możaryn. Warszawa, Instytut Automatyki i Robotyki
Wykład 12 - synteza i minimalizacja funkcji logicznych Instytut Automatyki i Robotyki Warszawa, 2017 Synteza funkcji logicznych Terminy - na bazie funkcji trójargumenowej y = (x 1, x 2, x 3 ) (1) Elementarny
Bardziej szczegółowoWykład nr 1 Techniki Mikroprocesorowe. dr inż. Artur Cichowski
Wykład nr 1 Techniki Mikroprocesorowe dr inż. Artur Cichowski ix jy i j {0,1} {0,1} Dla układów kombinacyjnych stan dowolnego wyjścia y i w danej chwili czasu zależy wyłącznie od aktualnej kombinacji stanów
Bardziej szczegółowoĆwiczenie 25 Temat: Interfejs między bramkami logicznymi i kombinacyjne układy logiczne. Układ z bramkami NOR. Cel ćwiczenia
Ćwiczenie 25 Temat: Interfejs między bramkami logicznymi i kombinacyjne układy logiczne. Układ z bramkami NOR. Cel ćwiczenia Zapoznanie się z techniką połączenia za pośrednictwem interfejsu. Zbudowanie
Bardziej szczegółowoCyfrowe układy kombinacyjne. 5 grudnia 2013 Wojciech Kucewicz 2
Cyfrowe układy kombinacyjne 5 grudnia 2013 Wojciech Kucewicz 2 Cyfrowe układy kombinacyjne X1 X2 X3 Xn Y1 Y2 Y3 Yn Układy kombinacyjne charakteryzuje funkcja, która każdemu stanowi wejściowemu X i X jednoznacznie
Bardziej szczegółowoz ćwiczenia nr Temat ćwiczenia: BADANIE UKŁADÓW FUNKCJI LOGICZNYCH (SYMULACJA)
Zespół Szkół Technicznych w Skarżysku-Kamiennej Sprawozdanie PRCOWNI ELEKTRCZN I ELEKTRONICZN imię i nazwisko z ćwiczenia nr Temat ćwiczenia: DNIE UKŁDÓW FUNKCJI LOGICZNCH (SMULCJ) rok szkolny klasa grupa
Bardziej szczegółowoBramki logiczne Instrukcja do ćwiczeń laboratoryjnych
Bramki logiczne Instrukcja do ćwiczeń laboratoryjnych. WSTĘP Celem ćwiczenia jest zapoznanie się z podstawowymi sposobami projektowania układów cyfrowych o zadanej funkcji logicznej, na przykładzie budowy
Bardziej szczegółowoINSTYTUT CYBERNETYKI TECHNICZNEJ POLITECHNIKI WROCŁAWSKIEJ ZAKŁAD SZTUCZNEJ INTELIGENCJI I AUTOMATÓW
INSTYTUT YERNETYKI TEHNIZNEJ POLITEHNIKI WROŁWSKIEJ ZKŁD SZTUZNEJ INTELIGENJI I UTOMTÓW Ćwiczenia laboratoryjne z Logiki Układów yfrowych ćwiczenie 22 temat: UKŁDY KOMINYJNE. EL ĆWIZENI Ćwiczenie ma na
Bardziej szczegółowob) bc a Rys. 1. Tablice Karnaugha dla funkcji o: a) n=2, b) n=3 i c) n=4 zmiennych.
DODATEK: FUNKCJE LOGICZNE CD. 1 FUNKCJE LOGICZNE 1. Tablice Karnaugha Do reprezentacji funkcji boolowskiej n-zmiennych można wykorzystać tablicę prawdy o 2 n wierszach lub np. tablice Karnaugha. Tablica
Bardziej szczegółowoPaństwowa Wyższa Szkoła Zawodowa
Państwowa Wyższa Szkoła Zawodowa w Legnicy Laboratorium Podstaw Elektroniki i Miernictwa Ćwiczenie nr 4 BADANIE BRAMEK LOGICZNYCH A. Cel ćwiczenia. - Poznanie zasad logiki binarnej. Prawa algebry Boole
Bardziej szczegółowoKoszt literału (literal cost) jest określony liczbą wystąpień literału w wyrażeniu boolowskim realizowanym przez układ.
Elementy cyfrowe i układy logiczne Wykład Legenda Kryterium kosztu realizacji Minimalizacja i optymalizacja Optymalizacja układów dwupoziomowych Tablica (mapa) Karnaugh a Metoda Quine a-mccluskey a Złożoność
Bardziej szczegółowoSynteza układów kombinacyjnych
Sławomir Kulesza Technika cyfrowa Synteza układów kombinacyjnych Wykład dla studentów III roku Informatyki Wersja 4.0, 23/10/2014 Bramki logiczne Bramki logiczne to podstawowe elementy logiczne realizujące
Bardziej szczegółowoĆwiczenie 26. Temat: Układ z bramkami NAND i bramki AOI..
Temat: Układ z bramkami NAND i bramki AOI.. Ćwiczenie 26 Cel ćwiczenia Zapoznanie się ze sposobami konstruowania z bramek NAND różnych bramek logicznych. Konstruowanie bramek NOT, AND i OR z bramek NAND.
Bardziej szczegółowoStatyczne badanie przerzutników - ćwiczenie 3
Statyczne badanie przerzutników - ćwiczenie 3. Cel ćwiczenia Zapoznanie się z podstawowymi strukturami przerzutników w wersji TTL realizowanymi przy wykorzystaniu bramek logicznych NAND oraz NO. 2. Wykaz
Bardziej szczegółowopłytka montażowa z tranzystorami i rezystorami, pokazana na rysunku 1. płytka montażowa do badania przerzutnika astabilnego U CC T 2 masa
Tranzystor jako klucz elektroniczny - Ćwiczenie. Cel ćwiczenia Zapoznanie się z podstawowymi układami pracy tranzystora bipolarnego jako klucza elektronicznego. Bramki logiczne realizowane w technice RTL
Bardziej szczegółowoBramki logiczne Podstawowe składniki wszystkich układów logicznych
Układy logiczne Bramki logiczne A B A B AND NAND A B A B OR NOR A NOT A B A B XOR NXOR A NOT A B AND NAND A B OR NOR A B XOR NXOR Podstawowe składniki wszystkich układów logicznych 2 Podstawowe tożsamości
Bardziej szczegółowoĆwiczenie - 3. Parametry i charakterystyki tranzystorów
Spis treści Ćwiczenie - 3 Parametry i charakterystyki tranzystorów 1 Cel ćwiczenia 1 2 Podstawy teoretyczne 2 2.1 Tranzystor bipolarny................................. 2 2.1.1 Charakterystyki statyczne
Bardziej szczegółowoCyfrowe bramki logiczne 2012
LORTORIUM ELEKTRONIKI yfrowe bramki logiczne 2012 ndrzej Malinowski 1. yfrowe bramki logiczne 3 1.1 el ćwiczenia 3 1.2 Elementy algebry oole`a 3 1.3 Sposoby zapisu funkcji logicznych 4 1.4 Minimalizacja
Bardziej szczegółowoćwiczenie 202 Temat: Układy kombinacyjne 1. Cel ćwiczenia
Opracował: dr inż. Jarosław Mierzwa KTER INFORMTKI TEHNIZNEJ Ćwiczenia laboratoryjne z Logiki Układów yfrowych ćwiczenie 202 Temat: Układy kombinacyjne 1. el ćwiczenia Ćwiczenie ma na celu praktyczne zapoznanie
Bardziej szczegółowoW jakim celu to robimy? Tablica Karnaugh. Minimalizacja
W jakim celu to robimy? W projektowaniu układów cyfrowych istotne jest aby budować je jak najmniejszym kosztem. To znaczy wykorzystanie dwóch bramek jest tańsze niż konieczność wykorzystania trzech dla
Bardziej szczegółowoLekcja na Pracowni Podstaw Techniki Komputerowej z wykorzystaniem komputera
Lekcja na Pracowni Podstaw Techniki Komputerowej z wykorzystaniem komputera Temat lekcji: Minimalizacja funkcji logicznych Etapy lekcji: 1. Podanie tematu i określenie celu lekcji SOSOBY MINIMALIZACJI
Bardziej szczegółowoPodstawowe układy cyfrowe
ELEKTRONIKA CYFROWA SPRAWOZDANIE NR 4 Podstawowe układy cyfrowe Grupa 6 Prowadzący: Roman Płaneta Aleksandra Gierut CEL ĆWICZENIA Celem ćwiczenia jest zapoznanie się z podstawowymi bramkami logicznymi,
Bardziej szczegółowoĆw. 8 Bramki logiczne
Ćw. 8 Bramki logiczne 1. Cel ćwiczenia Celem ćwiczenia jest zapoznanie się z podstawowymi bramkami logicznymi, poznanie ich rodzajów oraz najwaŝniejszych parametrów opisujących ich własności elektryczne.
Bardziej szczegółowoAKADEMIA MORSKA KATEDRA NAWIGACJI TECHNICZEJ
KDEMI MORSK KTEDR NWIGCJI TECHNICZEJ ELEMETY ELEKTRONIKI LORTORIUM Kierunek NWIGCJ Specjalność Transport morski Semestr II Ćw. 4 Podstawy techniki cyfrowej Wersja opracowania Marzec 5 Opracowanie: mgr
Bardziej szczegółowoLICZNIKI Liczniki scalone serii 749x
LABOATOIUM PODSTAWY ELEKTONIKI LICZNIKI Liczniki scalone serii 749x Cel ćwiczenia Zapoznanie się z budową i zasadą działania liczników synchronicznych i asynchronicznych. Poznanie liczników dodających
Bardziej szczegółowoTranzystor JFET i MOSFET zas. działania
Tranzystor JFET i MOSFET zas. działania brak kanału v GS =v t (cutoff ) kanał otwarty brak kanału kanał otwarty kanał zamknięty w.2, p. kanał zamknięty Co było na ostatnim wykładzie? Układy cyfrowe Najczęściej
Bardziej szczegółowoBadanie układów średniej skali integracji - ćwiczenie Cel ćwiczenia. 2. Wykaz przyrządów i elementów: 3. Przedmiot badań
adanie układów średniej skali integracji - ćwiczenie 6. Cel ćwiczenia Celem ćwiczenia jest zapoznanie się z podstawowymi układami SSI (Średniej Skali Integracji). Przed wykonaniem ćwiczenia należy zapoznać
Bardziej szczegółowoWykład X TRANZYSTOR BIPOLARNY
Wykład X TRANZYSTOR BIPOLARNY Tranzystor Trójkoocówkowy półprzewodnikowy element elektroniczny, posiadający zdolnośd wzmacniania sygnału elektrycznego. Nazwa tranzystor pochodzi z angielskiego zwrotu "transfer
Bardziej szczegółowoCzęść 2. Funkcje logiczne układy kombinacyjne
Część 2 Funkcje logiczne układy kombinacyjne Zapis funkcji logicznych układ funkcjonalnie pełny Arytmetyka Bool a najważniejsze aksjomaty i tożsamości Minimalizacja funkcji logicznych Układy kombinacyjne
Bardziej szczegółowoTab. 1 Tab. 2 t t+1 Q 2 Q 1 Q 0 Q 2 Q 1 Q 0
Synteza liczników synchronicznych Załóżmy, że chcemy zaprojektować licznik synchroniczny o następującej sekwencji: 0 1 2 3 6 5 4 [0 sekwencja jest powtarzana] Ponieważ licznik ma 7 stanów, więc do ich
Bardziej szczegółowoMinimalizacja form boolowskich
Sławomir Kulesza Technika cyfrowa Minimalizacja form boolowskich Wykład dla studentów III roku Informatyki Wersja 1.0, 05/10/2010 Minimalizacja form boolowskich Minimalizacja proces przekształcania form
Bardziej szczegółowoZadania do wykładu 1, Zapisz liczby binarne w kodzie dziesiętnym: ( ) 2 =( ) 10, ( ) 2 =( ) 10, (101001, 10110) 2 =( ) 10
Zadania do wykładu 1,. 1. Zapisz liczby binarne w kodzie dziesiętnym: (1011011) =( ) 10, (11001100) =( ) 10, (101001, 10110) =( ) 10. Zapisz liczby dziesiętne w naturalnym kodzie binarnym: (5) 10 =( ),
Bardziej szczegółowoĆwiczenie 4- tranzystor bipolarny npn, pnp
Ćwiczenie 4- tranzystor bipolarny npn, pnp Tranzystory są to urządzenia półprzewodnikowe, które umożliwiają sterowanie przepływem dużego prądu, za pomocą prądu znacznie mniejszego. Tranzystor bipolarny
Bardziej szczegółowoPoniŜej zamieszczone są rysunki przedstawiane na wykładach z przedmiotu Peryferia Komputerowe. ELEKTRONICZNE UKŁADY CYFROWE
PoniŜej zamieszczone są rysunki przedstawiane na wykładach z przedmiotu Peryferia Komputerowe. ELEKTRONICZNE UKŁADY CYFROWE Podstawowymi bramkami logicznymi są układy stanowiące: - funktor typu AND (funkcja
Bardziej szczegółowoUkłady cyfrowe. Najczęściej układy cyfrowe służą do przetwarzania sygnałów o dwóch poziomach napięć:
Układy cyfrowe W układach cyfrowych sygnały napięciowe (lub prądowe) przyjmują tylko określoną liczbę poziomów, którym przyporządkowywane są wartości liczbowe. Najczęściej układy cyfrowe służą do przetwarzania
Bardziej szczegółowoLista tematów na kolokwium z wykładu z Techniki Cyfrowej w roku ak. 2013/2014
Lista tematów na kolokwium z wykładu z Techniki Cyfrowej w roku ak. 2013/2014 Temat 1. Algebra Boole a i bramki 1). Podać przykład dowolnego prawa lub tożsamości, które jest spełnione w algebrze Boole
Bardziej szczegółowoPracownia pomiarów i sterowania Ćwiczenie 3 Proste przyrządy elektroniczne
Małgorzata Marynowska Uniwersytet Wrocławski, I rok Fizyka doświadczalna II stopnia Prowadzący: dr M. Grodzicki Data wykonania ćwiczenia: 14.04.2015 Pracownia pomiarów i sterowania Ćwiczenie 3 Proste przyrządy
Bardziej szczegółowoArchitektura komputerów Wykład 2
Architektura komputerów Wykład 2 Jan Kazimirski 1 Elementy techniki cyfrowej 2 Plan wykładu Algebra Boole'a Podstawowe układy cyfrowe bramki Układy kombinacyjne Układy sekwencyjne 3 Algebra Boole'a Stosowana
Bardziej szczegółowoWstęp. Przygotowanie teoretyczne
Akademia Górniczo-Hutnicza im. Stanisława Staszica w Krakowie LORATORIUM Teoria Automatów Temat ćwiczenia: Hazardy L.p. Imię i nazwisko Grupa ćwiczeniowa: Poniedziałek 8.00 Ocena Podpis 1. 2. 3. 4. Krzysztof
Bardziej szczegółowoWstęp do Techniki Cyfrowej... Układy kombinacyjne
Wstęp do Techniki Cyfrowej... Układy kombinacyjne Przypomnienie Stan wejść układu kombinacyjnego jednoznacznie określa stan wyjść. Poszczególne wyjścia określane są przez funkcje boolowskie zmiennych wejściowych.
Bardziej szczegółowoBADANIE PRZERZUTNIKÓW ASTABILNEGO, MONOSTABILNEGO I BISTABILNEGO
Ćwiczenie 11 BADANIE PRZERZUTNIKÓW ASTABILNEGO, MONOSTABILNEGO I BISTABILNEGO 11.1 Cel ćwiczenia Celem ćwiczenia jest poznanie rodzajów, budowy i właściwości przerzutników astabilnych, monostabilnych oraz
Bardziej szczegółowoĆw. 9 Przerzutniki. 1. Cel ćwiczenia. 2. Wymagane informacje. 3. Wprowadzenie teoretyczne PODSTAWY ELEKTRONIKI MSIB
Ćw. 9 Przerzutniki 1. Cel ćwiczenia Celem ćwiczenia jest zapoznanie się z podstawowymi elementami sekwencyjnymi, czyli przerzutnikami. Zostanie przedstawiona zasada działania przerzutników oraz sposoby
Bardziej szczegółowoPrzerzutnik ma pewną liczbę wejść i z reguły dwa wyjścia.
Kilka informacji o przerzutnikach Jaki układ elektroniczny nazywa się przerzutnikiem? Przerzutnikiem bistabilnym jest nazywany układ elektroniczny, charakteryzujący się istnieniem dwóch stanów wyróżnionych
Bardziej szczegółowoUkłady logiczne. Wstęp doinformatyki. Funkcje boolowskie (1854) Funkcje boolowskie. Operacje logiczne. Funkcja boolowska (przykład)
Wstęp doinformatyki Układy logiczne komputerów kombinacyjne sekwencyjne Układy logiczne Układy kombinacyjne Dr inż. Ignacy Pardyka Akademia Świętokrzyska Kielce, 2001 synchroniczne asynchroniczne Wstęp
Bardziej szczegółowoIII. TRANZYSTOR BIPOLARNY
1. TRANZYSTOR BPOLARNY el ćwiczenia: Wyznaczenie charakterystyk statycznych tranzystora bipolarnego Zagadnienia: zasada działania tranzystora bipolarnego. 1. Wprowadzenie Nazwa tranzystor pochodzi z języka
Bardziej szczegółowoPodstawy Automatyki. Wykład 13 - Układy bramkowe. dr inż. Jakub Możaryn. Warszawa, Instytut Automatyki i Robotyki
Wykład 13 - Układy bramkowe Instytut Automatyki i Robotyki Warszawa, 2015 Układy z elementów logicznych Bramki logiczne Elementami logicznymi (bramkami logicznymi) są urządzenia o dwustanowym sygnale wyjściowym
Bardziej szczegółowoĆwiczenie 5. Zastosowanie tranzystorów bipolarnych cd. Wzmacniacze MOSFET
Ćwiczenie 5 Zastosowanie tranzystorów bipolarnych cd. Wzmacniacze MOSFET Układ Super Alfa czyli tranzystory w układzie Darlingtona Zbuduj układ jak na rysunku i zaobserwuj dla jakiego położenia potencjometru
Bardziej szczegółowo2 Dana jest funkcja logiczna w następującej postaci: f(a,b,c,d) = Σ(0,2,5,8,10,13): a) zminimalizuj tę funkcję korzystając z tablic Karnaugh,
EUROELEKTRA Ogólnopolska Olimpiada Wiedzy Elektrycznej i Elektronicznej Rok szkolny 2010/2011 Zadania dla grupy elektronicznej na zawody II. stopnia (okręgowe) 1 Na rysunku przedstawiono przebieg prądu
Bardziej szczegółowoĆwiczenie nr 4 Tranzystor bipolarny (npn i pnp)
Ćwiczenie nr 4 Tranzystor bipolarny (npn i pnp) Tranzystory są to urządzenia półprzewodnikowe, które umożliwiają sterowanie przepływem dużego prądu, za pomocą prądu znacznie mniejszego. Tranzystor bipolarny
Bardziej szczegółowoTEMAT: PROJEKTOWANIE I BADANIE PRZERZUTNIKÓW BISTABILNYCH
Praca laboratoryjna 2 TEMAT: PROJEKTOWANIE I BADANIE PRZERZUTNIKÓW BISTABILNYCH Cel pracy poznanie zasad funkcjonowania przerzutników różnych typów w oparciu o różne rozwiązania układowe. Poznanie sposobów
Bardziej szczegółowoTranzystory. 1. Tranzystory bipolarne 2. Tranzystory unipolarne. unipolarne. bipolarny
POLTEHNKA AŁOSTOKA Tranzystory WYDZAŁ ELEKTYZNY 1. Tranzystory bipolarne 2. Tranzystory unipolarne bipolarny unipolarne Trójkońcówkowy (czterokońcówkowy) półprzewodnikowy element elektroniczny, posiadający
Bardziej szczegółowoBramki logiczne. 2. Cele ćwiczenia Badanie charakterystyk przejściowych inwertera. tranzystorowego, bramki 7400 i bramki 74132.
Bramki logiczne 1. Czas trwania: 3h 2. Cele ćwiczenia Badanie charakterystyk przejściowych inwertera. tranzystorowego, bramki 7400 i bramki 74132. 3. Wymagana znajomość pojęć stany logiczne Hi, Lo, stan
Bardziej szczegółowoTemat i cel wykładu. Tranzystory
POLTECHNKA BAŁOSTOCKA Temat i cel wykładu WYDZAŁ ELEKTRYCZNY Tranzystory Celem wykładu jest przedstawienie: konstrukcji i działania tranzystora bipolarnego, punktu i zakresów pracy tranzystora, konfiguracji
Bardziej szczegółowoLaboratorium podstaw elektroniki
150875 Grzegorz Graczyk numer indeksu imie i nazwisko 150889 Anna Janicka numer indeksu imie i nazwisko Grupa: 2 Grupa: 5 kierunek Informatyka semestr 2 rok akademicki 2008/09 Laboratorium podstaw elektroniki
Bardziej szczegółowoLaboratorium podstaw elektroniki
150875 Grzegorz Graczyk numer indeksu imie i nazwisko 150889 Anna Janicka numer indeksu imie i nazwisko Grupa: 2 Grupa: 5 kierunek Informatyka semestr 2 rok akademicki 2008/09 Laboratorium podstaw elektroniki
Bardziej szczegółowoZapoznanie się z podstawowymi strukturami liczników asynchronicznych szeregowych modulo N, zliczających w przód i w tył oraz zasadą ich działania.
Badanie liczników asynchronicznych - Ćwiczenie 4 1. el ćwiczenia Zapoznanie się z podstawowymi strukturami liczników asynchronicznych szeregowych modulo N, zliczających w przód i w tył oraz zasadą ich
Bardziej szczegółowoBADANIE UKŁADÓW CYFROWYCH. CEL: Celem ćwiczenia jest poznanie właściwości statycznych układów cyfrowych serii TTL. PRZEBIEG ĆWICZENIA
BADANIE UKŁADÓW CYFROWYCH CEL: Celem ćwiczenia jest poznanie właściwości statycznych układów cyfrowych serii TTL. PRZEBIEG ĆWICZENIA 1. OGLĘDZINY Dokonać oględzin badanego układu cyfrowego określając jego:
Bardziej szczegółowoStatyczne i dynamiczne badanie przerzutników - ćwiczenie 2
tatyczne i dynamiczne badanie przerzutników - ćwiczenie 2. Cel ćwiczenia Zapoznanie się z podstawowymi strukturami przerzutników w wersji TTL realizowanymi przy wykorzystaniu bramek logicznych NAND oraz
Bardziej szczegółowoU 2 B 1 C 1 =10nF. C 2 =10nF
Dynamiczne badanie przerzutników - Ćwiczenie 3. el ćwiczenia Zapoznanie się z budową i działaniem przerzutnika astabilnego (multiwibratora) wykonanego w technice TTL oraz zapoznanie się z działaniem przerzutnika
Bardziej szczegółowoStatyczne badanie wzmacniacza operacyjnego - ćwiczenie 7
Statyczne badanie wzmacniacza operacyjnego - ćwiczenie 7 1. Cel ćwiczenia Celem ćwiczenia jest zapoznanie się z podstawowymi zastosowaniami wzmacniacza operacyjnego, poznanie jego charakterystyki przejściowej
Bardziej szczegółowoLABORATORIUM PODSTAWY ELEKTRONIKI Badanie Bramki X-OR
LORTORIUM PODSTWY ELEKTRONIKI adanie ramki X-OR 1.1 Wsęp eoreyczny. ramka XOR ramka a realizuje funkcję logiczną zwaną po angielsku EXLUSIVE-OR (WYŁĄZNIE LU). Polska nazwa brzmi LO. Funkcję EX-OR zapisuje
Bardziej szczegółowoLABORATORIUM TECHNIKA CYFROWA BRAMKI. Rev.1.0
LABORATORIUM TECHNIKA CYFROWA BRAMKI Rev..0 LABORATORIUM TECHNIKI CYFROWEJ: Bramki. CEL ĆWICZENIA - praktyczna weryfikacja wiedzy teoretycznej z zakresu działania bramek, - pomiary parametrów bramek..
Bardziej szczegółowoBadanie charakterystyk elementów półprzewodnikowych
Badanie charakterystyk elementów półprzewodnikowych W ramach ćwiczenia student poznaje praktyczne właściwości elementów półprzewodnikowych stosowanych w elektronice przez badanie charakterystyk diody oraz
Bardziej szczegółowoBramki TTL i CMOS 7400, 74S00, 74HC00, 74HCT00, 7403, 74132
Skład zespołu: 1. 2. 3. 4. KTEDR ELEKTRONIKI G Wydział EIiE LBORTORIUM TECNIKI CYFROWEJ Data wykonania: Suma punktów: Grupa Ocena 1 Bramki TTL i CMOS 7400, 74S00, 74C00, 74CT00, 7403, 74132 I. Konspekt
Bardziej szczegółowoPodstawy Automatyki. Człowiek- najlepsza inwestycja. Projekt współfinansowany przez Unię Europejską w ramach Europejskiego Funduszu Społecznego
Podstawy Automatyki Człowiek- najlepsza inwestycja Projekt współfinansowany przez Unię Europejską w ramach Europejskiego Funduszu Społecznego Politechnika Warszawska Instytut Automatyki i Robotyki Dr inż.
Bardziej szczegółowoĆWICZENIE 15 BADANIE WZMACNIACZY MOCY MAŁEJ CZĘSTOTLIWOŚCI
1 ĆWICZENIE 15 BADANIE WZMACNIACZY MOCY MAŁEJ CZĘSTOTLIWOŚCI 15.1. CEL ĆWICZENIA Celem ćwiczenia jest poznanie podstawowych właściwości wzmacniaczy mocy małej częstotliwości oraz przyswojenie umiejętności
Bardziej szczegółowodr inż. Rafał Klaus Zajęcia finansowane z projektu "Rozwój i doskonalenie kształcenia i ich zastosowań w przemyśle" POKL
Technika cyfrowa w architekturze komputerów materiał do wykładu 2/3 dr inż. Rafał Klaus Zajęcia finansowane z projektu "Rozwój i doskonalenie kształcenia na Politechnice Poznańskiej w zakresie technologii
Bardziej szczegółowoUkłady sekwencyjne. Podstawowe informacje o układach cyfrowych i przerzutnikach (rodzaje, sposoby wyzwalania).
Ćw. 10 Układy sekwencyjne 1. Cel ćwiczenia Celem ćwiczenia jest zapoznanie się z sekwencyjnymi, cyfrowymi blokami funkcjonalnymi. W ćwiczeniu w oparciu o poznane przerzutniki zbudowane zostaną układy rejestrów
Bardziej szczegółowoLABORATORIUM ELEKTRONIKI I TEORII OBWODÓW
POLITECHNIKA POZNAŃSKA FILIA W PILE LABORATORIUM ELEKTRONIKI I TEORII OBWODÓW numer ćwiczenia: data wykonania ćwiczenia: data oddania sprawozdania: OCENA: 6 21.11.2002 28.11.2002 tytuł ćwiczenia: wykonawcy:
Bardziej szczegółowoCyfrowe Elementy Automatyki. Bramki logiczne, przerzutniki, liczniki, sterowanie wyświetlaczem
Cyfrowe Elementy Automatyki Bramki logiczne, przerzutniki, liczniki, sterowanie wyświetlaczem Układy cyfrowe W układach cyfrowych sygnały napięciowe (lub prądowe) przyjmują tylko określoną liczbę poziomów,
Bardziej szczegółowoMinimalizacja formuł Boolowskich
Minimalizacja formuł Boolowskich Stosowanie reguł algebry Boole a w celu minimalizacji funkcji logicznych jest niedogodne brak metody, aby stwierdzić czy dana formuła może być jeszcze minimalizowana czasami
Bardziej szczegółowoDioda półprzewodnikowa
mikrofalowe (np. Gunna) Dioda półprzewodnikowa Dioda półprzewodnikowa jest elementem elektronicznym wykonanym z materiałów półprzewodnikowych. Dioda jest zbudowana z dwóch różnie domieszkowanych warstw
Bardziej szczegółowoPodstawy Elektroniki dla Elektrotechniki. Liczniki synchroniczne na przerzutnikach typu D
AGH Katedra Elektroniki Podstawy Elektroniki dla Elektrotechniki Liczniki synchroniczne na przerzutnikach typu D Ćwiczenie 7 Instrukcja do ćwiczeń symulacyjnych 2016 r. 1 1. Wstęp Celem ćwiczenia jest
Bardziej szczegółowoAutomatyzacja i robotyzacja procesów produkcyjnych
Automatyzacja i robotyzacja procesów produkcyjnych Instrukcja laboratoryjna Technika cyfrowa Opracował: mgr inż. Krzysztof Bodzek Cel ćwiczenia. Celem ćwiczenia jest zapoznanie studenta z zapisem liczb
Bardziej szczegółowo3. SYNTEZA UKŁADÓW KOMBINACYJNYCH
3. SYNTEZA UKŁADÓW KOMBINACYJNYCH 3.. ZASADY OGÓLNE 3... ZAPIS FUNKCJI Synteza układów przełączających to zespól czynności, które n-i podstawie założeń dotyczących działania układów doprowadza ją do schematu
Bardziej szczegółowoWykład VIII TRANZYSTOR BIPOLARNY
Wykład VIII TRANZYSTOR BIPOLARNY Tranzystor Trójkońcówkowy półprzewodnikowy element elektroniczny, posiadający zdolność wzmacniania sygnału elektrycznego. Nazwa tranzystor pochodzi z angielskiego zwrotu
Bardziej szczegółowoArchitektura komputerów ćwiczenia Bramki logiczne. Układy kombinacyjne. Kanoniczna postać dysjunkcyjna i koniunkcyjna.
Architektura komputerów ćwiczenia Zbiór zadań IV Bramki logiczne. Układy kombinacyjne. Kanoniczna postać dysjunkcyjna i koniunkcyjna. Wprowadzenie 1 1 fragmenty książki "Organizacja i architektura systemu
Bardziej szczegółowoBramki logiczne V MAX V MIN
Bramki logiczne W układach fizycznych napięcie elektryczne może reprezentować stany logiczne. Bramką nazywamy prosty obwód elektroniczny realizujący funkcję logiczną. Pewien zakres napięcia odpowiada stanowi
Bardziej szczegółowoĆwiczenie 23. Temat: Własności podstawowych bramek logicznych. Cel ćwiczenia
Temat: Własności podstawowych bramek logicznych. Cel ćwiczenia Ćwiczenie 23 Poznanie symboli własności. Zmierzenie parametrów podstawowych bramek logicznych TTL i CMOS. Czytanie schematów elektronicznych,
Bardziej szczegółowoCHARAKTERYSTYKI BRAMEK CYFROWYCH TTL
CHARAKTERYSTYKI BRAMEK CYFROWYCH TTL. CEL ĆWICZENIA Celem ćwiczenia jest poznanie zasad działania, budowy i właściwości podstawowych funktorów logicznych wykonywanych w jednej z najbardziej rozpowszechnionych
Bardziej szczegółowoSML3 październik
SML3 październik 2005 24 100_LED8 Moduł zawiera 8 diod LED dołączonych do wejść za pośrednictwem jednego z kilku możliwych typów układów (typowo jest to układ typu 563). Moduł jest wyposażony w dwa złącza
Bardziej szczegółowoWstęp do Techniki Cyfrowej... Algebra Boole a
Wstęp do Techniki Cyfrowej... Algebra Boole a Po co AB? Świetne narzędzie do analitycznego opisu układów logicznych. 1854r. George Boole opisuje swój system dedukcyjny. Ukoronowanie zapoczątkowanych w
Bardziej szczegółowoAutomatyka. Treść wykładów: Multiplekser. Układ kombinacyjny. Demultiplekser. Koder
Treść wykładów: utomatyka dr inż. Szymon Surma szymon.surma@polsl.pl http://zawt.polsl.pl/studia pok., tel. +48 6 46. Podstawy automatyki. Układy kombinacyjne,. Charakterystyka,. Multiplekser, demultiplekser,.
Bardziej szczegółowoElementy logiki. Algebra Boole a. Analiza i synteza układów logicznych
Elementy logiki: Algebra Boole a i układy logiczne 1 Elementy logiki dla informatyków Wykład III Elementy logiki. Algebra Boole a. Analiza i synteza układów logicznych Elementy logiki: Algebra Boole a
Bardziej szczegółowoBudowa. Metoda wytwarzania
Budowa Tranzystor JFET (zwany też PNFET) zbudowany jest z płytki z jednego typu półprzewodnika (p lub n), która stanowi tzw. kanał. Na jego końcach znajdują się styki źródła (ang. source - S) i drenu (ang.
Bardziej szczegółowoI. Podstawowe zagadnienia z teorii układów cyfrowych
I. Podstawowe zagadnienia z teorii układów cyfrowych. Wstęp Muzyka na płytach fonograficznych jest zapisana w formie kanaliku o zmiennym urzeźbieniu. Ruch igły prowadzonej przez kanalik odbywa się w sposób
Bardziej szczegółowoUkłady cyfrowe (logiczne)
Układy cyfrowe (logiczne) 1.1. Przerzutniki I Przerzutnik to najprostszy (elementarny) cyfrowy układ sekwencyjny, który w zaleŝności od sekwencji zmian sygnałów wejściowych przyjmować moŝe i utrzymywać
Bardziej szczegółowoLaboratorium elektroniki. Ćwiczenie E52IS. Realizacja logicznych układów kombinacyjnych z bramek NOR. Wersja 1.0 (24 marca 2016)
Laboratorium elektroniki Ćwiczenie E52IS Realizacja logicznych układów kombinacyjnych z bramek NOR Wersja 1.0 (24 marca 2016) Spis treści: 1. Cel ćwiczenia... 3 2. Zagrożenia... 3 3. Wprowadzenie teoretyczne...
Bardziej szczegółowoUkłady TTL i CMOS. Trochę logiki
Układy TTL i CMOS O liczbie elementów użytych do budowy jakiegoś urządzenia elektronicznego, a więc i o możliwości obniżenia jego ceny, decyduje dzisiaj liczba zastosowanych w nim układów scalonych. Najstarszą
Bardziej szczegółowoLaboratorium elektroniki i miernictwa
Numer indeksu 0 Michał Moroz Imię i nazwisko Numer indeksu 0 Paweł Tarasiuk Imię i nazwisko kierunek: Informatyka semestr grupa II rok akademicki: 00/00 Laboratorium elektroniki i miernictwa Ćwiczenie
Bardziej szczegółowoINSTRUKCJA DO ĆWICZENIA BADANIE STANDARDOWEJ BRAMKI NAND TTL (UCY 7400)
INSTRUKCJA DO ĆWICZENIA BADANIE STANDARDOWEJ BRAMKI NAND TTL (UCY 74).Cel ćwiczenia Celem ćwiczenia jest zapoznanie się z charakterystykami statycznymi i parametrami statycznymi bramki standardowej NAND
Bardziej szczegółowoLaboratorium elektroniki. Ćwiczenie E51IS. Realizacja logicznych układów kombinacyjnych z bramek NAND. Wersja 1.0 (24 marca 2016)
Laboratorium elektroniki Ćwiczenie E51IS Realizacja logicznych układów kombinacyjnych z bramek NAND Wersja 1.0 (24 marca 2016) Spis treści: 1. Cel ćwiczenia... 3 2. Zagrożenia... 3 3. Wprowadzenie teoretyczne...
Bardziej szczegółowoWOJSKOWA AKADEMIA T E CHNI CZNA im. Jarosława Dą brow ski ego ZAKŁAD AWIONIKI I UZBROJENIA LOTNICZEGO
WOJSKOWA AKADEMIA T E CHNI CZNA im. Jarosława Dą brow ski ego ZAKŁAD AWIONIKI I UZBROJENIA LOTNICZEGO Przedmiot: PODSTAWY AUTOMATYKI I AUTOMATYZACJI (studia I stopnia) ĆWICZENIE RACHUNKOWE PROJEKT PROSTEGO
Bardziej szczegółowoTranzystor bipolarny. przykłady zastosowań cz. 1
Tranzystor bipolarny przykłady zastosowań cz. 1 Ryszard J. Barczyński, 2016 Politechnika Gdańska, Wydział FTiMS, Katedra Fizyki Ciała Stałego Materiały dydaktyczne do użytku wewnętrznego Wzmacniacz prądu
Bardziej szczegółowo