Ćwiczenie 4 Kaskadowanie liczników
|
|
- Anatol Owczarek
- 8 lat temu
- Przeglądów:
Transkrypt
1 Ćwiczenie 4 Kaskadowanie liczników 1. Opis projektu tworzonego w dalszej części instrukcji Celem ćwiczenia jest zapoznanie się ze sposobem kaskadowania liczników synchronicznych. Tutorial składa się z następujących etapów: - utworzenia projektu w programie Active-HDL; - utworzenia schematu Top; - zbudowania podzielnika częstotliwości przez 1 000; - sprawdzenia w symulacji czy dzielnik częstotliwości działa prawidłowo; - rozbudowania podzielnika częstotliwości tak by dzielił przez 100 milionów; - zweryfikowania na płycie ewaluacyjnej poprawnego działania dzielnika częstotliwości przez 100 milionów. 2. Tworzymy nowy projekt w Active HDL a) Uruchomić program Active-HDL. Można użyć ikony na pulpicie lub wybrać z menu start Wszystkie programy a następnie Aldec -> Active-HDL 9.3. UWAGA! Program uruchamia się dobre sekund nie dając oznak życia cierpliwości Rys. 1. Uruchomienie programu Active-HDL. b) Pojawi się okno wyboru licencji. Wybrać Next. Rys. 2. Okno wyboru licencji. 1
2 c) W oknie Getting Started wybrać utworzenie nowej przestrzeni roboczej i kliknąć OK. Rys. 3. Okno pozwala otworzyć istniejącą przestrzeń roboczą lub utworzyć nową. d) W kolejnym oknie nadaje się nazwę przestrzeni roboczej oraz ustawia jej położenie na dysku. Proszę nadać unikalną nazwę, tak by nie nadpisywać czyjegoś projektu, np. Pon_1615_Cw4. Nazwa musi zaczynać się od litery po czym mogą występować litery, cyfry i znaki podkreślenia _. Znak podkreślenia nie może być na końcu ani w sąsiedztwie drugiego znaku podkreślenia. Nie używać polskich liter ani znaku spacji (dotyczy to też ścieżki na dysku twardym)! Proszę nie zmieniać ścieżki okresowo czyścimy komputery. Rys. 4. Wybór nazwy i położenia dla tworzonej przestrzeni roboczej. e) W kolejnym oknie wybrać opcję Create an Empty Design with Design Flow. W efekcie, dołożymy do przestrzeni roboczej pusty projekt i będziemy mieć aktywny tzw. Design Flow (niezbędny aby wgrać później projekt na płytkę ewaluacyjną; w razie pomyłki się nie przejmować gdyż Design Flow można łatwo aktywować w ustawieniach istniejącego projektu). 2
3 Rys. 5. Wybieramy utworzenie nowego projektu z aktywnym Design Flow. f) W kolejnym oknie mamy możliwość wybrać narzędzia uruchamiane w trakcie syntezy i implementacji. Ważne jest aby wszystkie opcje ustawić tak jak na rysunku poniżej. Zwrócić szczególną uwagę aby Block Diagram Configuration był ustawiony na EDIF Schematic natomiast pole Default HDL Language było ustawione na VHDL. Jeżeli opcje nie były poprawnie wybrane to dokonać zmian a po utworzeniu projektu zawołać prowadzącego zmieni wtedy wartości domyślne w ustawieniach programu tak by na kolejnych zajęciach nie trzeba było nic zmieniać. Rys. 6. Konfiguracja projektu. g) W kolejnym oknie wpisać nazwę projektu, np.: Tutor. Nazwa musi zaczynać się od litery po czym mogą występować litery, cyfry i znaki podkreślenia _. Znak podkreślenia nie może być na końcu ani w sąsiedztwie drugiego znaku podkreślenia. Nie używać polskich liter ani znaku spacji! 3
4 Rys. 7. Wybór nazwy i położenia projektu. h) Zatwierdzić utworzenie nowej przestrzeni roboczej i nowego projektu. Rys. 8. Ostatnie okno kreatora. 4
5 3. Schemat Top.bde W poprzednim ćwiczeniu, źródłem impulsów wejściowych był przycisk po każdym jego wciśnięciu licznik zwiększał wartość o jeden. Jednakże, czasami licznik przeskakiwał o kilka wartości. Było to spowodowane drganiami styków w przycisku. Na dzisiejszych zajęciach wykorzystamy generator fali prostokątnej tak by stan licznika był inkrementowany co jedną sekundę bez naszej ingerencji. Okres jednej sekundy odpowiada częstotliwości 1 Hz. Płytka laboratoryjna wyposażona jest w generator 100 MHz czyli musimy zbudować podzielnik aż przez Na obecnym etapie prac mamy gotową przestrzeń roboczą Pon_1615_Cw4 w której znajduje się jeden projekt o nazwie Tutor. Projekt jest na razie pusty musimy zacząć tworzyć poszczególne pliki projektowe. a) Pobrać materiały pomocnicze i wypakować je do folderu src tworzonego projektu. D:\My_Designs\[nazwa workspace]\tutor\src\ Rys. 9. Zawartość folderu src tworzonego projektu. b) Dołączamy skopiowane pliki do projektu. Po lewej stronie znajduje się okno Design Browser, w którym na poszczególnych zakładkach (Files, Structure, Resources) zobrazowane są zasoby i struktura projektu. Na zakładce Files należy kliknąć dwukrotnie opcję Add New File. W oknie Add New File kliknąć pole Add Existing File. Rys. 10. Dołączanie istniejących plików do projektu. 5
6 c) W kolejnym oknie zaznaczyć wszystkie pliki i kliknąć przycisk Otwórz. Rys. 11. Wybór plików które zostaną dołączone. d) Wyświetl zawartość pliku Licznik_10.bde i go skompiluj. Każdy poprawnie skompilowany moduł projektu w środowisku AHDL jest do wykorzystania jako komponent na dowolnym poziomie hierarchii projektu. e) W Design Browser ponownie kliknij na Add New Files. W oknie Add New File wybierz typ pliku Block Diagram, wpisz nazwę schematu Top i kliknij OK. Schemat Top.bde będzie głównym schematem projektu. Będzie on zawierał podzielnik częstotliwości oraz licznik dziesiętny. Rys. 12. Utworzenie nowego schematu o nazwie Top. 6
7 f) Wyświetl bibliotekę symboli elementów cyfrowych Symbols Tolbox. W tym celu poszukaj na górnym pasku programu ikony skrótu Show Symbols Toolbox (S). Rys. 13. Ikona skrótu do wyświetlenia biblioteki elementów. g) Uzupełnij zawartość schematu Top.bde zgodnie z rysunkiem poniżej. Używaj elementów wyłącznie z biblioteki ARTIX7. Rys. 14 Schemat Top.bde. Ne schemacie użyto elementów o nazwach: - BUFGP tuż za terminalem o nazwie M_CLK; - IBUF tuż za terminalami o nazwach M_CLR i M_EN; - Licznik_10 jeżeli nie ma go w Symbols Toolbox to sprawdź czy schemat Licznik_10.bde jest skompilowany; - OBUF przed każdym z terminali wyjściowych LED<n>. W poprzednich projektach używaliśmy podejścia bottom-up, np. rysowaliśmy schemat układu sterującego pojedynczym segmentem, który następnie był użyty na wyższym poziomie hierarchii do stworzenia całego dekodera wyświetlacza, który znów był użyty w hierarchii wyżej Ale Active-HDL wspiera też podejście top-down i z niego skorzystamy dzisiaj. Najpierw utworzymy bloczek podzielnika częstotliwości przez 100 milionów (użyjemy elementu FUB). Następnie, wejdziemy do środka tego podzielnika i stworzymy bloczek dzielnika przez 10. Wejdziemy do środka podzielnika przez 10 i narysujemy jego schemat. Podzielnik przez 10 przekonwertujemy na symbol i użyjemy go do stworzenia schematu dzielącego częstotliwość na początek przez (symulacja układu dzielącego przez 100 milionów trwałaby bardzo długo). Sprawdzimy symulacyjnie czy układ działa poprawnie. Po poprawnej weryfikacji działania, rozbudujemy podzielnik tak by dzielił przez docelowe 100 milionów. 7
8 h) Narysuj bloczek podzielnika częstotliwości. Na pasku z ikonami skrótów kliknij na Fub. Narysuj niebieski prostokąt Rys. 15. Ikona narzędzia do rysowania Fub. Rys. 16. Schemat Top.bde z dołożonym blokiem Fub. Wprowadzamy tu nowy element środowiska edytora schematów BDE Active-HDL tzw. Fub. Jest to ten niebieski symbol ze schematu powyżej. Fub jest bardzo wygodnym modułem projektowym pozwala na bardzo szybkie wprowadzenie podziału w projekcie na bloki funkcjonalne. i) Dorysuj połączenia do elementu Fub. Jeżeli zaczniesz rysować połączenie poza elementem Fub i skończysz rysować na Fubie, to utworzysz pin wejściowy. Jeżeli zaczniesz rysować połączenie klikając najpierw na elemencie Fub i skończysz łączyć na innym elemencie, to utworzysz pin wyjściowy z Fub (zwróć uwagę na czarne trójkąty na krawędzi elementu Fub mają mieć kierunek dokładnie taki jak na rysunku poniżej). Nazwami pinów się nie przejmuj, domyślne nazwy przy ich utworzeniu mogą być inne Rys. 17. Fub z dorysowanymi połączeniami. j) Nadaj nazwy połączeniom dochodzącym do Fub. Dwukrotnie kliknij w przewód, w polu segment wpisz odpowiednią nazwę przewodu. Oczekiwany efekt przedstawiono na rysunku poniżej. Zwróć uwagę, że nazwy pinów elementu Fub otrzymują nazwy przewodów do nich dołączonych. 8
9 Rys. 18. Nazwy pinów elementu Fub są identyczne jak nazwy przewodów do nich dołączonych. k) Zmień nazwę elementu Fub. Kliknij prawym przyciskiem myszy na elemencie Fub i z menu kontekstowego wybierz Properties Pojawi się nowe okno. Na zakładce General, w polu Fub name wpisz Divider i kliknij OK. Rys. 19. Nadanie nazwy Divider elementowi Fub. l) Utwórz schemat BDE stanowiący zawartość elementu Fub o nazwie Divider. W tym celu ponownie kliknij prawym przyciskiem myszy na Fub ale tym razem wybierz opcję Push. Bardzo ważne jest aby w pojawiającym się oknie był wybrany Block Diagram. Kliknij OK aby zatwierdzić. Rys. 20. Tworzymy schemat reprezentujący zawartość elementu Fub o nazwie Divider. 9
10 W efekcie, zostanie utworzony plik Divider.bde oraz wyświetlona jego zawartość. Automatycznie zostały wygenerowane terminale ENABLE, CLK oraz CLK_EN tak by zawartość schematu Divider.bde zgadzała się z symbolem Fuba umieszczonego wyżej w hierarchii. 4. Schemat Divider.bde Powiedzmy, że w pierwszym etapie konstrukcji bądź co bądź sporego licznika (mamy dzielić przez 100 milionów!) zaprojektujemy dzielnik przez 10. Do jego budowy wykorzystamy jednak gotowy element biblioteczny. Następnie będziemy kaskadować moduły dzielników przez 10 tak aby uzyskać wymagany stopień podziału. a) W pliku Divider.bde rysujemy poniższy schemat. Rys. 21. Zawartość schematu Divider.bde na obecnym etapie projektu. Po narysowaniu tego niezwykle skomplikowanego schematu sprawdź czy: - jeżeli wstawiałeś terminal wyjściowy CLK_EN, to masz teraz dwa takie na schemacie, pierwszy wygenerował się automatycznie przewiń schemat w prawo Ma być tylko jeden! - zmieniłeś nazwę Fuba na Div_10; - masz poprawny kierunek pinów (czarne trójkąciki na krawędziach Fuba). b) Utwórz schemat BDE stanowiący zawartość elementu Fub o nazwie Div_10. W tym celu kliknij prawym przyciskiem myszy na Fub i wybierz opcję Push. Zwróć uwagę aby w pojawiającym się oknie był wybrany Block Diagram. Kliknij OK aby zatwierdzić. Rys. 22. Tworzymy schemat reprezentujący zawartość elementu Fub o nazwie Div_10. 10
11 5. Schemat Div_10.bde Tu już wreszcie zaprojektujemy jakąś logikę!!! Aby szybko i sprawnie zaprojektować licznik wykorzystamy element biblioteczny CB4RE. Yyyyyy no więc na wcześniejszych płytkach z układem Spartan 3 to działało natomiast CB4RE z biblioteki Artix7 wymaga uruchomienia syntezy przed implementacją Z tego powodu użyjemy BinCounter, który robi dokładnie to samo co CB4RE ale jest narysowany na bramkach i przerzutnikach a nie opisany w języku VHDL. BinCounter to binarny licznik 4 bitowy (czyli liczy od 0 do 15 po czym się przepełnia) z synchronicznym wejściem kasującym. a) Wyświetl zawartość schematu BinCounter.bde i go skompiluj. b) W pliku Div_10.bde rysujemy poniższy schemat. Etykiety Qn nie są tutaj po kolei! Rys. 23. Zawartość schematu Div_10.bde. Metoda projektowa jest bardzo prosta. Dekodujemy stan 1001 (czyli 9 dziesiętnie) na wyjściach Q0 Q3 i wtedy podajemy poziom logiczny wysoki na synchroniczne wejście kasujące R licznika binarnego CB4RE. Ponieważ wejście R jest synchroniczne, to licznik CB4RE zostanie skasowany dopiero przy kolejnym zboczu narastającym zegara. Oczywiście można zaprojektować taki licznik lepiej ale nam chodzi o projektowanie najszybsze narzędzia do implementacji bardzo skutecznie zminimalizują równania i zoptymalizują realizację projektu w układzie FPGA. Na rysunku poniżej przedstawiono działanie podzielnika częstotliwości. Licznik BinCounter jest taktowany głównym zegarem o częstotliwości 100 MHz. Dodatnie impulsy na sygnale ENABLE, pojawiają się periodycznie i aktywują nam licznik BinCounter na dokładnie jeden takt zegara. Licznik zwiększa wtedy stan o jeden. Aby cyfra 9 trwała dokładnie tyle samo co pozostałe, to po jej wykryciu trzeba zaczekać na kolejny impuls ENABLE i dopiero wyzerować licznik (realizuje to bramka AND2). W przeciwnym razie, stan 9 na wyjściu licznika BinCounter będzie trwał tylko jeden takt zegara CLK. 11
12 Rys. 24. Wynik symulacji schematu Div_10.bde. c) Zapisz zmiany i skompiluj schemat Div_10 bde. d) Wyświetl zawartość schematu Divider.bde. e) Kliknij prawym przyciskiem myszy na Fub Div_10 znajdujący się na schemacie Divider.bde i wybierz z menu kontekstowego opcję Convert Fub to Symbol. Pojawi się komunikat z informacją że tej operacji nie da się cofnąć. Chcemy kontynuować i klikamy Yes. Konwersja do symbolu pozwoli na wielokrotne użycie elementu Div_10 np. na jego kaskadowanie. f) Rozbuduj schemat Divider.bde tak by dzielił przez Zadanie sprowadza się do połączenia odpowiedniej liczby elementów Div_10 w łańcuszek. Pamiętaj, że Div_10 dzieli częstotliwość przez 10 (a nie zmniejsza ją o 10). Możesz wzorować się na Rys. 25 ale liczba elementów Div_10 jest tam nieprawidłowa! Rys. 25. Nieprawidłowa realizacja podzielnika przez g) Zapisz zmiany i skompiluj schemat Divider.bde. 6. Symulacja podzielnika przez 1000 a) Wybieramy schemat który chcemy symulować. W tym celu należy rozwinąć listę Top-level selection znajdującą się w Design Browser i wybrać Divider. Jeżeli nie ma go na liście, to schemat nie został wcześniej skompilowany (lub kompilacja zakończyła się błędem). b) Inicjalizujemy symulację poprzez wybranie z menu głównego programu opcji Simulation -> Initialize Simulation. W oknie Design Browser automatycznie przełączy się zakładka z Files na Structure, obrazującą strukturę projektu (jego elementy i połączenia w ujęciu hierarchicznym). c) Otwieramy okno przebiegów czasowych, przyciskając na pasku narzędzi przycisk New Waveform. Rys. 26. Ikona skrótu otwierająca okno do analizy działania układu. d) Dodaj sygnały które będą obserwowane w symulacji. Aby w oknie przebiegów czasowych móc edytować wymuszenia i obserwować zmiany stanów sygnałów w funkcji czasu, należy wprowadzić do niego wybrane ze struktury projektu sygnały. Ponieważ przykładowy projekt podczas symulacji będzie traktowany jako czarna skrzynka, to wystarczy że do okna przebiegów czasowych dodamy tylko terminale wejściowe (CLK, ENABLE) i wyjściowe (CLK_EN). 12
13 W tym celu, w oknie Design Browser należy zaznaczyć powyższe sygnały i przenieść je (metodą drag-and-drop) do okna przebiegów czasowych. e) Do wszystkich sygnałów wejściowych przypisujemy wymuszenia, czyli mechanizm pozwalający dokonywać zmian na wejściu symulowanego układu. W tym celu zaznaczamy sygnały CLK i ENABLE, klikamy prawym przyciskiem myszy na zaznaczonych sygnałach i wybieramy z menu kontekstowego opcję Stimulators Jeżeli w menu nie ma Stimulators... to proszę wybrać z głównego menu programu Tools -> Preferences Pojawi się okno, w którego lewej części zaznaczamy Waveform Viewer/Editor. W prawej części okno zmieniamy Default waveform viewer/editor na Standard Waveform Viewer/Editor. Jeżeli nie da się rozwinąć listy, to proszę zatrzymać symulację i spróbować ponownie. Dla sygnału CLK Wybieramy rodzaj wymuszenia z listy Type w naszym przypadku będzie to zegar czyli Clock. Zmieniamy okres zegara na 1 ns (będzie się łatwo liczyło) i klikamy Apply (pojawi się wtedy parawka obok nazwy sygnału). Rys. 27. Dla sygnału zegarowego przypisujemy wymuszenie w postaci Clock. Dla sygnału ENABLE Wybieramy rodzaj wymuszenia z listy Type Value. Z rozwijanej listy wybieramy Force value: 1. Klikamy Apply (pojawi się wtedy parawka obok nazwy sygnału). Rys. 28. Przypisanie wymuszenia Value do sygnału ENABLE. 13
14 f) Wykonujemy symulację krokowo. Każde kliknięcie przycisku Run For powoduje wykonanie kroku symulacji o długości podanej w polu tekstowym znajdującym się tuż obok. Ponieważ nasz dzielnik ma dzielić sygnał zegarowy przez 1000, to należałoby wykonać co najmniej 1000 taktów zegara. Zamiast klikać 10 razy, można zmienić wartość pola na np ns i wykonać jeden krok symulacji. Rys. 29. Każde kliknięcie przycisku Run For spowoduje wykonanie kolejnych 1010 ns symulacji. Nigdy nie klikamy przycisku Run. Nie mamy zdefiniowanego końca symulacji, przez co będzie się ona wykonywać w nieskończoność. W efekcie zapchamy pamięć RAM i komputer zacznie przymulać lub w skrajnym przypadku się zawiesi. Jeżeli kliknąłeś Run, to jak najszybciej kliknij End Simulation (symbol Stop). g) Sprawdź czy podzielnik działa prawidłowo. Sygnał wyjściowy CLK_EN powinien mieć niski poziom logiczny praktycznie cały czas. Z wyjątkiem chwili czasowej tuż przed 1000 ns, gdzie na jeden takt zegara powinien przełączyć się do poziomu wysokiego. Rys. 30. Wynik symulacji podzielnika przez h) Zatrzymaj tryb symulacji, wybierając z menu Simulation opcję End Simulation. i) Na schemacie Divider.bde dołóż kolejne symbole Div_10 tak by układ dzielił przez 100 milionów (a nie przez 1000 jak obecnie). j) Zapisz i skompiluj schemat Divider.bde. k) Zapisz i skompiluj schemat Top.bde. 14
15 7. Implementacja i programowanie a) Wyświetl zawartość zakładki Design Flow. Rys. 31. Zakładka Design Flow. Jeżeli ikona jest wyszarzona to popełniono błąd na etapie zakładania projektu (wybrano złą opcję na Rys. 5). Aby aktywować Design Flow, wybierz z głównego menu programu Tools -> Preferences W nowym oknie wybierz z lewej strony Flows i zaznacz opcję Enable Design Flow Manager. b) Wyświetl okno opcji dla implementacji Rys. 32. Wyświetlenie opcji implementacji. Opcje implementacji są bardzo rozbudowane i służą do profilowania sposobu w jaki ma działać oprogramowanie przeprowadzające implementację. Na zajęciach będziemy konfigurować najbardziej podstawowe opcje, pozostawiając pozostałe w ustawieniach domyślnych. c) Wskaż który schemat będzie implementowany. W zakładce Main (patrz poniżej) kliknij przycisk Browse. W nowym oknie przejdź do folderu compile i wybierz plik Top.edn. d) Wskaż na jakim układzie FPGA projekt zostanie zrealizowany. Family: Xilinx 14x ARTIX7 Device: 7a100tcsg324 Speed Grade: -3 15
16 e) Wskaż plik UCF wiążący nazwy Terminali znajdujących się na schematach z pinami ułożonymi na obudowie układu FPGA. Z rozwijanej listy Constrain File (UCF) Support wybierz opcję Custom constrain file. Następnie kliknij przycisk Browse i wybierz plik Cw4.ucf znajdujący się w katalogu src. f) W tym momencie można już kliknąć OK aby zatwierdzić zmiany. Rys. 33. Ustawienia implementacji. g) Kliknij na ikonie Configure tak by zrobiła się kolorowa. Rys. 34. Ikona Configure musi być kolorowa aby wygenerował się plik *.bin do programowania układu FPGA. h) Uruchom implementację klikając na ikonie implementation. Implementacja projektu składa się z kilku etapów i może zająć do kilku minut! Na górnym pasku widać postęp 16
17 Ostrzeżeniami, (z grubsza) nie należy się przejmować. Ich liczba nie powinna przekroczyć 7 ostrzeżeń. W przypadku błędu, przewijamy na sam początek logu i szukamy pierwszego błędu od góry (każdy kolejny jest jego następstwem). W szczególności, nie należy pytać prowadzącego gdzie jest plik *.ngd?. Plik *.ngd jest tworzony na koniec etapu translacji. Jeżeli z powodu innego błędu translacja się nie powiedzie, to kolejny etap mapowania wygeneruje błąd o brakującym pliku *.ngd i przerwie proces implementacji. i) Zweryfikować czy wszystkie Terminale zostały poprawnie zaalokowane. Jeżeli 100% bloków IOB jest przyporządkowanych, to znaczy, że dyrektywy z pliku *.ucf zostały uwzględnione. Rys. 35. Sprawdzamy liczbę zaalokowanych Input-Output Blocks (IOB). j) Podłączyć płytkę FPGA do komputera przy pomocy kabla USB. Kabel wepnij w gniazdo PROG znajdujące się na lewej krawędzi płytki. k) Przestaw włącznik POWER (lewy górny róg) do pozycji ON. l) W programie Active-HDL wyświetl zawartość zakładki Design Flow (punkt 7.a). m) Kliknij na ikonie Analysis a następnie kliknij na ikonie impact. Tak, ten program też się długo uruchamia ;D Rys. 36. Uruchomienie narzędzia impact służącego do programowania układu FPGA. n) Jeżeli zobaczysz poniższy błąd to kliknij OK i się nie przejmuj. 17
18 Rys. 37. Ten błąd można zignorować. o) Jeżeli program zapyta się czy automatycznie utworzyć i zapisać projekt, to zaznacz opcję Don t show this message again i kliknij Yes. Rys. 38. Chcemy aby program przy starcie tworzył nam nowy projekt. p) Jeżeli impact uruchomi się pusty. Kliknij dwukrotnie Boundary Scan. Na białym polu, które się pojawiło kliknij prawym przyciskiem myszy i wybierz Initialize Chain. Rys. 39. Puste okno programu impact. q) Dążymy do tego by zobaczyć poniższe okno. Zostawiamy domyślnie zaznaczoną opcję Configure device using Boundary-Scan (JTAG) i klikamy OK. 18
19 Rys. 40. Jeśli impact przywita nas tym oknem, to jesteśmy w domu. r) W kolejnym oknie klikamy cokolwiek, byle nie Help. Rys. 41. To okno zamykamy. s) Kliknąć prawym przyciskiem na xc7a100t i wybieramy Assign New Configuration File. Rys. 42. Wskazujemy położenie pliku do programowania układu FPGA. t) Wskazać plik top.bit znajdujący się w folderze D:\My_Designs\[nazwa workspace]\tutor\implement\ver1\rev1\ Pojawi się pytanie czy użyć pamięci nieulotnej PROM zawsze wybierać No. 19
20 Rys. 43. Nie będziemy używać pamięci nieulotnej PROM. u) Ponownie kliknij prawym przyciskiem na xc7a100t i wybierz Program. Następnie OK. v) Zweryfikuj poprawne działanie projektu. SW<0> steruje sygnałem M_EN. Przestaw go w pozycję Hi. SW<1> steruje sygnałem M_CLR. Przestaw go w pozycję Low Stan licznika jest wyświetlany na diodach LED. Wartość powinna zmieniać się co 1 sekundę. 20
FPGA. Budowa sterownika do wyświetlacza 7-segmentowego przy użyciu bramek
FPGA Budowa sterownika do wyświetlacza 7-segmentowego przy użyciu bramek 1. Opis projektu tworzonego w dalszej części instrukcji Celem ćwiczenia jest zapoznanie się ze sposobem projektowania układów logicznych
Bezpieczeństwo informacji oparte o kryptografię kwantową
WYŻSZA SZKOŁA BIZNESU W DĄBROWIE GÓRNICZEJ WYDZIAŁ ZARZĄDZANIA INFORMATYKI I NAUK SPOŁECZNYCH Instrukcja do laboratorium z przedmiotu: Bezpieczeństwo informacji oparte o kryptografię kwantową Instrukcja
MentorGraphics ModelSim
MentorGraphics ModelSim 1. Konfiguracja programu Wszelkie zmiany parametrów systemu symulacji dokonywane są w menu Tools -> Edit Preferences... Wyniki ustawień należy zapisać w skrypcie startowym systemu
LICZNIKI LABORATORIUM. Elektronika AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE. Wydział Informatyki, Elektroniki i Telekomunikacji
AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE Wydział Informatyki, Elektroniki i Telekomunikacji Katedra Elektroniki LABORATORIUM Elektronika LICZNIKI Rev.1.0 1. Wprowadzenie Celem ćwiczenia
Projektowanie układów na schemacie
Projektowanie układów na schemacie Przedstawione poniżej wskazówki mogą być pomocne przy projektowaniu układach na poziomie schematu. Stałe wartości logiczne Aby podłączyć wejście do stałej wartości logicznych
Ćwiczenia z S7-1200. S7-1200 jako Profinet-IO Controller. FAQ Marzec 2012
Ćwiczenia z S7-1200 S7-1200 jako Profinet-IO Controller FAQ Marzec 2012 Spis treści 1 Opis zagadnienie poruszanego w ćwiczeniu. 3 1.1 Wykaz urządzeń..... 3 2 KONFIGURACJA S7-1200 PLC.. 4 2.1 Nowy projekt.
Warsztaty AVR. Instalacja i konfiguracja środowiska Eclipse dla mikrokontrolerów AVR. Dariusz Wika
Warsztaty AVR Instalacja i konfiguracja środowiska Eclipse dla mikrokontrolerów AVR Dariusz Wika 1.Krótki wstęp: Eclipse to rozbudowane środowisko programistyczne, które dzięki możliwości instalowania
Akceleracja symulacji HES-AHDL. 1. Rozpoczęcie pracy aplikacja VNC viewer
Akceleracja symulacji HES-AHDL 1. Rozpoczęcie pracy aplikacja VNC viewer Rys. 1 Ultra VNCViewer Karta HES jest umieszczona w komputerze PC w pokoju 502 C-3 na serwerze VNC o adresie IP 149.156.121.112.
ALGORYTM URUCHOMIENIA I OBSŁUGI PROGRAMU ACTIVE-HDL (zajęcia wprowadzające) Uruchomienie programu i utworzenie nowego projektu
ALGORYTM URUCHOMIENIA I OBSŁUGI PROGRAMU ACTIVE-HDL (zajęcia wprowadzające) Uruchomienie programu i utworzenie nowego projektu 1. Uruchom program Active-HDL 6.1 2. Jeśli po otwarciu nie pojawi się automatycznie
Product Update 2013. Funkcjonalność ADR dla przemienników Częstotliwości PowerFlex 750 oraz 525 6
Product Update 2013 Funkcjonalność ADR dla przemienników Częstotliwości PowerFlex 750 oraz 525 6 Str. 2 / 15 Funkcjonalność ADR dla przemienników PF 750 Temat: Celem niniejszego ćwiczenia, jest zapoznanie
Ćwiczenia z S7-1200. Komunikacja S7-1200 z miernikiem parametrów sieci PAC 3200 za pośrednictwem protokołu Modbus/TCP.
Ćwiczenia z S7-1200 Komunikacja S7-1200 z miernikiem parametrów sieci PAC 3200 za pośrednictwem protokołu Modbus/TCP FAQ Marzec 2012 Spis treści 1 Opis zagadnienie poruszanego w ćwiczeniu. 3 1.1 Wykaz
Opis szybkiego uruchomienia programu APBSoft
Opis szybkiego uruchomienia programu APBSoft www.telmatik.pl Program APBSoft należy instalować z otrzymanej płyty CD albo pobrać ze strony www.telmatik.pl. W drugim przypadku program dostarczany jest w
Kolory elementów. Kolory elementów
Wszystkie elementy na schematach i planach szaf są wyświetlane w kolorach. Kolory te są zawarte w samych elementach, ale w razie potrzeby można je zmienić za pomocą opcji opisanych poniżej, przy czym dotyczy
Projektowanie układów VLSI-ASIC techniką od ogółu do szczegółu (top-down) przy użyciu pakietu CADENCE
Katedra Elektroniki Akademia Górniczo-Hutnicza w Krakowie Projektowanie układów VLSI-ASIC techniką od ogółu do szczegółu (top-down) przy użyciu pakietu CADENCE opis układu w Verilog, kompilacja i symulacja
Gromadzenie danych. Przybliżony czas ćwiczenia. Wstęp. Przegląd ćwiczenia. Poniższe ćwiczenie ukończysz w czasie 15 minut.
Gromadzenie danych Przybliżony czas ćwiczenia Poniższe ćwiczenie ukończysz w czasie 15 minut. Wstęp NI-DAQmx to interfejs służący do komunikacji z urządzeniami wspomagającymi gromadzenie danych. Narzędzie
1. Instalacja Programu
Instrukcja obsługi dla programu Raporcik 2005 1. Instalacja Programu Program dostarczony jest na płycie cd, którą otrzymali Państwo od naszej firmy. Aby zainstalować program Raporcik 2005 należy : Włożyć
Konfiguracja Połączenia
2012.07.17Aktualizacja: 2012.10.11, 12:50 Konfiguracjaja klienta PPPoE w Windows 7 1. Klikamy na ikonę połączeń sieciowych przy zegarze i otwieramy "Centrum sieci i udostępniania". Aby wyłączyć protokół
Konfigurowanie sterownika CX1000 firmy Beckhoff wprowadzenie. 1. Konfiguracja pakietu TwinCAT do współpracy z sterownikiem CX1000
Konfigurowanie sterownika CX1000 firmy Beckhoff wprowadzenie Stanowisko laboratoryjne ze sterownikiem CX1000 Sterownik CX1000 należy do grupy urządzeń określanych jako komputery wbudowane (Embedded-PC).
Lista zadań nr 5. Ścieżka projektowa Realizacja każdego z zadań odbywać się będzie zgodnie z poniższą ścieżką projektową (rys.
Sterowanie procesami dyskretnymi laboratorium dr inż. Grzegorz Bazydło G.Bazydlo@iee.uz.zgora.pl, staff.uz.zgora.pl/gbazydlo Lista zadań nr 5 Zagadnienia stosowanie skończonych automatów stanów (ang. Finite
Moduł Handlowo-Magazynowy Przeprowadzanie inwentaryzacji z użyciem kolektorów danych
Moduł Handlowo-Magazynowy Przeprowadzanie inwentaryzacji z użyciem kolektorów danych Wersja 3.77.320 29.10.2014 r. Poniższa instrukcja ma zastosowanie, w przypadku gdy w menu System Konfiguracja Ustawienia
Wygląd okna aplikacji Project Navigator.
Laboratorium przedmiotu Podstawy Techniki Cyfrowej ćw.1: Układy kombinacyjne Wprowadzenie: Wszelkie realizacje układowe projektów w ramach laboratorium z przedmiotu Podstawy Techniki Cyfrowej będą tworzone
Politechnika Białostocka Wydział Elektryczny Katedra Automatyki i Elektroniki. ĆWICZENIE Nr 8 (3h) Implementacja pamięci ROM w FPGA
Politechnika Białostocka Wydział Elektryczny Katedra Automatyki i Elektroniki ĆWICZENIE Nr 8 (3h) Implementacja pamięci ROM w FPGA Instrukcja pomocnicza do laboratorium z przedmiotu Programowalne Struktury
Projekt procesora NIOSII w strukturze programowalnego układu logicznego CYCLONEII EP2C35F672C6 podłączenie i obsługa wyświetlacza LCD.
LAB. 2 Projekt procesora NIOSII w strukturze programowalnego układu logicznego CYCLONEII EP2C35F672C6 podłączenie i obsługa wyświetlacza LCD. Laboratorium Mikroprocesorowych Układów Sterowania instrukcja
Nagrywamy podcasty program Audacity
Pobieranie i instalacja Program Audacity jest darmowym zaawansowanym i wielościeżkowym edytorem plików dźwiękowych rozpowszechnianym na licencji GNU GPL. Jest w wersjach dla systemów typu Unix/Linux, Microsoft
LABORATORIUM UKŁADÓW PROGRAMOWALNYCH Wydziałowy Zakład Metrologii Mikro- i Nanostruktur SEMESTR LETNI 2017
LABORATORIUM UKŁADÓW PROGRAMOWALNYCH Wydziałowy Zakład Metrologii Mikro- i Nanostruktur SEMESTR LETNI 2017 Prowadzący: mgr inż. Maciej Rudek email: maciej.rudek@pwr.edu.pl Pierwszy projekt w środowisku
WPROWADZENIE DO ŚRODOWISKA SCICOS
Politechnika Gdańska Wydział Elektrotechniki i Automatyki WPROWADZENIE DO ŚRODOWISKA SCICOS Materiały pomocnicze do ćwiczeń laboratoryjnych Oryginał: Modeling and Simulation in Scilab/Scicos Stephen L.
PORADNIK KORZYSTANIA Z SERWERA FTP ftp.architekturaibiznes.com.pl
PORADNIK KORZYSTANIA Z SERWERA FTP ftp.architekturaibiznes.com.pl Do połączenia z serwerem A&B w celu załadowania lub pobrania materiałów można wykorzystać dowolny program typu "klient FTP". Jeżeli nie
Parametryzacja przetworników analogowocyfrowych
Parametryzacja przetworników analogowocyfrowych wersja: 05.2015 1. Cel ćwiczenia Celem ćwiczenia jest zaprezentowanie istoty działania przetworników analogowo-cyfrowych (ADC analog-to-digital converter),
Krótka instrukcja instalacji Adobe Acrobat Reader
Krótka instrukcja instalacji Adobe Acrobat Reader Program Adobe Acrobat Reader jest niezbędny do otwarcia dokumentu e-faktury tp. Jeżeli nie posiadają go Państwo w swoim komputerze, należy go zainstalować.
Kopiowanie, przenoszenie plików i folderów
Kopiowanie, przenoszenie plików i folderów Pliki i foldery znajdujące się na dysku można kopiować lub przenosić zarówno w ramach jednego dysku jak i między różnymi nośnikami (np. pendrive, karta pamięci,
Politechnika Białostocka Wydział Elektryczny Katedra Automatyki i Elektroniki
Politechnika Białostocka Wydział Elektryczny Katedra Automatyki i Elektroniki ĆWICZENIE Nr 1 (3h) Wprowadzenie do obsługi platformy projektowej Quartus II Instrukcja pomocnicza do laboratorium z przedmiotu
WYKONANIE APLIKACJI OKIENKOWEJ OBLICZAJĄCEJ SUMĘ DWÓCH LICZB W ŚRODOWISKU PROGRAMISTYCZNYM. NetBeans. Wykonał: Jacek Ventzke informatyka sem.
WYKONANIE APLIKACJI OKIENKOWEJ OBLICZAJĄCEJ SUMĘ DWÓCH LICZB W ŚRODOWISKU PROGRAMISTYCZNYM NetBeans Wykonał: Jacek Ventzke informatyka sem. VI 1. Uruchamiamy program NetBeans (tu wersja 6.8 ) 2. Tworzymy
Lista zadań nr 1. Zagadnienia stosowanie sieci Petriego (ang. Petri net) jako narzędzia do modelowania algorytmów sterowania procesami
Warsztaty Koła Naukowego SMART dr inż. Grzegorz Bazydło G.Bazydlo@iee.uz.zgora.pl, staff.uz.zgora.pl/gbazydlo Lista zadań nr 1 Zagadnienia stosowanie sieci Petriego (ang. Petri net) jako narzędzia do modelowania
Projektowanie z użyciem procesora programowego Nios II
Projektowanie z użyciem procesora programowego Nios II WSTĘP Celem ćwiczenia jest nauczenie projektowania układów cyfrowych z użyciem wbudowanych procesorów programowych typu Nios II dla układów FPGA firmy
Pracownia internetowa w każdej szkole (edycja Jesień 2007)
Instrukcja numer D1/04_01/Z Pracownia internetowa w każdej szkole (edycja Jesień 2007) Opiekun pracowni internetowej cz. 1 (D1) Tworzenie kopii zapasowej ustawień systemowych serwera - Zadania do wykonania
Tomasz Greszata - Koszalin
T: Wirtualizacja systemu Linux Ubuntu w maszynie wirtualnej VirtualBox. Zadanie1. Odszukaj w serwisie internetowym dobreprogramy.pl informacje na temat programu Oracle VM VirtualBox. VirtualBox to oprogramowanie
Projektowanie z użyciem softprocesora picoblaze w układach programowalnych firmy Xilinx
Projektowanie z użyciem softprocesora picoblaze w układach programowalnych firmy Xilinx CEL ĆWICZENIA Celem ćwiczenia jest utrwalenie wiedzy dotyczącej budowy, działania i własności programowalnych układów
5.4. Tworzymy formularze
5.4. Tworzymy formularze Zastosowanie formularzy Formularz to obiekt bazy danych, który daje możliwość tworzenia i modyfikacji danych w tabeli lub kwerendzie. Jego wielką zaletą jest umiejętność zautomatyzowania
Wydział Elektryczny. Katedra Automatyki i Elektroniki. Instrukcja do ćwiczeń laboratoryjnych z przedmiotu: PROGRAMOWALNE STRUKTURY LOGICZNE
Politechnika Białostocka Wydział Elektryczny Katedra Automatyki i Elektroniki Instrukcja do ćwiczeń laboratoryjnych z przedmiotu: PROGRAMOWALNE STRUKTURY LOGICZNE ES1C420 300 Ćwiczenie Nr 2 KOMPILACJA
Instrukcja podstawowego uruchomienia sterownika PLC LSIS serii XGB XBC-DR20SU
Instrukcja podstawowego uruchomienia sterownika PLC LSIS serii XGB XBC-DR20SU Spis treści: 1. Instalacja oprogramowania XG5000 3 2. Tworzenie nowego projektu i ustawienia sterownika 7 3. Podłączenie sterownika
Szanowni Państwo. Należy przy tym pamiętać, że zmiana stawek VAT obejmie dwie czynności:
Szanowni Państwo Zapowiedź podniesienia stawek VAT stała się faktem. Zgodnie z ustawą o podatku od towarów i usług z dniem 1 stycznia 2011 roku zostaną wprowadzone nowe stawki VAT. Obowiązujące aktualnie
Instalacja Webroot SecureAnywhere przy użyciu GPO w Active Directory
Instalacja Webroot SecureAnywhere przy użyciu GPO w Active Directory Poniższa instrukcja opisuje sposób zdalnej instalacji oprogramowania Webroot SecureAnywhere w środowiskach wykorzystujących usługę Active
Podręcznik użytkownika programu. Ceremonia 3.1
Podręcznik użytkownika programu Ceremonia 3.1 1 Spis treści O programie...3 Główne okno programu...4 Edytor pieśni...7 Okno ustawień programu...8 Edycja kategorii pieśni...9 Edytor schematów slajdów...10
QUICKSTORE PORTABLE PRO USB3.0
QUIKSTORE PORTLE PRO US3.0 PORĘZNIK QUIKSTORE PORTLE PRO US3.0 1. Instalacja oprogramowania 1. Włóż dołączony dysk ysk z narzędziami do napędu /V. 2. Wybierz napęd /V (tj. :\). 3. Otwórz folder Sharkoon.
Konfigurowanie sterownika CX9000 firmy Beckhoff wprowadzenie
Konfigurowanie sterownika CX9000 firmy Beckhoff wprowadzenie Stanowisko laboratoryjne ze sterownikiem CX9000 Sterownik CX9000 należy do grupy urządzeń określanych jako komputery wbudowane (Embedded-PC).
Modelowanie obiektowe - Ćw. 1.
1 Modelowanie obiektowe - Ćw. 1. Treść zajęć: Zapoznanie z podstawowymi funkcjami programu Enterprise Architect (tworzenie nowego projektu, korzystanie z podstawowych narzędzi programu itp.). Enterprise
Bramki logiczne Instrukcja do ćwiczeń laboratoryjnych
Bramki logiczne Instrukcja do ćwiczeń laboratoryjnych. WSTĘP Celem ćwiczenia jest zapoznanie się z podstawowymi sposobami projektowania układów cyfrowych o zadanej funkcji logicznej, na przykładzie budowy
DEMERO Automation Systems
Programowanie wektorowych przetwornic częstotliwości serii POSIDRIVE FDS5000 / MDS5000 i serwonapędów POSIDRIVE MDS5000 / POSIDYN SDS5000 firmy Stober Antriebstechnik Konfiguracja parametrów w programie
Przed rozpoczęciem pracy otwórz nowy plik (Ctrl +N) wykorzystując szablon acadiso.dwt
Przed rozpoczęciem pracy otwórz nowy plik (Ctrl +N) wykorzystując szablon acadiso.dwt Zadanie: Utwórz szablon rysunkowy składający się z: - warstw - tabelki rysunkowej w postaci bloku (według wzoru poniżej)
Instrukcja użytkowania
ASPEL S.A. PL 32-080 Zabierzów, os. H. Sienkiewicza 33 tel. +48 12 285 22 22, fax +48 12 285 30 30 www.aspel.com.pl Instrukcja użytkowania Konfiguracja bezprzewodowej komunikacji rejestratora AsPEKT 703
INSTALACJA DOSTĘPU DO INTERNETU
INSTALACJA DOSTĘPU DO INTERNETU Za pomocą protokołu PPPoE UWAGA: Niniejsza instrukcja dotyczy tylko przypadków połączeń kablowych oraz radiowych BEZ użycia routera domowego. W przypadku posiadania routera
Z pojedynczym obiekcie zasady grupy znajdziemy dwa główne typy ustawień:
Zasady grupy (GPO) Windows Server 2008 R2 Zasady grupy to potężne narzędzie udostępnione administratorom systemów Windows w celu łatwiejszego zarządzania ustawieniami stacji roboczych. Wyobraźmy sobie
Wydział Elektryczny. Katedra Automatyki i Elektroniki. Instrukcja do ćwiczeń laboratoryjnych z przedmiotu: TECHNIKA CYFROWA 2 TS1C300 020
Politechnika Białostocka Wydział Elektryczny Katedra Automatyki i Elektroniki Instrukcja do ćwiczeń laboratoryjnych z przedmiotu: TEHNIKA YFOWA 2 T1300 020 Ćwiczenie Nr 6 EALIZAJA FUNKJI EJETOWYH W TUKTUAH
etrader Pekao Podręcznik użytkownika Strumieniowanie Excel
etrader Pekao Podręcznik użytkownika Strumieniowanie Excel Spis treści 1. Opis okna... 3 2. Otwieranie okna... 3 3. Zawartość okna... 4 3.1. Definiowanie listy instrumentów... 4 3.2. Modyfikacja lub usunięcie
Konfigurowanie modułu BK9050 firmy Beckhoff wprowadzenie
Konfigurowanie modułu BK9050 firmy Beckhoff wprowadzenie Stanowisko laboratoryjne z modułem BK9050 Moduł BK9050 jest urządzeniem typu Bus Coupler, umożliwiającym instalację rozproszonych grup terminali
Strona 1 NUMPAGES INSTRUKCJA OBSŁUGI KARTY DARK. CENTRUM USŁUG ZAUFANIA SIGILLUM Wersja 1.0
Strona 1 INSTRUKCJA OBSŁUGI KARTY DARK CENTRUM USŁUG ZAUFANIA SIGILLUM Wersja 1.0 Strona 2 Spis treści 1. Wstęp... 3 2. Instalacja oprogramowania... 4 3. Korzystanie z oprogramowania... 7 3.1. IDProtect
Instalacja TeXStudio. krok po kroku. Autor: Łukasz Gabrysiak
Instalacja TeXStudio krok po kroku Autor: Łukasz Gabrysiak Pobieranie najnowszej wersji aplikacji TeXStudio Najnowszą aplikację pobierzemy ze strony: http: //www.texstudio.org/ Pobieranie najnowszej wersji
Konfigurowanie sterownika BX9000 firmy Beckhoff wprowadzenie. 1. Konfiguracja pakietu TwinCAT do współpracy ze sterownikiem BX9000
Konfigurowanie sterownika BX9000 firmy Beckhoff wprowadzenie 1. Konfiguracja pakietu TwinCAT do współpracy ze sterownikiem BX9000 Stanowisko laboratoryjne ze sterownikiem BX9000 Sterownik BX9000 należy
OPERACJE NA PLIKACH I FOLDERACH
OPERACJE NA PLIKACH I FOLDERACH Czym są pliki i foldery? krótkie przypomnienie Wszelkie operacje można przedstawić w postaci cyfrowej. Do tego celu wykorzystywane są bity - ciągi zer i jedynek. Zapisany
Konfiguracja oprogramowania w systemach MS Windows dla kont z ograniczonymi uprawnieniami
Konfiguracja oprogramowania w systemach MS Windows dla kont z ograniczonymi uprawnieniami Dotyczy programów opartych na bazie BDE: Menedżer Pojazdów PL+ Ewidencja Wyposażenia PL+ Spis treści: 1. Wstęp...
LabVIEW PLATFORMA EDUKACYJNA Lekcja 5 LabVIEW i Arduino konfiguracja środowiska i pierwszy program
LabVIEW PLATFORMA EDUKACYJNA Lekcja 5 LabVIEW i Arduino konfiguracja środowiska i pierwszy program Przygotował: Jakub Wawrzeńczak 1. Wprowadzenie Lekcja przedstawia wykorzystanie środowiska LabVIEW 2016
Laboratorium - Monitorowanie i zarządzanie zasobami systemu Windows 7
5.0 5.3.3.5 Laboratorium - Monitorowanie i zarządzanie zasobami systemu Windows 7 Wprowadzenie Wydrukuj i uzupełnij to laboratorium. W tym laboratorium, będziesz korzystać z narzędzi administracyjnych
1. Przekrój poprzeczny tranzystora nmos. Uzupełnij rysunek odpowiednimi nazwami domieszek (n lub p). S G D
1. Przekrój poprzeczny tranzystora nmos. Uzupełnij rysunek odpowiednimi nazwami domieszek (n lub p). S G D 2. Analiza wielkosygnałowa Przygotowanie środowiska 1. Uruchom komputer w systemie Linux (opensuse).
Instalacja protokołu PPPoE
Instalacja protokołu PPPoE Uruchomienie PPPoE w systemie Windows XP za pomocą wbudowanego kreatora Uruchomienie PPPoE w systemach z rodziny Windows 98 Instrukcja oparta na powszechnie dostępnych w Internecie
Układy reprogramowalne i SoC Implementacja w układach FPGA
Układy reprogramowalne i SoC Implementacja w układach FPGA Prezentacja jest współfinansowana przez Unię Europejską w ramach Europejskiego Funduszu Społecznego w projekcie pt. Innowacyjna dydaktyka bez
Widok programatora PonyProgUSB wersja 1.0 oraz jego elementy przedstawiono na poniższym rysunku.
Telwis PonyProg USB INSTRUKCJA OBSŁUGI Widok programatora PonyProgUSB wersja 1.0 oraz jego elementy przedstawiono na poniższym rysunku. Program PonyProgUSB nie jest wersją instalacyjną. Uruchamiamy go
Kadry Optivum, Płace Optivum
Kadry Optivum, Płace Optivum Jak seryjnie przygotować wykazy absencji pracowników? W celu przygotowania pism zawierających wykazy nieobecności pracowników skorzystamy z mechanizmu Nowe wydruki seryjne.
Instrukcja do oprogramowania ENAP DEC-1
Instrukcja do oprogramowania ENAP DEC-1 Do urządzenia DEC-1 dołączone jest oprogramowanie umożliwiające konfigurację urządzenia, rejestrację zdarzeń oraz wizualizację pracy urządzenia oraz poszczególnych
INSTRUKCJA OBSŁUGI STEROWNIKA WIFI
INSTRUKCJA OBSŁUGI STEROWNIKA WIFI 1. Podłączenie: Do złącza opisanego jako +5V podłączamy zasilanie zważając na biegunowość gdyż układ nie posiada zabezpieczenia odwrotnego podłączenia. Przy wpinaniu
Projektowania Układów Elektronicznych CAD Laboratorium
Projektowania Układów Elektronicznych CAD Laboratorium ĆWICZENIE NR 3 Temat: Symulacja układów cyfrowych. Ćwiczenie demonstruje podstawowe zasady analizy układów cyfrowych przy wykorzystaniu programu PSpice.
Instrukcja instalacji oraz konfiguracji sterowników. MaxiEcu 2.0
Instrukcja instalacji oraz konfiguracji sterowników. MaxiEcu 2.0 Wersja instrukcji 1.0.1 1 SPIS TREŚCI 1. Sprawdzenie wersji systemu Windows... 3 2. Instalacja sterowników interfejsu diagnostycznego...
Tworzenie nowego projektu w asemblerze dla mikroprocesora z rodziny 8051
Tworzenie nowego projektu w asemblerze dla mikroprocesora z rodziny 8051 Katedra Automatyki, Wydział EAIiE Akademia Górniczo-Hutnicza w Krakowie Marcin Piątek Kraków 2008 1. Ważne uwagi i definicje Poniższy
Projektowanie z użyciem bloków funkcjonalnych w układach programowalnych firmy Xilinx
Projektowanie z użyciem bloków funkcjonalnych w układach programowalnych firmy Xilinx CEL ĆWICZENIA Celem ćwiczenia jest utrwalenie wiedzy dotyczącej budowy, działania i własności programowalnych układów
Laboratorium - Monitorowanie i zarządzanie zasobami systemu Windows XP
5.0 5.3.3.7 Laboratorium - Monitorowanie i zarządzanie zasobami systemu Windows XP Wprowadzenie Wydrukuj i uzupełnij to laboratorium. W tym laboratorium, będziesz korzystać z narzędzi administracyjnych
TwinCAT 3 konfiguracja i uruchomienie programu w języku ST lokalnie
TwinCAT 3 konfiguracja i uruchomienie programu w języku ST lokalnie 1. Uruchomienie programu TwinCAT 3: a) Kliknąć w start i wpisać wpisać frazę twincat. b) Kliknąć w ikonę jak poniżej: 2. Wybrać w menu
Modelowanie liczników w języku Verilog i ich implementacja w strukturze FPGA
Modelowanie liczników w języku Verilog i ich implementacja w strukturze FPGA Licznik binarny Licznik binarny jest najprostszym i najpojemniejszym licznikiem. Kod 4 bitowego synchronicznego licznika binarnego
Laboratorium - Instalacja Virtual PC
5.0 5.4.1.4 Laboratorium - Instalacja Virtual PC Wprowadzenie Wydrukuj i uzupełnij to laboratorium. W tym laboratorium zainstalujesz i skonfigurujesz Tryb XP w Windows 7. Następnie uruchomisz podstawowe
Instalacja i konfiguracja serwera IIS z FTP
Instalacja i konfiguracja serwera IIS z FTP IIS (Internet Information Services) jest to usługa dostępna w systemach z rodziny Windows Server, pozwalająca na obsługę i utrzymanie własnych stron WWW oraz
UMOWY INSTRUKCJA STANOWISKOWA
UMOWY INSTRUKCJA STANOWISKOWA Klawisze skrótów: F7 wywołanie zapytania (% - zastępuje wiele znaków _ - zastępuje jeden znak F8 wyszukanie według podanych kryteriów (system rozróżnia małe i wielkie litery)
DOKUMENTY I GRAFIKI. Zarządzanie zawartością Tworzenie folderu Dodawanie dokumentu / grafiki Wersje plików... 7
DOKUMENTY I GRAFIKI SPIS TREŚCI Zarządzanie zawartością... 2 Tworzenie folderu... 3 Dodawanie dokumentu / grafiki... 4 Wersje plików... 7 Zmiana uprawnień w plikach... 9 Link do dokumentów i dodawanie
Konfigurowanie sterownika BC8150 firmy Beckhoff wprowadzenie
Konfigurowanie sterownika BC8150 firmy Beckhoff wprowadzenie 1. Konfiguracja pakietu TwinCAT do współpracy ze sterownikiem BC8150 Stanowisko laboratoryjne ze sterownikiem BC8150 Sterownik BC8150 należy
INSTRUKCJA INSTALACJI I URUCHOMIENIA PROGRAMÓW FINKA DOS W SYSTEMACH 64 bit
INSTRUKCJA INSTALACJI I URUCHOMIENIA PROGRAMÓW FINKA DOS W SYSTEMACH 64 bit W celu uruchomienia programów DOS na Windows 7 Home Premium 64 bit lub Windows 8/8.1 można wykorzystać programy DoxBox oraz D-Fend
Aplikacja do podpisu cyfrowego npodpis
ABS Bank Spółdzielczy Aplikacja do podpisu cyfrowego npodpis (instrukcja użytkownika) Wersja 1.0 http://www.absbank.pl 1. Aplikacja do podpisu cyfrowego - npodpis Słownik pojęć: Aplikacja do podpisu cyfrowego
Ewidencja Wyposażenia PL+
Ewidencja Wyposażenia PL+ Jak poprawnie skonfigurować uprawnienia systemowe Spis treści: 1. Wstęp 2. Systemy: Windows Vista,, 8, 8.1, 10... 2.1. Folder z bazą danych... 2.2. Folder z konfiguracją programu...
8. Generowanie raportów
8. Generowanie raportów 8.1 Eksport raportu sytuacyjno-wysokościowego z programu LandStar W celu wyeksportowania z programu LandStar pliku z raportem: 1. Wybierz w menu głównym programu Pliki Eksportuj
Pracownia internetowa w każdej szkole (edycja Jesień 2007)
Instrukcja numer D1/05_03/Z Pracownia internetowa w każdej szkole (edycja Jesień 2007) Opiekun pracowni internetowej cz. 1 Ręczne zakładanie kont użytkowników (D1) Jak ręcznie założyć konto w systemie
Instrukcja wgrywania aktualizacji oprogramowania dla routera Edimax LT-6408n
Instrukcja wgrywania aktualizacji oprogramowania dla routera Edimax LT-6408n Uwaga! Nowa wersja oprogramowania oznaczona numerem 1.03v jest przeznaczona tylko dla routerów mających współpracować z modemem
Instalacja sieciowa Autodesk AutoCAD oraz wertykali
Instalacja sieciowa Autodesk AutoCAD oraz wertykali Łukasz Kuras Licencja sieciowa w przypadku produktów Autodesk rozdzielana jest za pomocą odpowiedniego oprogramowania zwanego Menedżerem licencji sieciowej.
SKRÓCONA INSTRUKCJA INSTALACJI MODEMU I KONFIGURACJA POŁĄCZENIA Z INTERNETEM NA WINDOWS 8 DLA AnyDATA ADU-520L
SKRÓCONA INSTRUKCJA INSTALACJI MODEMU I KONFIGURACJA POŁĄCZENIA Z INTERNETEM NA WINDOWS 8 DLA AnyDATA ADU-520L Przed rozpoczęciem instalacji przygotuj wszystkie niezbędne elementy wymagane do poprawnej
1.Wstęp. 2.Generowanie systemu w EDK
1.Wstęp Celem niniejszego ćwiczenia jest zapoznanie z możliwościami debuggowania kodu na platformie MicroBlaze oraz zapoznanie ze środowiskiem wspomagającym prace programisty Xilinx Platform SDK (Eclipse).
Programowalne Układy Cyfrowe Laboratorium
Zdjęcie opracowanej na potrzeby prowadzenia laboratorium płytki przedstawiono na Rys.1. i oznaczono na nim najważniejsze elementy: 1) Zasilacz i programator. 2) Układ logiki programowalnej firmy XILINX
ZROZUMIENIE MODUŁOWOŚCI (Understanding Modularity)
Tutorial pokazuje, jak stworzyć modułowy program. Zaleta oprogramowania w LabVIEW leży w hierarchicznej naturze IV, którą można używać w Block Diagram (Schemacie Blokowym) innej IV. Nie ma ograniczeń w
Kadry Optivum, Płace Optivum. Jak przenieść dane na nowy komputer?
Kadry Optivum, Płace Optivum Jak przenieść dane na nowy komputer? Aby kontynuować pracę z programem Kadry Optivum lub Płace Optivum (lub z obydwoma programami pracującymi na wspólnej bazie danych) na nowym
FAQ: 00000042/PL Data: 3/07/2013 Konfiguracja współpracy programów PC Access i Microsoft Excel ze sterownikiem S7-1200
Spis treści 1 Opis zagadnienia omawianego w dokumencie.. 2 2 Wstęp do nowego projektu..... 3 2.1 Nowy projekt... 3 2.2 Dodanie nowego urządzenia... 4 3 Program w main... 6 4 Program PC Access.... 8 4.1
Instrukcja instalacji systemu. CardioScan 10, 11 i 12
Instrukcja instalacji systemu CardioScan 10, 11 i 12 w wersji 76a/77a (pliki pobrane ze strony: http://www.oxford.com.pl/pobieranie/) Grudzień 2014 Strona 2 Instrukcja instalacji systemu CardioScan 10,
Instrukcja instalacji oraz obsługi czytników i kart procesorowych dla Klientów SBI Banku BPH S.A.
Instrukcja instalacji oraz obsługi czytników i kart procesorowych dla Klientów SBI Sez@m Banku BPH S.A. Warszawa 2006 Pakiet instalacyjny 1. Elementy niezbędne do obsługi kluczy zapisanych na kartach procesorowych
Laboratorium Siemens UMX2MS
Laboratorium Siemens UMX2MS Podstawy UMX (UMX 1) Laboratorium to polega na przeprowadzeniu konfiguracji urządzenia Siemens UMX2MS. Student na koniec pracy przy urządzeniu przywraca jego ustawienia domyślne.
T: Instalacja systemu Windows 2008 Serwer w maszynie wirtualnej VirtualBox.
T: Instalacja systemu Windows 2008 Serwer w maszynie wirtualnej VirtualBox. Wstępna konfiguracja oprogramowania VirtualBox: Program VirtualBox zainstalowany jest w katalogu c:\programy\virtualbox. Po uruchomieniu
PRZEWODNIK PO ETRADER ROZDZIAŁ XII. ALERTY SPIS TREŚCI
PRZEWODNIK PO ETRADER ROZDZIAŁ XII. ALERTY SPIS TREŚCI 1. OPIS OKNA 3 2. OTWIERANIE OKNA 3 3. ZAWARTOŚĆ OKNA 4 3.1. WIDOK AKTYWNE ALERTY 4 3.2. WIDOK HISTORIA NOWO WYGENEROWANYCH ALERTÓW 4 3.3. DEFINIOWANIE