Ćwiczenie 6. Przerzutniki bistabilne (Flip-Flop) Cel
|
|
- Ludwik Komorowski
- 8 lat temu
- Przeglądów:
Transkrypt
1 Ćwiczenie 6 Przerzutniki bistabilne (Flip-Flop) Cel Poznanie zasady działania i charakterystycznych właściwości różnych typów przerzutników bistabilnych. Wstęp teoretyczny. Przerzutniki Flip-flop (FF), bistabilne lub Binarne są układami, które mają dwa stabilne stany wyjściowe. Jeżeli układ znajduje się w jednym ze stabilnych stanów i sygnał wejściowy zmieni go na przeciwny, to układ pozostanie w nim do przyjścia następnego impulsu wejściowego, który może go zmienić znowu na pierwszy stabilny stan. STAN Q Q A 0 1 B 1 0 Tabela 7-1. Rys, 7-1 Standardowy symbol przerzutnika FF jest pokazany na rysunku 7-1. W praktyce wyjścia przyjęto oznaczać literą Q i Q, a poziomy logiczne 1 i 0. Typowa tablica prawdy przedstawiona jest w tabeli 7-1. Stany wyjściowe przerzutnika FF mogą przybierać tylko dwie wartości dane jako A i B i opisane w tabeli. Tranzystorowe układy przerzutników FF pracują w konfiguracji o sprzężeniu stałoprądowym i jeżeli jeden z tranzystorów wyjściowych przewodzi, drugi jest przeciwnie spolaryzowany, w związku z czym jest zamknięty i nie może przewodzić. Ponieważ każdy z tranzystorów wyjściowych jest identyczny uzyskuje się całkowitą symetrię stanów włączony/wyłączony a w związku z tym pracę o dwóch stabilnych stanach. Do zmiany stanu na wyjściu wymagany jest zewnętrzny impuls przełączający. Jednym ze sposobów jest przyłożenie takiego sygnału do przewodzącego tranzystora, aby uczynić go nieprzewodzącym. Ten proces powoduje, że drugi tranzystor przechodzi do stanu przewodzenia (a często nawet do stanu nasycenia). Ponieważ sprzężenie jest stałoprądowe może się zdarzyć, że oba tranzystory przez pewien czas będą w stanie przewodzenia (jeden nie zdążył się wyłączyć (czas przeciągania impulsu) a drugi już jest włączony). Na szczęście ten stan trwa bardzo krótko i na wyjściu ustawia się właściwy stabilny poziom. Scalone przerzutniki FF są modyfikacją podstawowych układów przerzutników tranzystorowych a jako, że pozbawione są opisanych wcześniej wad w praktyce całkowicie je wyparły. Opracowano wiele typów przerzutników bistabilnych, podstawowe z nich będą omówione w dalszej części. 1
2 Przerzutnik RS jest definiowany jako bistabilny przerzutnik z wejściami SET i RESET z zastrzeżeniem, że wejścia te nie mogą jednocześnie znajdować się w stanie aktywnym, ponieważ stan wyjściowy nie jest w tym przypadku jednoznacznie określony. Często w miejsce nazwy RESET używa się wymiennie nazwy CLEAR. Przerzutnik zbudowany z użyciem dwóch bramek NAND lub NOR często nazywany jest zatrzaskiem (latch). Rysunek 7-2 przedstawia symbol graficzny przerzutnika R-S. Rys, 7-2 Bramkowany przerzutnik R-S realizuje takie same funkcje, co przerzutnik R-S z tym, że informacja przekazywana jest do niego tylko wtedy, gdy na wejściu bramkującym (GATED) pojawia się odpowiedni stan logiczny. Często zamiast nazwy GATED używa się zamiennie nazw STROBE, SYNCHRONUS lub CLOCKED. Rysunek 7-1 także przedstawia symbol graficzny przerzutnika R-S. D lub DATA FF zawiera jedno wejście informacyjne D oraz wejście zegarowe, Clock. Rysunek 7-3 przedstawia symbol graficzny przerzutnika typu D. Rys, 7-3 Master-slave FF składa się z dwóch sprzężonych galwanicznie bramkowanych FF. Informacja podczas trwania jednego stanu sygnału zegarowego wpisywana jest do sekcji Master i przepisywana z niej do sekcji slave podczas trwania stanu przeciwnego w sygnale zegarowym. To rozwiązanie izoluje oddziela układy wejściowe od wyjściowych i pozwala uniknąć wielu problemów. Schemat blokowy przerzutnika R-S master-slave przedstawiono na rysunku 7-4. W tej notacji, informacja wpisywana jest do części master podczas wysokiego stanu impulsu zegarowego, a kółko przy części slave oznacza, że informacja do niej zostanie wpisana, gdy pojawi się niski stan w sygnale zegarowym. Gdy zegar przyjmuje wartość 0 żadna informacja nie może być wpisana do części master, ale w tym czasie następuje załadowanie informacji do części slave. Rys, 7-4 2
3 Przerzutnik typu T zmienia stan po każdym impulsie zegarowym zgodnie z tabelą prawdy zamieszczoną w tablicy 7-2(a). Innym sposobem przedstawienia tablicy prawdy dla tego przerzutnika jest tabela 7-2(b). W tej notacji jeden stabilny stan przed wystąpieniem impulsu zegarowego t n definiowany jest jako Q a po jego wystąpieniu w czasie t n+1 zmienia się na Q. Ten rodzaj przerzutnika często używany jest w przerzutnikach master-slave do łączenia wyjść i wejść poszczególnych sekcji (łączenie S do Q i R do Q).Rysunek 7-5 przedstawia symbol graficzny przerzutnika typu T. Rys, 7-5 Przerzutnik J-K jest kombinacją przerzutnika R-S i T. Ma on dwa wejścia, J i K, które odpowiadają wejściom R S. Jak pamiętamy jednoczesne występowanie stanów aktywnych na wejściu przerzutnika R-S jest zabronione to w przerzutniku J-K na wejściach mogą pojawiać się takie stany. Tablica prawdy dla tego przerzutnika przedstawiona jest w tabeli 7-3. t n T n+1 J K Q 0 0 Q n Q n Tabela 7-3 Przerzutnik R-S Rozważmy schemat 7-6. Zdefiniujmy stan set jako Q=1 i Q=0, stan reset jako Q=0 i Q=1. Załóżmy, że przerzutnik jest w stanie set i S=R=1. Wobec tego w oznaczonych punktach mamy a=1, b=0, d=1, e=1. Rys, 7-6 Te stany wyjściowe ustawiają wyjścia układu na c=1 i f=0. Jest to stabilny stan i nic się nie zmienia. Teraz załóżmy, że S=0 i R=1. w tym przypadku a=b=0 i ustawia c na 1. Wejścia 3
4 d i e są w stanie 1 co daje f=0, to również nie zmienia stanu wyjść. Załóżmy teraz, że S=1 i R= 0. Jeżeli R=0 to wejście e również przyjmuje wartość 0 i wyjście f staje się 1 co pociąga za sobą a i b=0 co daje c=1. Otrzymujemy, więc dla S=1 i R=0 Q=0 i Q=1, a więc zresetowanie przerzutnika. Stan S i R=0 jest stanem niedozwolonym. Tablicę prawdy przestawia tabela 7-4. S R Q Q 1 1 Bez zmian niedozwolony Tabela 7-4 Możemy zbudować również przerzutnik R-S używając bramek typu NOR. W tym przypadku stanem zabronionym jest stan R=S=1. Bramkowany FF Na schemacie 7-7 bramki 3 i 4 tworzą prosty zatrzask. Informacja jest bramkowana przez układy 1 i 2. Jeżeli impuls zegarowy jest w stanie niskim to na wyjściach bramek 1 i 2 mamy Rys, 7-7 stan wysoki i stany na wyjściu przerzutnika R-S zbudowanego z bramek 3 i 4 nie mogą ulec zmianie. Tablicę prawdy przedstawia tabela 7-5. clock S R Q Q Pozostaje bez zmian Tabela 7-5 4
5 Przerzutnik typu D Układ przedstawiony na rysunku 7-8 jest modyfikacją bramkowanego przerzutnika R-S i przedstawia przerzutnik typu D. Dane mogą mieć dwa stany 0 i 1. Inwerter uniemożliwia Rys, 7-8 pojawienie się dwóch zer jednocześnie na wejściach bramek 1 i 2. Po pojawieniu się impulsu zegarowego dana z wejścia informacyjnego D jest przepisywana na wyjście układu przerzutnika. Przerzutnik master-slave Przerzutnik master-slave składa się z duch bramkowanych przerzutników FF. Kiedy zegar jest w stanie 1 informacja może być transferowane z wejść R, S do wyjścia segmentu master. Jednakże zegar przy wejściach bramek X i Y ma wtedy stan niski i informacja z części master nie może być przepisana do części slave. Gdy zegar przyjmie stan niski informacja może być wpisana do slave. Tablica prawdy przedstawiona jest w tabeli 7-6. Przerzutnik typu T zbudowany z przerzutnika master-slave Przerzutnik typu T powstaje przez połączenie wejścia S z wyjściem Q i wejścia R z wyjściem Q. Tabelę prawdy zamieszczono w poprzedniej części. Reasumując kolejne impulsy zegara powodują zmiany stanu na wyjściach. Przerzutnik J-K Przerzutnik J-K jest modyfikacją przerzutnika typu T, Modyfikacja polega na zastosowaniu bramek trójwejściowych. Powstałe w ten sposób dodatkowe wejścia oznaczono jako J-K. Jeżeli K i J są równe 1 przerzutnik ten zachowuje się tak jak przerzutnik typu T Załóżmy teraz, że J=1 i K=0. Jeżeli Q=1 i Q=0 i zegar osiąga 1, więc wszystkie trzy wejścia układu W są w stanie wysokim. W związku z tym na jego wyjściu ustala się stan 0. Na wyjściu bramki V mamy również 1. Kontynuując rozważania dochodzimy do tego, że w punkcie a=1 i w b=0. Gdy zegar spada do 0 informacja z a i b jest wpisywana do slave i na wyjściu ustala się odpowiednio Q=1 i Q=0 Analogicznie niech J=1 i K=0. Przypuśćmy, że Q=1 i Q=0. Aby zaistniała sytuacja Q=1 musi być a=1 i b=0. Na wejściu W mamy J=1, Q=0, clock=1 tak, więc na wyjściu W mamy 1, podobnie zresztą na wyjściu V=1. W związku z tym stan na wyjściu mastera nie ulega zmianie a to powoduje, że wyjście przerzutnika również się nie modyfikuje. Podobną 5
6 analizę można przeprowadzić dla przypadku gdy J=0 i K=1. Tablica prawdy dla przerzutnika JK master-slave przedstawiona jest w tabeli 7-7. Wynika z niej, że JK master-slave dla t n przed wystąpieniem impulsu t n+1 po wystąpieniu impulsu J K Q Q Q Q 0 0 Q Q Tabela 7-7. przypadku J=1 i K=1 działa jak przerzutnik typu T. W tabeli 7-7 t n oznacza stan przed zboczem zegarowym, t n+1 oznacza stan po tym impulsie. Przebieg ćwiczenia. We wszystkich częściach ćwiczenia do pomiaru napięcia we wskazanych punktach należy użyć oscyloskopu ustawionego na zakres 1V/div. Wszystkie dane powinny być wpisane do odpowiednich kolumn. Wskazane jest, aby stany na wyjściach FF były mierzone jednocześnie przy użyciu oscyloskopu dwukanałowego 1. Przerzutnik R-S zbudowany przy użyciu bramek NAND. 6
7 Rys, 7-11 S R Q Q 1 +5V V +5V V 4 +5V +5V a +5V +5V b +5V +5V Tabela 7-1. a)postaraj się włączać włączniki R i S prawie jednocześnie, ale tak, aby S był nieznacznie szybszy. b) Teraz odwróć sytuację.. 2. a) Bramkowany przerzutnik R-S zbudowany przy użyciu bramek NAND. Rys, 7-12 GATE S R Q Q 1 +5V 0 +5V 2 +5V +5V V 0 +5V 4 +5V +5V V V +5V V Tabela 7-2. b) Bramkowany przerzutnik R-S zbudowany przy użyciu bramek NAND. W układzie z rysunku 7-12 odłącz pin 5 i 10 od wyłącznika i podłącz te piny do generatora pojedynczych impulsów Dla poszczególnych stanów S i R wpisz wartości Q i Q. Teraz wysyłaj pojedyncze impulsy zegarowe i znowu wypełnij odpowiednie kolumny tabeli7-3e. 7
8 przed impulsem po impulsie S R Q Q Q Q 1 a +5V V 3 +5V V V V 8 +5V V Bez impulsów 10 +5V V Tabela 7-3. a-ta konfiguracja ustala stan wyjść. 3.Przerzutnik typu D Rys, 7-13 Postępuj podobnie jak w części 2(b) i wypełnij tabelę 7-4E. przed impulsem po impulsie S Q Q Q Q Q 1 a +5V V 3 +5V V V V 8 +5V V Bez impulsów 10 +5V V Tabela 7-4 8
9 4.Przerzutnik J-K bramkowany przez układ AND Rys, 7-14 a-resetuje przerzutnik a)w tabeli 7-5E t n oznacza stan przed zboczem zegarowym, t n+1 oznacza stan po tym impulsie. t n przed impulsem T n+1 po impulsie J 1 J 1 J 1 K 1 K 1 K 1 Q Q Q Q a V V +5V V +5V +5V V V +5V V +5V +5V 8 +5V +5V 0 +5V +5V V +5V +5V +5V +5V V +5V 0 +5V +5V V +5V 0 +5V +5V +5V 12 +5V +5V +5V +5V +5V +5V 13 +5V +5V +5V +5V +5V +5V 14 +5V +5V +5V +5V +5V +5V Tabela
10 b)przełącz generator na opcję generacji fali prostokątnej. Ustaw oscyloskop na: - automatyczne wyzwalanie - wyzwalanie zboczem opadającym - wyzwalanie wewnętrzne Podłącz do jednego kanału oscyloskopu wyjście generatora a do drugiego wyjście Q a potem Q. Przerysuj odpowiednie przebiegi dla różnych kombinacji stanów J i K. SWG Q J=+5V K=+5V Q J=+5V K=+5V Q J=+5V K=0 Q J=+5V K=0 Q J=0 K=+5V Q J=0 K=+5V Rys, 7-15 c) Badanie modu asynchronicznego -wejścia PRESET i CLEAR rys Wejście PR używane jest do ustawiania wyjścia Q w stan 1, a wejście CLR do ustawiania 0 na wyjściu Q. Rys,
11 J K PR CLR Q Q 1 +5V +5V +5V +5V 2 +5V +5V 0 +5V 3 +5V V V 0 +5V V 6 +5V +5V +5V V 0 +5V V 0 +5V V 10 +5V +5V V V Tabela 7-6. Opracowanie wyników 1. Wyjaśnij zasadę działania układu z rysunku Wyjaśnij, dlaczego dla układu z rysunku 7-11 stan S=1 i R=1 jest stanem dopuszczalnym a stan S=0 i R=0 jest niedozwolony. 3.W oparciu o wyniki zamieszczone w tabeli 7-1E w wierszach 6 i 8 wyjaśnij, co determinuje ustalanie się stanów na wyjściu układu Wyjaśnij, dlaczego wyniki w wierszach 1,2,3 i 4 z tabeli 7-2E różnią się od wyników z wierszy 5,6,7,8,9. 1. W systemach komputerowych często do przechowywania tymczasowych danych używa się przerzutników typu zatrzask. Na podstawie danych z tabeli 7-2E wyjaśnij, 11
12 który stan na wejściu bramkującym powoduje wpisanie informacji do przerzutnika a jaki powoduje odizolowanie go od reszty układu. 2. Na podstawie danych z tabeli 7-3E wyjaśnij, co powoduje pojawienie się na wejściu bramkującym pojedynczego impulsu zegarowego. 3. Bramkowany przerzutnik R-S z części 2 zawiera cztery dwuwejściowe bramki. Rysunek 7-17 przedstawia próbę realizacji takiego przerzutnika z użyciem dwóch trójwejściowych bramek. Jednakże układ ten nie działa poprawnie. Dlaczego? Rozważ wszystkie możliwe stany R, S i zegara. 4. Tabela 7-7D przedstawia standardową technikę wyrażania tabeli prawdy dla układu a) Porównaj tą tabelę z wynikami zamieszczonymi w tabeli 7-5E i otrzymanymi w części 4(B) i wyjaśnij, w jakich przypadkach wejścia J i K mają ten sam sens? b) Aby uzyskać stan 1 w kolumnie Q potrzeba, aby J 1, J 2 i J 3 =1. Aby Q=0 K 1, K 2 i K 3 =1 w jaki sposób ta informacja zawarta jest w tej tabeli? c) Co oznacza gwiazdka umieszczona przy literach H w trzecim wierszu w kolumnie OUTPUTS d) Co oznaczają symbole Q 0 i Q 0 z czwartego wiersza? 5. Jaka jest częstotliwość przebiegu na wyjściu Q układu z części 4(b) dla stanów J=1 i K=1? 6. Jaka będzie częstotliwość przebiegu na wyjściu Q układu z rysunku 7-18? 7. Na rysunku przedstawiającym układ scalony 7472 kółka oznaczają inwersję sygnału zegarowego. W tym przypadku informacja wpisywana jest do części slave, kiedy zegar osiąga poziom logicznego zera. Wejścia PR i CLR zawierają również takie kółka. Co to oznacza? Spójrz na tabelę 7-6E. 12
Państwowa Wyższa Szkoła Zawodowa
Państwowa Wyższa Szkoła Zawodowa w Legnicy Laboratorium Podstaw Elektroniki i Miernictwa Ćwiczenie nr 6 BADANIE UKŁADÓW SEKWENCYJNYCH A. Cel ćwiczenia. - Poznanie przeznaczenia i zasady działania przerzutnika
Proste układy sekwencyjne
Proste układy sekwencyjne Układy sekwencyjne to takie w których niektóre wejścia są sterowany przez wyjściaukładu( zawierają sprzężenie zwrotne ). Układy sekwencyjne muszą zawierać elementy pamiętające
Przerzutnik ma pewną liczbę wejść i z reguły dwa wyjścia.
Kilka informacji o przerzutnikach Jaki układ elektroniczny nazywa się przerzutnikiem? Przerzutnikiem bistabilnym jest nazywany układ elektroniczny, charakteryzujący się istnieniem dwóch stanów wyróżnionych
1. Poznanie właściwości i zasady działania rejestrów przesuwnych. 2. Poznanie właściwości i zasady działania liczników pierścieniowych.
Ćwiczenie 9 Rejestry przesuwne i liczniki pierścieniowe. Cel. Poznanie właściwości i zasady działania rejestrów przesuwnych.. Poznanie właściwości i zasady działania liczników pierścieniowych. Wprowadzenie.
Cel. Poznanie zasady działania i budowy liczników zliczających ustaloną liczbę impulsów. Poznanie kodów BCD, 8421 i Rys. 9.1.
Ćwiczenie 8 Liczniki zliczające, kody BCD, 8421, 2421 Cel. Poznanie zasady działania i budowy liczników zliczających ustaloną liczbę impulsów. Poznanie kodów BCD, 8421 i 2421. Wstęp teoretyczny. Przerzutniki
dwójkę liczącą Licznikiem Podział liczników:
1. Dwójka licząca Przerzutnik typu D łatwo jest przekształcić w przerzutnik typu T i zrealizować dzielnik modulo 2 - tzw. dwójkę liczącą. W tym celu wystarczy połączyć wyjście zanegowane Q z wejściem D.
Statyczne badanie przerzutników - ćwiczenie 3
Statyczne badanie przerzutników - ćwiczenie 3. Cel ćwiczenia Zapoznanie się z podstawowymi strukturami przerzutników w wersji TTL realizowanymi przy wykorzystaniu bramek logicznych NAND oraz NO. 2. Wykaz
WFiIS CEL ĆWICZENIA WSTĘP TEORETYCZNY
WFiIS LABORATORIUM Z ELEKTRONIKI Imię i nazwisko: 1. 2. TEMAT: ROK GRUPA ZESPÓŁ NR ĆWICZENIA Data wykonania: Data oddania: Zwrot do poprawy: Data oddania: Data zliczenia: OCENA CEL ĆWICZENIA Ćwiczenie
Statyczne i dynamiczne badanie przerzutników - ćwiczenie 2
tatyczne i dynamiczne badanie przerzutników - ćwiczenie 2. Cel ćwiczenia Zapoznanie się z podstawowymi strukturami przerzutników w wersji TTL realizowanymi przy wykorzystaniu bramek logicznych NAND oraz
Cyfrowe układy sekwencyjne. 5 grudnia 2013 Wojciech Kucewicz 2
Cyfrowe układy sekwencyjne 5 grudnia 2013 Wojciech Kucewicz 2 Układy sekwencyjne Układy sekwencyjne to takie układy logiczne, których stan wyjść zależy nie tylko od aktualnego stanu wejść, lecz również
UKŁADY CYFROWE. Układ kombinacyjny
UKŁADY CYFROWE Układ kombinacyjny Układów kombinacyjnych są bramki. Jedną z cech układów kombinacyjnych jest możliwość przedstawienia ich działania (opisu) w postaci tabeli prawdy. Tabela prawdy podaje
TEMAT: PROJEKTOWANIE I BADANIE PRZERZUTNIKÓW BISTABILNYCH
Praca laboratoryjna 2 TEMAT: PROJEKTOWANIE I BADANIE PRZERZUTNIKÓW BISTABILNYCH Cel pracy poznanie zasad funkcjonowania przerzutników różnych typów w oparciu o różne rozwiązania układowe. Poznanie sposobów
Logiczne układy bistabilne przerzutniki.
Przerzutniki spełniają rolę elementów pamięciowych: -przy pewnej kombinacji stanów na pewnych wejściach, niezależnie od stanów innych wejść, stany wyjściowe oraz nie ulegają zmianie; -przy innej określonej
LABORATORIUM ELEKTRONIKI. Jakub Kaźmierczak. 2.1 Sekwencyjne układy pamiętające
2 Cyfrowe układy sekwencyjne Cel ćwiczenia LABORATORIUM ELEKTRONIKI Celem ćwiczenia jest zapoznanie się z cyfrowymi elementami pamiętającymi, budową i zasada działania podstawowych przerzutników oraz liczników
Podstawowe układy cyfrowe
ELEKTRONIKA CYFROWA SPRAWOZDANIE NR 4 Podstawowe układy cyfrowe Grupa 6 Prowadzący: Roman Płaneta Aleksandra Gierut CEL ĆWICZENIA Celem ćwiczenia jest zapoznanie się z podstawowymi bramkami logicznymi,
PRZERZUTNIKI: 1. Należą do grupy bloków sekwencyjnych, 2. podstawowe układy pamiętające
PRZERZUTNIKI: 1. Należą do grupy bloków sekwencyjnych, 2. podstawowe układy pamiętające Zapamiętywanie wartości wybranych zmiennych binarnych, jak również sekwencji tych wartości odbywa się w układach
Układy sekwencyjne. 1. Czas trwania: 6h
Instytut Fizyki oświadczalnej UG Układy sekwencyjne 1. Czas trwania: 6h 2. Cele ćwiczenia Poznanie zasad działania podstawowych typów przerzutników: RS, -latch,, T, JK-MS. Poznanie zasad działania rejestrów
WSTĘP. Budowa bramki NAND TTL, ch-ka przełączania, schemat wewnętrzny, działanie 2
WSTĘP O liczbie elementów użytych do budowy jakiegoś urządzenia elektronicznego, a więc i o możliwości obniżenia jego ceny, decyduje dzisiaj liczba zastosowanych w nim układów scalonych. Najstarszą rodziną
Podstawowe elementy układów cyfrowych układy sekwencyjne Rafał Walkowiak Wersja
Podstawowe elementy układów cyfrowych układy sekwencyjne Rafał Walkowiak Wersja 0.1 29.10.2013 Przypomnienie - podział układów cyfrowych Układy kombinacyjne pozbawione właściwości pamiętania stanów, realizujące
Cyfrowe układy scalone c.d. funkcje
Cyfrowe układy scalone c.d. funkcje Ryszard J. Barczyński, 206 Politechnika Gdańska, Wydział FTiMS, Katedra Fizyki Ciała Stałego Materiały dydaktyczne do użytku wewnętrznego Kombinacyjne układy cyfrowe
Systemy cyfrowe z podstawami elektroniki i miernictwa Wyższa Szkoła Zarządzania i Bankowości w Krakowie Informatyka II rok studia dzienne
Systemy cyfrowe z podstawami elektroniki i miernictwa Wyższa Szkoła Zarządzania i Bankowości w Krakowie Informatyka II rok studia dzienne Ćwiczenie nr 4: Przerzutniki 1. Cel ćwiczenia Celem ćwiczenia jest
Ćw. 9 Przerzutniki. 1. Cel ćwiczenia. 2. Wymagane informacje. 3. Wprowadzenie teoretyczne PODSTAWY ELEKTRONIKI MSIB
Ćw. 9 Przerzutniki 1. Cel ćwiczenia Celem ćwiczenia jest zapoznanie się z podstawowymi elementami sekwencyjnymi, czyli przerzutnikami. Zostanie przedstawiona zasada działania przerzutników oraz sposoby
UKŁADY SEKWENCYJNE Opracował: Andrzej Nowak
PODSTAWY TEORII UKŁADÓW CYFROWYCH UKŁADY SEKWENCYJNE Opracował: Andrzej Nowak Bibliografia: Urządzenia techniki komputerowej, K. Wojtuszkiewicz http://pl.wikipedia.org/ Układem sekwencyjnym nazywamy układ
BADANIE PRZERZUTNIKÓW ASTABILNEGO, MONOSTABILNEGO I BISTABILNEGO
Ćwiczenie 11 BADANIE PRZERZUTNIKÓW ASTABILNEGO, MONOSTABILNEGO I BISTABILNEGO 11.1 Cel ćwiczenia Celem ćwiczenia jest poznanie rodzajów, budowy i właściwości przerzutników astabilnych, monostabilnych oraz
Automatyzacja i robotyzacja procesów produkcyjnych
Automatyzacja i robotyzacja procesów produkcyjnych Instrukcja laboratoryjna Technika cyfrowa Opracował: mgr inż. Krzysztof Bodzek Cel ćwiczenia. Celem ćwiczenia jest zapoznanie studenta z zapisem liczb
Część 3. Układy sekwencyjne. Układy sekwencyjne i układy iteracyjne - grafy stanów TCiM Wydział EAIiIB Katedra EiASPE 1
Część 3 Układy sekwencyjne Układy sekwencyjne i układy iteracyjne - grafy stanów 18.11.2017 TCiM Wydział EAIiIB Katedra EiASPE 1 Układ cyfrowy - przypomnienie Podstawowe informacje x 1 x 2 Układ cyfrowy
Podstawowe elementy układów cyfrowych układy sekwencyjne. Rafał Walkowiak
Podstawowe elementy układów cyfrowych układy sekwencyjne Rafał Walkowiak 3.12.2015 Przypomnienie - podział układów cyfrowych Układy kombinacyjne pozbawione właściwości pamiętania stanów, realizujące funkcje
Zapoznanie się z podstawowymi strukturami liczników asynchronicznych szeregowych modulo N, zliczających w przód i w tył oraz zasadą ich działania.
Badanie liczników asynchronicznych - Ćwiczenie 4 1. el ćwiczenia Zapoznanie się z podstawowymi strukturami liczników asynchronicznych szeregowych modulo N, zliczających w przód i w tył oraz zasadą ich
Podstawy elektroniki cyfrowej dla Inżynierii Nanostruktur. Piotr Fita
Podstawy elektroniki cyfrowej dla Inżynierii Nanostruktur Piotr Fita Elektronika cyfrowa i analogowa Układy analogowe - przetwarzanie sygnałów, których wartości zmieniają się w sposób ciągły w pewnym zakresie
LICZNIKI Liczniki scalone serii 749x
LABOATOIUM PODSTAWY ELEKTONIKI LICZNIKI Liczniki scalone serii 749x Cel ćwiczenia Zapoznanie się z budową i zasadą działania liczników synchronicznych i asynchronicznych. Poznanie liczników dodających
U 2 B 1 C 1 =10nF. C 2 =10nF
Dynamiczne badanie przerzutników - Ćwiczenie 3. el ćwiczenia Zapoznanie się z budową i działaniem przerzutnika astabilnego (multiwibratora) wykonanego w technice TTL oraz zapoznanie się z działaniem przerzutnika
AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE. Wydział Informatyki, Elektroniki i Telekomunikacji LABORATORIUM.
AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE Wydział Informatyki, Elektroniki i Telekomunikacji Katedra Elektroniki LABORATORIUM Elektronika LICZNIKI ELWIS Rev.1.0 1. Wprowadzenie Celem
LEKCJA. TEMAT: Funktory logiczne.
TEMAT: Funktory logiczne. LEKCJA 1. Bramką logiczną (funktorem) nazywa się układ elektroniczny realizujący funkcje logiczne jednej lub wielu zmiennych. Sygnały wejściowe i wyjściowe bramki przyjmują wartość
Wstęp do Techniki Cyfrowej... Synchroniczne układy sekwencyjne
Wstęp do Techniki Cyfrowej... Synchroniczne układy sekwencyjne Schemat ogólny X Y Układ kombinacyjny S Z Pamięć Zegar Działanie układu Zmiany wartości wektora S możliwe tylko w dyskretnych chwilach czasowych
Projekt z przedmiotu Systemy akwizycji i przesyłania informacji. Temat pracy: Licznik binarny zliczający do 10.
Projekt z przedmiotu Systemy akwizycji i przesyłania informacji Temat pracy: Licznik binarny zliczający do 10. Andrzej Kuś Aleksander Matusz Prowadzący: dr inż. Adam Stadler Układy cyfrowe przetwarzają
Lista tematów na kolokwium z wykładu z Techniki Cyfrowej w roku ak. 2013/2014
Lista tematów na kolokwium z wykładu z Techniki Cyfrowej w roku ak. 2013/2014 Temat 1. Algebra Boole a i bramki 1). Podać przykład dowolnego prawa lub tożsamości, które jest spełnione w algebrze Boole
Układy kombinacyjne - przypomnienie
SWB - Układy sekwencyjne - wiadomości podstawowe - wykład 4 asz 1 Układy kombinacyjne - przypomnienie W układzie kombinacyjnym wyjście zależy tylko od wejść, SWB - Układy sekwencyjne - wiadomości podstawowe
Programowalne układy logiczne
Programowalne układy logiczne Przerzutniki Szymon Acedański Marcin Peczarski Instytut Informatyki Uniwersytetu Warszawskiego 20 maja 2013 Przerzutnik synchroniczny Układ synchroniczny wyzwalany ustalonym
CYFROWE UKŁADY SCALONE STOSOWANE W AUTOMATYCE
Pracownia Automatyki Katedry Tworzyw Drzewnych Ćwiczenie 5 str. 1/16 ĆWICZENIE 5 CYFROWE UKŁADY SCALONE STOSOWANE W AUTOMATYCE 1.CEL ĆWICZENIA: zapoznanie się z podstawowymi elementami cyfrowymi oraz z
Podstawy Elektroniki dla Elektrotechniki. Liczniki synchroniczne na przerzutnikach typu D
AGH Katedra Elektroniki Podstawy Elektroniki dla Elektrotechniki Liczniki synchroniczne na przerzutnikach typu D Ćwiczenie 7 Instrukcja do ćwiczeń symulacyjnych 2016 r. 1 1. Wstęp Celem ćwiczenia jest
CHARAKTERYSTYKI BRAMEK CYFROWYCH TTL
CHARAKTERYSTYKI BRAMEK CYFROWYCH TTL. CEL ĆWICZENIA Celem ćwiczenia jest poznanie zasad działania, budowy i właściwości podstawowych funktorów logicznych wykonywanych w jednej z najbardziej rozpowszechnionych
Inwerter logiczny. Ilustracja 1: Układ do symulacji inwertera (Inverter.sch)
DSCH2 to program do edycji i symulacji układów logicznych. DSCH2 jest wykorzystywany do sprawdzenia architektury układu logicznego przed rozpoczęciem projektowania fizycznego. DSCH2 zapewnia ergonomiczne
LABORATORIUM PODSTAWY ELEKTRONIKI REJESTRY
LABORATORIUM PODSTAWY ELEKTRONIKI REJESTRY Cel ćwiczenia Zapoznanie się z budową i zasadą działania rejestrów cyfrowych wykonanych w ramach TTL. Zestawienie przyrządów i połączenie rejestru by otrzymać
Przerzutniki RS i JK-MS lab. 04 Układy sekwencyjne cz. 1
Przerzutniki RS i JK-MS lab. 04 Układy sekwencyjne cz. 1 PODSTAWY TECHNIKI MIKROPROCESOROWEJ 3EB KATEDRA ENERGOELEKTRONIKI I AUTOMATYKI SYSTEMÓW PRZETWARZANIA ENERGII WWW.KEIASPE.AGH.EDU.PL AKADEMIA GÓRNICZO-HUTNICZA
Ćw. 7: Układy sekwencyjne
Ćw. 7: Układy sekwencyjne Wstęp Celem ćwiczenia jest zapoznanie się z sekwencyjnymi, cyfrowymi blokami funkcjonalnymi. W ćwiczeniu w oparciu o poznane przerzutniki zbudowane zostaną następujące układy
Temat: Projektowanie i badanie liczników synchronicznych i asynchronicznych. Wstęp:
Temat: Projektowanie i badanie liczników synchronicznych i asynchronicznych. Wstęp: Licznik elektroniczny - układ cyfrowy, którego zadaniem jest zliczanie wystąpień sygnału zegarowego. Licznik złożony
płytka montażowa z tranzystorami i rezystorami, pokazana na rysunku 1. płytka montażowa do badania przerzutnika astabilnego U CC T 2 masa
Tranzystor jako klucz elektroniczny - Ćwiczenie. Cel ćwiczenia Zapoznanie się z podstawowymi układami pracy tranzystora bipolarnego jako klucza elektronicznego. Bramki logiczne realizowane w technice RTL
Układy sekwencyjne. 1. Czas trwania: 6h
Instytut Fizyki oświadczalnej UG Układy sekwencyjne 1. Czas trwania: 6h 2. Cele ćwiczenia Poznanie zasad działania podstawowych typów przerzutników: RS, -latch,, T, JK-MS. Poznanie zasad działania rejestrów
Ćwiczenie D2 Przerzutniki. Wydział Fizyki UW
Wydział Fizyki UW Pracownia fizyczna i elektroniczna (w tym komputerowa) dla Inżynierii Nanostruktur (1100-1INZ27) oraz Energetyki i Chemii Jądrowej (1100-1ENFIZELEK2) Ćwiczenie 2 Przerzutniki Streszczenie
Cyfrowe Elementy Automatyki. Bramki logiczne, przerzutniki, liczniki, sterowanie wyświetlaczem
Cyfrowe Elementy Automatyki Bramki logiczne, przerzutniki, liczniki, sterowanie wyświetlaczem Układy cyfrowe W układach cyfrowych sygnały napięciowe (lub prądowe) przyjmują tylko określoną liczbę poziomów,
LABORATORIUM PODSTAWY ELEKTRONIKI PRZERZUTNIKI
LABORATORIUM PODSTAWY ELETRONII PRZERZUTNII el ćwiczenia Zapoznanie się z budową i zasada działania przerzutników synchronicznych jak i asynchronicznych. Poznanie przerzutników asynchronicznych odniesione
Przerzutnik (z ang. flip-flop) jest to podstawowy element pamiętający każdego układu
Temat: Sprawdzenie poprawności działania przerzutników. Wstęp: Przerzutnik (z ang. flip-flop) jest to podstawowy element pamiętający każdego układu cyfrowego, przeznaczonego do przechowywania i ewentualnego
Ćwiczenie 27C. Techniki mikroprocesorowe Badania laboratoryjne wybranych układów synchronicznych
Ćwiczenie 27C Techniki mikroprocesorowe Badania laboratoryjne wybranych układów synchronicznych Cel ćwiczenia Poznanie budowy i zasad działania oraz właściwości układów synchronicznych, aby zapewnić podstawy
Ćw. 8 Bramki logiczne
Ćw. 8 Bramki logiczne 1. Cel ćwiczenia Celem ćwiczenia jest zapoznanie się z podstawowymi bramkami logicznymi, poznanie ich rodzajów oraz najwaŝniejszych parametrów opisujących ich własności elektryczne.
1. Definicja i przeznaczenie przerzutnika monostabilnego.
1. Definicja i przeznaczenie przerzutnika monostabilnego. Przerzutniki monostabline w odróżnieniu od przerzutników bistabilnych zapamiętują stan na z góry założony, ustalony przez konstruktora układu,
Różnicowe układy cyfrowe CMOS
1 Różnicowe układy cyfrowe CMOS Różnicowe układy cyfrowe CMOS 2 CVSL (Cascode Voltage Switch Logic) Różne nazwy: CVSL - Cascode Voltage Switch Logic DVSL - Differential Cascode Voltage Switch Logic 1 Cascode
Wstęp do Techniki Cyfrowej... Teoria automatów i układy sekwencyjne
Wstęp do Techniki Cyfrowej... Teoria automatów i układy sekwencyjne Alfabety i litery Układ logiczny opisywany jest przez wektory, których wartości reprezentowane są przez ciągi kombinacji zerojedynkowych.
ĆWICZENIE 7. Wprowadzenie do funkcji specjalnych sterownika LOGO!
ćwiczenie nr 7 str.1/1 ĆWICZENIE 7 Wprowadzenie do funkcji specjalnych sterownika LOGO! 1. CEL ĆWICZENIA: zapoznanie się z zaawansowanymi możliwościami mikroprocesorowych sterowników programowalnych na
PoniŜej zamieszczone są rysunki przedstawiane na wykładach z przedmiotu Peryferia Komputerowe. ELEKTRONICZNE UKŁADY CYFROWE
PoniŜej zamieszczone są rysunki przedstawiane na wykładach z przedmiotu Peryferia Komputerowe. ELEKTRONICZNE UKŁADY CYFROWE Podstawowymi bramkami logicznymi są układy stanowiące: - funktor typu AND (funkcja
Modulatory PWM CELE ĆWICZEŃ PODSTAWY TEORETYCZNE
Modulatory PWM CELE ĆWICZEŃ Poznanie budowy modulatora szerokości impulsów z układem A741. Analiza charakterystyk i podstawowych obwodów z układem LM555. Poznanie budowy modulatora szerokości impulsów
Odbiór i dekodowanie znaków ASCII za pomocą makiety cyfrowej. Znaki wysyłane przez komputer za pośrednictwem łącza RS-232.
Odbiór i dekodowanie znaków ASCII za pomocą makiety cyfrowej. Znaki wysyłane przez komputer za pośrednictwem łącza RS-232. Opracowanie: Andrzej Grodzki Do wysyłania znaków ASCII zastosujemy dostępny w
1.Wprowadzenie do projektowania układów sekwencyjnych synchronicznych
.Wprowadzenie do projektowania układów sekwencyjnych synchronicznych.. Przerzutniki synchroniczne Istota działania przerzutników synchronicznych polega na tym, że zmiana stanu wewnętrznego powinna nastąpić
Liczniki, rejestry lab. 07 Układy sekwencyjne cz. 1
Liczniki, rejestry lab. 07 Układy sekwencyjne cz. 1 PODSTAWY TECHNIKI CYFROWEJ I MIKROPROCESOROWEJ EIP KATEDRA ENERGOELEKTRONIKI I AUTOMATYKI SYSTEMÓW PRZETWARZANIA ENERGII WWW.KEIASPE.AGH.EDU.PL AKADEMIA
Podstawy Elektroniki dla Tele-Informatyki. Tranzystory unipolarne MOS
AGH Katedra Elektroniki Podstawy Elektroniki dla Tele-Informatyki Tranzystory unipolarne MOS Ćwiczenie 4 2014 r. 1. Wstęp. Celem ćwiczenia jest zapoznanie się z działaniem i zastosowaniami tranzystora
Układy sekwencyjne. Podstawowe informacje o układach cyfrowych i przerzutnikach (rodzaje, sposoby wyzwalania).
Ćw. 10 Układy sekwencyjne 1. Cel ćwiczenia Celem ćwiczenia jest zapoznanie się z sekwencyjnymi, cyfrowymi blokami funkcjonalnymi. W ćwiczeniu w oparciu o poznane przerzutniki zbudowane zostaną układy rejestrów
Układ elementarnej pamięci cyfrowej
Opis ćwiczenia Układ elementarnej pamięci cyfrowej Pod określeniem pamięć cyfrowa będziemy rozumieć układ, do którego moŝna wprowadzić i przez pewien czas w nim przechowywać ciąg liczb zero-jedynkowych.
Podstawy Techniki Cyfrowej Liczniki scalone
Podstawy Techniki Cyfrowej Liczniki scalone Liczniki scalone są budowane zarówno jako asynchroniczne (szeregowe) lub jako synchroniczne (równoległe). W liczniku równoległym sygnał zegarowy jest doprowadzony
PRZERZUTNIKI CYFROWE BISTABILNE I MONOSTABILNE
PRZERZUTNIKI CYFROWE BISTABILNE I MONOSTABILNE 1. CEL ĆWICZENIA Celem ćwiczenia jest eksperymentalne zilustrowanie sposobu działania i rodzajów pracy scalonych przerzutników TTL w układach cyfrowych. 2.
Wzmacniacze operacyjne
Wzmacniacze operacyjne Cel ćwiczenia Celem ćwiczenia jest badanie podstawowych układów pracy wzmacniaczy operacyjnych. Wymagania Wstęp 1. Zasada działania wzmacniacza operacyjnego. 2. Ujemne sprzężenie
Badanie układów średniej skali integracji - ćwiczenie Cel ćwiczenia. 2. Wykaz przyrządów i elementów: 3. Przedmiot badań
adanie układów średniej skali integracji - ćwiczenie 6. Cel ćwiczenia Celem ćwiczenia jest zapoznanie się z podstawowymi układami SSI (Średniej Skali Integracji). Przed wykonaniem ćwiczenia należy zapoznać
LICZNIKI LABORATORIUM. Elektronika AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE. Wydział Informatyki, Elektroniki i Telekomunikacji
AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE Wydział Informatyki, Elektroniki i Telekomunikacji Katedra Elektroniki LABORATORIUM Elektronika LICZNIKI Rev.1.0 1. Wprowadzenie Celem ćwiczenia
Układy sekwencyjne przerzutniki 2/18. Przerzutnikiem nazywamy elementarny układ sekwencyjny, wyposaŝony w n wejść informacyjnych (x 1.
Przerzutniki Układy sekwencyjne przerzutniki 2/18 Pojęcie przerzutnika Przerzutnikiem nazywamy elementarny układ sekwencyjny, wyposaŝony w n wejść informacyjnych (x 1... x n ), 1-bitową pamięć oraz 1 wyjście
Układy sekwencyjne - wiadomości podstawowe - wykład 4
SWB - Układy sekwencyjne - wiadomości podstawowe - wykład 4 asz 1 Układy sekwencyjne - wiadomości podstawowe - wykład 4 Adam Szmigielski aszmigie@pjwstk.edu.pl Laboratorium robotyki s09 SWB - Układy sekwencyjne
Plan wykładu. Architektura systemów komputerowych. Cezary Bolek
Architektura systemów komputerowych Poziom układów logicznych. Układy sekwencyjne Cezary Bolek Katedra Informatyki Plan wykładu Układy sekwencyjne Synchroniczność, asynchroniczność Zatrzaski Przerzutniki
Podstawy Elektroniki dla Teleinformatyki. Generator relaksacyjny
AGH Katedra Elektroniki Podstawy Elektroniki dla Teleinformatyki 2014 r. Generator relaksacyjny Ćwiczenie 6 1. Wstęp Celem ćwiczenia jest zapoznanie się, poprzez badania symulacyjne, z działaniem generatorów
Funkcje logiczne X = A B AND. K.M.Gawrylczyk /55
Układy cyfrowe Funkcje logiczne AND A B X = A B... 2/55 Funkcje logiczne OR A B X = A + B NOT A A... 3/55 Twierdzenia algebry Boole a A + B = B + A A B = B A A + B + C = A + (B+C( B+C) ) = (A+B( A+B) )
Projektowanie i badanie liczników synchronicznych i asynchronicznych
Laboratorium Podstaw Techniki Cyfrowej dr Marek Siłuszyk mgr Arkadiusz Wysokiński Ćwiczenie 08 PTC Projektowanie i badanie liczników synchronicznych i asynchronicznych opr. tech. Mirosław Maś Uniwersytet
Ćwiczenie MMLogic 002 Układy sekwencyjne cz. 2
Ćwiczenie MMLogic 002 Układy sekwencyjne cz. 2 TECHNIKA MIKROPROCESOROWA 3EB KATEDRA ENERGOELEKTRONIKI I AUTOMATYKI SYSTEMÓW PRZETWARZANIA ENERGII WWW.KEIASPE.AGH.EDU.PL AKADEMIA GÓRNICZO-HUTNICZA WWW.AGH.EDU.PL
Badanie działania bramki NAND wykonanej w technologii TTL oraz układów zbudowanych w oparciu o tę bramkę.
WFiIS LABORATORIUM Z ELEKTRONIKI Imię i nazwisko: 1. 2. TEMAT: ROK GRUPA ZESPÓŁ NR ĆWICZENIA Data wykonania: Data oddania: Zwrot do poprawy: Data oddania: Data zliczenia: OCENA CEL ĆWICZENIA Badanie działania
Politechnika Wrocławska, Wydział PPT Laboratorium z Elektroniki i Elektrotechniki
Politechnika Wrocławska, Wydział PP 1. Cel ćwiczenia Zapoznanie z wybranymi cyfrowymi układami sekwencyjnymi. Poznanie właściwości, zasad działania i sposobów realizacji przerzutników oraz liczników. 2.
Ćwicz. 4 Elementy wykonawcze EWA/PP
1. Wprowadzenie Temat ćwiczenia: Przekaźniki półprzewodnikowe Istnieje kilka rodzajów przekaźników półprzewodnikowych. Zazwyczaj są one sterowane optoelektrycznie z pełną izolacja galwaniczną napięcia
Ćwiczenie 26. Temat: Układ z bramkami NAND i bramki AOI..
Temat: Układ z bramkami NAND i bramki AOI.. Ćwiczenie 26 Cel ćwiczenia Zapoznanie się ze sposobami konstruowania z bramek NAND różnych bramek logicznych. Konstruowanie bramek NOT, AND i OR z bramek NAND.
Laboratorium Analogowych Układów Elektronicznych Laboratorium 6
Laboratorium Analogowych Układów Elektronicznych Laboratorium 6 1/6 Pętla synchronizacji fazowej W tym ćwiczeniu badany będzie układ pętli synchronizacji fazowej jako układu generującego przebieg o zadanej
Krótkie przypomnienie
Krótkie przypomnienie Prawa de Morgana: Kod Gray'a A+ B= Ā B AB= Ā + B Układ kombinacyjne: Tablicy prawdy Symbolu graficznego Równania Boole a NOR Negative-AND w.11, p.1 XOR Układy arytmetyczne Cyfrowe
Ćwiczenie 24 Temat: Układy bramek logicznych pomiar napięcia i prądu. Cel ćwiczenia
Ćwiczenie 24 Temat: Układy bramek logicznych pomiar napięcia i prądu. Cel ćwiczenia Poznanie własności i zasad działania różnych bramek logicznych. Zmierzenie napięcia wejściowego i wyjściowego bramek
Podstawy Elektroniki dla Informatyki. Tranzystory unipolarne MOS
AGH Katedra Elektroniki Podstawy Elektroniki dla Informatyki Tranzystory unipolarne MOS Ćwiczenie 3 2014 r. 1 1. Wstęp. Celem ćwiczenia jest zapoznanie się z działaniem i zastosowaniami tranzystora unipolarnego
Przyjazna instrukcja obsługi generatora funkcyjnego Agilent 33220A
Przyjazna instrukcja obsługi generatora funkcyjnego Agilent 33220A 1.Informacje wstępne 1.1. Przegląd elementów panelu przedniego 1.2. Ratunku, awaria! 1.3. Dlaczego generator kłamie? 2. Zaczynamy 2.1.
Statyczne badanie przerzutników - ćwiczenie 2
Statyczne badanie przerzutników - ćwiczenie 2. Cel wiczenia Zapoznanie si z podstawowymi strukturami przerzutników w wersji TTL realizowanymi przy wykorzystaniu bramek logicznych NAND oraz NOR. 2. Wykaz
Katedra Przyrządów Półprzewodnikowych i Optoelektronicznych Laboratorium Przyrządów Półprzewodnikowych. Ćwiczenie 4
Ćwiczenie 4 Cel ćwiczenia Celem ćwiczenia jest poznanie charakterystyk statycznych układów scalonych CMOS oraz ich własności dynamicznych podczas procesu przełączania. Wiadomości podstawowe. Budowa i działanie
TECHNIKA CYFROWA ELEKTRONIKA ANALOGOWA I CYFROWA. Układy czasowe
LABORATORIUM TECHNIKA CYFROWA ELEKTRONIKA ANALOGOWA I CYFROWA Układy czasowe Opracował: Tomasz Miłosławski Wymagania, znajomość zagadnień: 1. Parametry impulsu elektrycznego i metody ich pomiarów. 2. Bramkowe
Na początek: do firmowych ustawień dodajemy sterowanie wyłącznikiem ściennym.
Na początek: do firmowych ustawień dodajemy sterowanie wyłącznikiem ściennym. Mamy dwa rodzaje wyłączników ściennych: 1. Stabilny który zazwyczaj wszyscy używają do włączania oświetlenia. Nazywa się stabilny
Ćwiczenie 1 Program Electronics Workbench
Systemy teleinformatyczne Ćwiczenie Program Electronics Workbench Symulacja układów logicznych Program Electronics Workbench służy do symulacji działania prostych i bardziej złożonych układów elektrycznych
Zapoznanie się z podstawowymi strukturami funktorów logicznych realizowanymi w technice RTL (Resistor Transistor Logic) oraz zasadą ich działania.
adanie funktorów logicznych RTL - Ćwiczenie. Cel ćwiczenia Zapoznanie się z podstawowymi strukturami funktorów logicznych realizowanymi w technice RTL (Resistor Transistor Logic) oraz zasadą ich działania..
BADANIE UKŁADÓW CYFROWYCH. CEL: Celem ćwiczenia jest poznanie właściwości statycznych układów cyfrowych serii TTL. PRZEBIEG ĆWICZENIA
BADANIE UKŁADÓW CYFROWYCH CEL: Celem ćwiczenia jest poznanie właściwości statycznych układów cyfrowych serii TTL. PRZEBIEG ĆWICZENIA 1. OGLĘDZINY Dokonać oględzin badanego układu cyfrowego określając jego:
ćw. Symulacja układów cyfrowych Data wykonania: Data oddania: Program SPICE - Symulacja działania układów liczników 7490 i 7493
Laboratorium Komputerowe Wspomaganie Projektowania Układów Elektronicznych Jarosław Gliwiński, Paweł Urbanek 1. Cel ćwiczenia ćw. Symulacja układów cyfrowych Data wykonania: 16.05.08 Data oddania: 30.05.08
Podstawy elektroniki cz. 2 Wykład 2
Podstawy elektroniki cz. 2 Wykład 2 Elementarne prawa Trzy elementarne prawa 2 Prawo Ohma Stosunek natężenia prądu płynącego przez przewodnik do napięcia pomiędzy jego końcami jest stały R U I 3 Prawo
Ćwiczenie ZINTEGROWANE SYSTEMY CYFROWE. Pakiet edukacyjny DefSim Personal. Analiza prądowa IDDQ
Ćwiczenie 2 ZINTEGROWANE SYSTEMY CYFROWE Pakiet edukacyjny DefSim Personal Analiza prądowa IDDQ K A T E D R A M I K R O E L E K T R O N I K I I T E C H N I K I N F O R M A T Y C Z N Y C H Politechnika
Programowanie mikrokontrolerów 2.0
13.1 Programowanie mikrokontrolerów 2.0 Sterowanie fazowe Marcin Engel Marcin Peczarski Instytut Informatyki Uniwersytetu Warszawskiego 19 grudnia 2016 Triak Triak jest półprzewodnikowym elementem przełączającym
Temat ćwiczenia: Przekaźniki półprzewodnikowe
Temat ćwiczenia: Przekaźniki półprzewodnikowe 1. Wprowadzenie Istnieje kilka rodzajów przekaźników półprzewodnikowych. Zazwyczaj są one sterowane optoelektrycznie z pełną izolacja galwaniczną napięcia
Układy TTL i CMOS. Trochę logiki
Układy TTL i CMOS O liczbie elementów użytych do budowy jakiegoś urządzenia elektronicznego, a więc i o możliwości obniżenia jego ceny, decyduje dzisiaj liczba zastosowanych w nim układów scalonych. Najstarszą