Autorzy: Banaszek Juliusz Dębski Janusz. Pamięci RAM kierunki rozwoju.

Podobne dokumenty
Pamięci magnetorezystywne MRAM czy nowa technologia podbije rynek pamięci RAM?

Zastosowanie GMR w dyskach twardych HDD i pamięci MRAM

Architektura systemu komputerowego

Pamięci RAM kierunki rozwoju

Budowa pamięci RAM Parametry: tcl, trcd, trp, tras, tcr występują w specyfikacjach poszczególnych pamięci DRAM. Czym mniejsze są wartości tych

Pamięć operacyjna komputera

Zasada działania pamięci RAM Pamięć operacyjna (robocza) komputera - zwana pamięcią RAM (ang. Random Access Memory - pamięć o swobodnym dostępie)

Technika Cyfrowa i Mikroprocesory

RODZAJE PAMIĘCI RAM. Cz. 1

Pamięci RAM i ROM. Pamięć RAM 2. R. J. Baker, "CMOS Circuit Design, Layout, and Simulation", Wiley-IEEE Press, 2 wyd (C mbit.

LEKCJA. TEMAT: Pamięć operacyjna.

Opracował: Grzegorz Cygan 2012 r. CEZ Stalowa Wola. Pamięci półprzewodnikowe

Wykład II. Pamięci operacyjne. Studia stacjonarne Pedagogika Budowa i zasada działania komputera

Pamięć RAM. Pudełko UTK

Wykład II. Pamięci półprzewodnikowe. Studia Podyplomowe INFORMATYKA Architektura komputerów

Temat: Pamięć operacyjna.

Pamięci. Pamięci DDR DIMM SDR SDRAM

Pamięć operacyjna (robocza) komputera - zwana pamięcią RAM (ang. Random Acces Memory - pamięć o swobodnym dostępie) służy do przechowywania danych

Technika mikroprocesorowa. W. Daca, Politechnika Szczecińska, Wydział Elektryczny, 2007/08

Architektura komputerów

Wykład II. Pamięci półprzewodnikowe. Studia stacjonarne inżynierskie, kierunek INFORMATYKA Architektura systemów komputerowych

Cyfrowe układy scalone

UKŁADY PAMIĘCI. Tomasz Dziubich

Zaleta duża pojemność, niska cena

Pamięć. Podstawowe własności komputerowych systemów pamięciowych:

Temat: Pamięci. Programowalne struktury logiczne.

Urządzenia Techniki. Klasa I TI 5. PAMIĘĆ OPERACYJNA.

43 Pamięci półprzewodnikowe w technice mikroprocesorowej - rodzaje, charakterystyka, zastosowania

Cyfrowe układy scalone

Struktura i funkcjonowanie komputera pamięć komputerowa, hierarchia pamięci pamięć podręczna. System operacyjny. Zarządzanie procesami

Wykład II. Pamięci półprzewodnikowe. Studia stacjonarne inżynierskie, kierunek INFORMATYKA Architektura systemów komputerowych

Architektura komputera Składamy komputer

Architektura komputerów

Podstawy Mikroelektroniki

Organizacja pamięci i kontrolery DRAM

Lecture 6. Pamięci RAM

Pamięć wewnętrzna ROM i RAM

REFERAT PAMIĘĆ OPERACYJNA

PROJEKTOWANIE SYSTEMÓW KOMPUTEROWYCH

Pamięć operacyjna. Moduł pamięci SDR SDRAM o pojemności 256MB

Systemy operacyjne i sieci komputerowe Szymon Wilk Superkomputery 1

PODSTAWY INFORMATYKI

PODZESPOŁY KOMPUTERA PC. Autor: Maciej Maciąg

Architektura komputerów

Przestrzeń pamięci. Układy dekoderów adresowych

Projekt współfinansowany ze środków Europejskiego Funduszu Społecznego 21

architektura komputerów w. 6 Pamięć I

Pamięci RAM i ROM. R. J. Baker, "CMOS Circuit Design, Layout, and Simulation", Wiley-IEEE Press, 2 wyd. 2007

Pamięci półprzewodnikowe

Zaliczenie Termin zaliczenia: Sala IE 415 Termin poprawkowy: > (informacja na stronie:

Bajt (Byte) - najmniejsza adresowalna jednostka informacji pamięci komputerowej, z bitów. Oznaczana jest literą B.

Wykład I. Podstawowe pojęcia Pamięci półprzewodnikowe. Studia stacjonarne inżynierskie, kierunek INFORMATYKA Architektura systemów komputerowych

Komputerowa pamięć. System dziesiątkowego (decymalny)

Programowanie Niskopoziomowe

Współpraca procesora ColdFire z pamięcią

Pamięci RAM i ROM. R. J. Baker, "CMOS Circuit Design, Layout, and Simulation", Wiley-IEEE Press, 2 wyd. 2007

Dyski półprzewodnikowe

Procesory rodziny x86. Dariusz Chaberski

Pamięci półprzewodnikowe w oparciu o książkę : Nowoczesne pamięci. Ptc 2013/

Metody pomiarowe spinowego efektu Halla w nanourządzeniach elektroniki spinowej

Artykuł zawiera opis i dane techniczne

Cyfrowe układy scalone

PROJEKTOWANIE UKŁADÓW VLSI

Podstawy obsługi komputerów. Budowa komputera. Podstawowe pojęcia

Podstawy Informatyki JA-L i Pamięci

Pamięci półprzewodnikowe

Wykład 3 Technologie na urządzenia mobilne. Mgr inż. Łukasz Kirchner lukasz.kirchner@cs.put.poznan.pl

Architektura systemów komputerowych. Przerwania, pamięć, magistrale i urządzenia

System pamięci. Pamięć podręczna

System mikroprocesorowy i peryferia. Dariusz Chaberski

Pamięci półprzewodnikowe na podstawie książki: Nowoczesne pamięci

Wykład 6. Mikrokontrolery z rdzeniem ARM

PAMIĘCI. Część 1. Przygotował: Ryszard Kijanka

Płyta główna. podtrzymania zegara.

Architektura harwardzka Architektura i organizacja systemu komputerowego Struktura i funkcjonowanie komputera procesor, rozkazy, przerwania

Wstęp do informatyki. Chipset. North-South Bridge. Architektura komputera PC cd. Cezary Bolek

Magistrala systemowa (System Bus)

Architektura komputera PC cd. Cezary Bolek. Uniwersytet Łódzki. Wydział Zarządzania. Katedra Informatyki.

Technologie informacyjne - wykład 2 -

urządzenie elektroniczne służące do przetwarzania wszelkich informacji, które da się zapisać w formie ciągu cyfr albo sygnału ciągłego.

INSPECTION METHODS FOR QUALITY CONTROL OF FIBRE METAL LAMINATES IN AEROSPACE COMPONENTS

Architektura komputera PC cd. Cezary Bolek. Uniwersytet Łódzki. Wydział Zarządzania. Katedra Informatyki

CZYM JEST KARTA GRAFICZNA.

Materiały do wykładu. 5.Pamięci. Marcin Peczarski. Instytut Informatyki Uniwersytet Warszawski. 20 kwietnia 2009

Metodyki projektowania i modelowania systemów Cyganek & Kasperek & Rajda 2013 Katedra Elektroniki AGH

Zasada hierarchii pamięci... 2 Podstawy... 3 Podstawowe definicje i klasyfikacja pamięci... 3 Organizacja pamięci... 4 Idea działania pamięci DRAM...

Architektura komputerów - Pamięć w systemach komputerowych. Andrzej Smolarz Politechnika Lubelska Katedra Elektroniki. Właściwości pamięci w SK

W sklepie komputerowym sprzedawca zachwala klientowi swój najnowszy towar: -Ten komputer wykona za pana połowę pracy! - W takim razie biorę dwa.

PAMIĘCI SYNCHRONICZNE

Segmenty rynku sterowników

Architektura komputera. Cezary Bolek. Uniwersytet Łódzki. Wydział Zarządzania. Katedra Informatyki. System komputerowy

Wstęp do informatyki. Architektura komputera PC cd. Cezary Bolek Uniwersytet Łódzki Wydział Zarządzania Katedra Informatyki

Zarządzanie sieciami telekomunikacyjnymi

dr hab. Joanna Jędrzejowicz Podstawy informatyki i komputeryzacji Gdańska Wyższa Szkoła Humanistyczna

Uniwersytet Łódzki Wydział Zarządzania Katedra Informatyki Klony: VIA, SiS, Opti, Ali,... Wstęp do informatyki Cezary Bolek

PAMIĘCI. PAMIĘCI układy zdolne do przyjmowania, przechowywania i wysyłania informacji w postaci ciągów binarnych.

Zbudować 2wejściową bramkę (narysować schemat): a) NANDCMOS, b) NORCMOS, napisać jej tabelkę prawdy i wyjaśnić działanie przy pomocy charakterystyk

Komputer IBM PC niezależnie od modelu składa się z: Jednostki centralnej czyli właściwego komputera Monitora Klawiatury

Pamięć. dr hab. inż. Krzysztof Patan, prof. PWSZ. Instytut Politechniczny Państwowa Wyższa Szkoła Zawodowa w Głogowie k.patan@issi.uz.zgora.

Elektronika i techniki mikroprocesorowe

Transkrypt:

Autorzy: Banaszek Juliusz Dębski Janusz Pamięci RAM kierunki rozwoju.

Rodzaje pamięci Pamięci RAM ROM Volatile RAM Non-volatile RAM Reprogrammable ROM Once programmable ROM SRAM DRAM FeRAM MRAM MEMS NRAM OUM PRAM EPROM EEPROM & Flash Mask-based ROM PROM 2

Układ pomiarowy Information Input Information transmission Information Processing Information storage Outside word Output DRAM, MRAM Magnetic (HDD) Optical (CD, DVD) 3

Co to jest MRAM? MRAM (z ang. Magnetoresistive Random Access Memory) rodzaj pamięci nieulotnej RAM; Wykorzystuje: - magnetyczne złącza tunelowe (MTJ) - zjawisko tunelowej magnetorezystancji (TMR) 4

Dlaczego MRAM? Pamięć MRAM łączy w sobie bardzo ważne zalety trzech rodzajów pamięci: -szybkość porównywalną ze SRAM -gęstość upakowania porównywalną z DRAM -trwałość zapisu pamięci EPROM Taka pamięć MRAM mogłaby zastąpić w komputerach nie tylko pamięć RAM, ale i twardy dysk!!! Według oczekiwań twórców pamięć MRAM mogłaby być tańsza od dzisiejszych twardych dysków. I takie są oczekiwania zarówno twórców, jak i przyszłych odbiorców. 5

RAM różnice Tabela 1 Tabela 2 6

Historia MRAM 1955 - Magnetic core memory had the same reading writing principle as MRAM 1988 - European scientists (Albert Fert and Peter Grunberg) discovered the giant magnetoresistive effect. 1995 - Motorola (later to become Freescale) initiates work on MRAM development 2000 - IBM and Infineon established a joint MRAM development program. 2003 - A 128 kbit MRAM chip was introduced, manufactured with a 180 nm lithographic process 2005 - December - Freescale Semiconductor Inc. demonstrates an MRAM that uses magnesium oxide, rather than an aluminum oxide, allowing for a thinner insulating tunnel barrier and improved bit resistance during the write cycle, there by reducing the required write current. 2006 - July - Austin Texas - Freescale Semiconductor begins marketing a 4-Mbit MRAM chip 2007 - November - NEC Develops World's Fastest SRAM-Compatible MRAM With Operation Speed of 250MHz 2008 - Japanese satellite, SpriteSat, to use Freescale MRAM to replace SRAM and FLASH components 2008 - August - Scientists in Germany have developed next-generation MRAM that is said to operate as fast as fundamental performance limits allow, with write cycles under 1 nanosecond. 7

Rozmiary komórki pamięci 8

Budowa komórki MRAM 9

Architektura MRAM Duża rezystancja 1 Mała rezystancja 0 10

Full MTJ Stack for MRAM Low resistance contact Switches between two magnetic states in applied field. Stores information. Tunnel barrier. Affects resistance and MR ratio. Synthetic Antiferromagnet (SAF). AF coupling through Ru layer makes the structure stable in applied magnetic fields. Relative thickness of Fixed and Pinned used to center loop. Pins the bottom magnetic layers. Seeds growth, determines crystal structure Low resistance contact 11

MTJ rozmiary warstw 4nm 1..2nm 3nm 3nm NiFe (free layer) Al 2 O 3 (tunneling barrier) CoFe (fixed layer) Ru CoFe (pinned layer) Ferromagnet I Tunnel barrier Ferromagnet II Jako ferromagnetyków używa się zwykle Co, Fe lub NiFe, funkcję izolatora pełni Al2O3 lub MgO. 12

TMR - Tunneling Magnetoresistance 13

TMR 14

Transfer spinu przełomowe odkrycie 15

Effect of Increasing Polarization 16

Zapis bitu w MRAM Zapis polega na przemagnesowaniu miękkiego materiału magnetycznego przez płynący prąd, co powoduje zmianę rezystancji złącza 1 0 17

Odczyt bitu w MRAM Wybór konkretnego bitu do odczytu: bit line & word line pomiar rezystancji 18

Zapis i odczyt komórki 19

4Mb MRAM - parametry 0.18μm CMOS with 3 layers of Aluminum and 2 layers of Copper Interconnects Cladded write lines 256K x16 Organization 3.3V Supply Voltage Symmetrical 25ns read and write timing Bit Cell Size = 1.55μm2 Die Size 4.5 x 6.3mm 4Mb MRAM 20

Bio MRAM? MRAM array Biomolecule labeled by magnetic markers 21

Przyszłość MRAM w liczbach 22

Co to jest DRAM? Pamięć dynamiczna, DRAM (ang. Dynamic Random Access Memory) rodzaj ulotnej pamięci półprzewodnikowej o dostępie swobodnym, której bity są reprezentowane przez stan naładowania kondensatorów. Poszczególne jej elementy zbudowane są z tranzystorów MOS, z których jeden pełni funkcję kondensatora, a drugi elementu separującego. Komórka DDRAM 23

Popularne odmiany pamięci DRAM EDO Extended Data Out DRAM FPM Fast Page Mode DRAM SDRAM Synchronous DRAM RAMBUS (RDRAM) DDR Dual Data Rate Synchronous DRAM DDR2 Dual Data Rate Synchronous DRAM wersja druga DDR3 Dual Data Rate Synchronous DRAM wersja trzecia 24

DRAM zapis, odczyt, odświeżanie Cs - jeden dla każdego bitu CBL - jeden dla każdej kolumny Tr tranzystor MOS BL linia bitu WL linia słowa Zapis: ładowanie kondensatora Cs poprzez odblokowanie Tr (linia WL) i wstawienie BL w odpowiedni stan STOPNIOWE ROZŁADOWYWANIE KONDENSATORA Cs. 25

DRAM zapis, odczyt, odświeżanie Cs - jeden dla każdego bitu CBL - jeden dla każdej kolumny Tr tranzystor MOS BL linia bitu WL linia słowa Odczyt: otwarcie Tr; układy związane z linią BL (ang. sense amplifier) odczytują poziom napięcia, a następnie doładowują kondensator Cs (ustaw BL na Vdd/2, faza redystrybucji ładunku między Cs i CBL, faza detekcji stanu i faza doładowania Cs) 26

DRAM zapis, odczyt, odświeżanie Cs - jeden dla każdego bitu CBL - jeden dla każdej kolumny Tr tranzystor MOS BL linia bitu WL linia słowa Odświeżanie: to odczyt bez wyprowadzenia danych na zewnątrz; odblokowanie tranzystorów w wierszu (WL) powoduje iż układy odczytu stanu wszystkich linii BL doładują wszystkie kondensatory w związane z bitami tego wiersza; ukryte odświeżanie następuję po każdym odczycie 27

Architektura DRAM 28

Disk-type capacitor Scanning electron micrograph: Stack with roughened surface of the bottom electrode (HSG-Si) for increased effective area (Mitsubishi 64Mb) Scanning electron micrograph: Stacks as disks made of Si02 as base for capacitor (Mitsubishi 256Mb) 29

DRAM w technice 40nm Samsung wytworzył pierwsze na świecie układy DRAM w 40- nanometrowym procesie technologiczny, które na razie dostępne będą wyłącznie w 1- gigabajtowych modułach pamięci DDR2. Mają się charakteryzować: 60 procent większą wydajnością, o 30 procent mniejszym poborem mocy, mniejszą ilością wydzielanego ciepła w stosunku do pamięci wytworzonych w 50-nanometrowej technologii. 30

Przyszłość Technologia 90nm Technologia 60nm Gęstość upakowania: 1MRAM odpowiada 25% SRAM 1MRAM odpowiada 176% DRAM Zużycie mocy: Szybkość odczytu: 31

Bibliografia MRAM Technology: Status and Future Challenges - Jon Slaughter, Cornell CNS Nanotechnology Symposium, 14 May, 2004, Magnetoresistive Random Access Memory - Freescale Semiconductor, Inc., Circuit Considerations forspin-switched MRAM - wykład DevicesJohn, Magnetoresistive Random Access Memory (MRAM) - James Daughton, 2/4/00, Advanced MRAM Concepts - James M. Daughton, NVE Corporation, 2/7/01 32