Uk³ady steruj¹ce w zasilaczach i przetwornicach
Uk³ady steruj¹ce w zasilaczach i przetwornicach Aplikacje, dane techniczne Czêœæ Gdañsk 00
Materia³y zebra³ i opracowa³: Opracowanie graficzne: Rysunki: Korekta: Zespó³ Redakcyjny Serwisu Elektroniki Dariusz Skulski Micha³ Kwaœniewski Stefan Rompa, Edmund Tess Opracowanie zawiera aplikacje i dane techniczne uk³adów steruj¹cych stosowanych w zasilaczach i przetwornicach. Przedstawiona grupa uk³adów zosta³a tak dobrana, aby stanowiæ jak najlepsz¹ reprezentacjê dla tego typu uk³adów. Wyboru dokonano sugeruj¹c siê popularnoœci¹ uk³adów i problemami serwisowymi wystêpuj¹cymi w sprzêcie, w którym zosta³y u yte. Wydawca: Wies³aw Haligowski ul. Gen. Hallera 9/ 0- Gdañsk (0) -- email: redakcja@serwis-elektroniki.com.pl www.serwis-elektroniki.com.pl Wies³aw Haligowski 00 ISBN -9-0-9 Druk i oprawa: Drukarnia Art Press Sp. z o.o. w Gdañsku
ADP000... - I 00... - I 0... - II 0... - II AH0... - II 0... - III AMS0... - III 0... - III AN900... - II 0... - I 0S... 9 - II 0SH... - III 0SH... 0 - III 0SA... - II 0L... - I 0SB... - I 0L... - I 0SB... - I 0... 0 - I 0... - I 0... - I 09... - I 0... - I 0... - II 0S... - II 0S... - II 0N... - III 0S... - II 0S... - I BA90V... 9 - I 90B... - I 9... - III 9... - II 9... - II 9... - II 9... - III 9... - II 90A... 9 - II 90A... - II 90... 0 - I 9... 0 - I 900... - II 90-V... - III Spis treœci BA... - II A... - III F... - II N... - II 900A/AF/AFV... - III 90KV... - II 90K... - II 90KV... - II 9KV... - II 9KV... 9 - II 9F... - II 9FS... - II 9AFV... - II 9FV... - II CS9... - I 0... - I 0... - I 0... - II 0... - II... - II 0... 0 - II... - II... - II DM... - II... - II 0... 9 - III DP0C... 9 - II DPM00TA... - II FA... - II... - II... - II... - II 0BP(N)... - II 0AP(S)... - II 0AP(S)... - II 0BP(S)... - III BP(S)... - III P(S)... - III P(S)... - III P(S)... - III P(S)... - III P(M)... - II P(M)... - II I
II FA0CP(N)... - II, - II CP(E)... 9 - II CP(N)... - II CP(E)... 9 - II CP(E)... 9 - II CP(E)(V)... 99 - II CP(N)... - II CP(E)... 0 - II FSM00... - III FSS0RCB... - III 09RCB... - III FSCM0R... 0 - III FSCQ0RT... - III RT... - III RP... - III RT... - III FSD000... - III 00... 9 - III 00M... 9 - III 0... 9 - III 0M... 9 - III FSDH0RN... - III M0RN... - III HAHPS/HRP... 0 - II SPS/SRP... 0 - II HPS/HRP... 0 - II HIC0... - I 09... - III HIS09... 9 - II HM90... - III 90A... - III 90... - III ICEQS0... 9 - III B... - III IX0CE... - III 0CE... - III 09CE... 9 - III 0CE... 0 - III CE... - III BM... 0 - II JS0... - III KAS00B... - I S00B... - I Spis treœci KADS... - III B... - I... 0 - I... 0 - I... 0 - I... 0 - I M0RQC... 0 - II Q0RT... 0 - II QRT... 0 - II QRF... 0 - II QRF... 0 - II S0C... 0 - II S09... 0 - II S09QT... 0 - II S... 0 - II S... 0 - II 00B... - I... - I... - I KIA9AP/AF... - III L99... - I 90... - I 9... - I 9A... - III 9B... - III 990... - I 99/A... 0 - I 99/D... - I 0... - III 0A... - III... - III... - III... - III 90... - III 9... 9 - III 0... 9 - III LA009... - I... 9 - III... 09 - II... - II W... 0 - III H... 0 - III 0M... 0 - III
LF009... 0 - III 000... - I LMA... - II A... - II... 0 - I... - I... - II... - II... 0 - II... - II... - II... - II... - II A... - II LT0... - I 0-.... - I 0-... - I 0... - I 09... - II... 0 - II LTC... - II... - II PLL... - II... - II... - II 9... - II M9FP... 0 - III 9P... 0 - III 9FP... 09 - III 9P... 09 - III 99AFP... - I 99AP... - I 99AFP... - I 99AP... - I 99FP... 0 - II 99P... 0 - II FP... - III 09... - II MA... - II 0... - II 0... - I... - I 0... - III Spis treœci MA90... - III MAX0... - I... - I... - I... - I 9... 9 - I... 9 - I... 0 - I... 0 - I... 0 - I... 0 - I... - I... - I 9... - I 0... - I... - I 00... - I 0... 9 - II 9... - II 9... - II 99... - II MB9... - II MC0A... - II 0... 0 - III... 0 - II 0... - II... - II 0P... - I 00... 9 - I 0A... - II... 0 - II 0... - I 0P... - III 0... - III MCZ00D... - III MICC... - II C... - II C... - II C... - II... - I... - I 0... - II... 9 - II III
IV MIC... - II... - II C... - II C... - II C... - II C... - II HC... - II HC... - II HC... - II HC... - II... - II 0... - II MIP0SY... 0 - II 0SY... 0 - II 0SY... 0 - II 0SY... 0 - II 0SY... 0 - II 0SY... 0 - II 0SY... 0 - II 0... - III ML0... - I 90... - I 9... - II 9... - II 90... - II MR0... - III NCP00... 0 - III 0... 0 - III 0... 0 - III 0... 0 - III 0... 0 - III 0... 0 - III 00A... - III NE... - I NJM... 90 - I... - III A... - III... 9 - III PQCG... 9 - I CZ... 9 - I PF... 9 - I SC0... 9 - I X... 9 - I Spis treœci SE... - I SGA... - III A... - III... 9 - I SI-00... - II 0... - II 0... - II 0... - II 0S... - II 00E... - II 00S... - II 090E... - II 090S... - II 0E... - II 0S... - II 0S... - II 0L... - II 0L... - II L... - II L... - II 0L... - II 0L... 90 - II 0L... 90 - II 0L... 90 - II 0L... 90 - II 0L... 90 - II 0L... 90 - II 0L... 90 - II 0L... 90 - II 0L... 90 - II L... 9 - II 9L... 9 - II 9L... 9 - II 9L... 9 - II SMR000... 9 - II SPH90... 9 - I 9... 9 - II SPI-00A... 00 - II 00A... 00 - II STK0... 0 - II... 99 - I... 00 - I... 0 - I
STK... 0 - I... 0 - I... - I, - I 9... - I 9B... - I 0... 0 - I... 0 - I... - III... 0 - II L... 0 - I... 0 - II... 0 - I H... 09 - I... 0 - II 9... - I 9... 0 - I, - I... - I... 0 - II... - I... - I ST... 0 - II... 0 - I T... - I... - I... - I... - I... - I... - I 9... 9 - I... 9 - I... - II... - II... 0 - I 90... - I... - I... - I... - I... - I S... - I... 0 - I... - I... - I... - I Spis treœci STK... - I 0-00... 9 - I 0... 0 - I 0... 0 - I 0... - I 09... - I 0C... - II 0... 0 - I B... - II C... - II C... 0 - II 0II... - I 0II... - I 0... 0 - I 0II... - I, - I... 0 - I... - I... - I... - I 0... - I 0... - I 0... - I 90... 9 - I 90... 9 - I 90... 9 - I 90... 9 - I 90... 9 - I 90... 9 - I 90... 9 - I 909... 9 - I 0-0... - I 0-00... - II G... - II J... - II A... - II... - I 9... 0 - II STR000... - I 00... - I 00C... - I 9... - II 00C... - I 00... 0 - I V
VI STR000... 0 - II 00... 0 - II 00... 0 - II 0... - II 00... - II 0... - II... - II... - II 0090... - I 0... - II 090... - I... - II 0... 9 - II... 9 - II... - II... 9 - II 0... 9 - II... - I, 9 - II... 9 - II... 9 - II... - II 000... - II 00A... - I 0B... - I 00... - I 0... 0 - I M... - I 0... - I 0... - I 0M... - I... - I 0M... - I... - I... - I 0... 9 - I 0A-M... - III 90... - I 00... - I T... - III 09... 0 - III R... - III... - III... - III Spis treœci STR... - III 0... - II 09... 9 - III... - III 00... - II 00... - II 00... - II 0... - II 0... - II 0... - II 0... 9 - II 0... - I 0A... - I... - I 9A... - II... - III... - III A... - I 9... - III... - II 900... - II STR90... - II STR900... - II STR90... - II STR-A9... - III... - III 9... 9 - III STR-D0... 0 - I 0E... 0 - I... - I 90... 0 - II 90E... - I 0... - II 0... 0 - III 09A... - II... - III 00X... - I 009E... - I 0E... - I 0... - I... - III 0... 9 - II 0... - I
STR-D0... 9 - I STR-F... - III... - III S... 90 - III... 9 - III LF... 0 - II... 90 - I... 9 - III... - II LF... - II... 9 - III... 9 - III... 9 - III... 9 - III... 9 - III... 9 - III...9 - I, 9 - III...9 - I, 9 - III... 9 - I... 9 - III... 9 - III... 9 - III... 9 - III... 90 - III, 9 - III 0... - II STR-GT... - II... 0 - II... 09 - III D... - III... - III STR-L-LF9... - III STR-M... 9 - I... 9 - I 9... 9 - I LF... - II LF... 9 - I... - III 9... 00 - I 9LF... 0 - I A... - III STR-S00... 0 - I 0... 0 - I 0... 0 - I Spis treœci VII STR-S0... 0 - I 0... - II... 09 - I... - II 9... 0 - I 0... - III 0... - II 0... - III 09... - I 0... - I 0F... - I... 9 - III F... 9 - III... 0 - III... - I... - III... 0 - I LF... - I 0... - I 0... - I 0LF... - III 0... - I 0... - I 09... - I 9A... - III STR-WA... - III... 0 - III STR-X0B... - III S... - III STR-Z... - I... - III 0... - III... - III 9... - III TCA0... - I... 0 - II TDA... - I... - I G... - I... - I G... - I... - I G... - I
VIII TDA... - I... 9 - I... - I 0-... 9 - III 0... - I... - I... - I 0... 0 - I 0... - I 00... - I 0... - I 0... 9 - I 0-... 9 - I 0-... 9 - I... - I A... - I 9GG... - I... 0 - I... 0 - I... 0 - I... 0 - I... 0 - I 9... 0 - I 0... - I... - I TEA09... - I 0... - II 0T... - II 0... - II 0T... - I 0AT... - II 0T... - II 0T... - II 0... - III 0... 90 - II 0... - III 0... 0 - III... 0 - III... 0 - III... 0 - III... 0 - III... - III 0A... 9 - II Spis treœci TEA09... - I 09... - I... 90 - I A... 99 - II 0... 9 - I... 9 - I... 9 - I 0... 90 - I TNYP... - III TOPSwitch TOP00... - III 0... - III 0... - III 0... - III 0... - III 09... - III 0... - III... - III TPS0... 9 - I... 9 - I... 0 - II... 0 - II... 0 - II... 0 - II TY0P... 9 - III UB... 0 - II UC909... 0 - II A... 9 - I A... 9 - I VEFHA... 09 - II VIPer0/SP/DIP... - III 0A/ASP/ADIP... III μpc09... 0 - III 099... - III 00... - III 0... - III 9C... 9 - I 90... - III 909... - III 9... 9 - III 9... 9 - III 9... 99 - III 9... 0 - III
Od autorów Trzecia czêœæ publikacji Uk³ady steruj¹ce w zasilaczach i przetwornicach, któr¹ oddajemy do r¹k Czytelników stanowi kontynuacjê przegl¹du uk³adów scalonych pracuj¹cych w zasilaczach i przetwornicach oraz ich aplikacji i praktycznych zastosowañ w sprzêcie powszechnego u ytku zamieszczonych w poprzednich dwóch tomach. Podobnie jak w pierwszej i drugiej czêœci Uk³adów steruj¹cych w zasilaczach i przetwornicach w tomie g³ówny nacisk zosta³ po³o ony na prezentacjê praktycznych aplikacji uk³adów pracuj¹cych w tych blokach, schematów blokowych struktury wewnêtrznej oraz opisów i funkcji wyprowadzeñ, zamieszczaj¹c równie dla wybranych elementów dane katalogowe i podstawowe ró nice pomiêdzy uk³adami jednej serii. Informacje zosta³y dobrane pod k¹tem praktycznego wykorzystania ich przy serwisowaniu ró norakiego sprzêtu elektronicznego, dlatego parametry elektryczne i dane katalogowe zosta³y ograniczone do tych podstawowych, mog¹cych mieæ znaczenie w trakcie naprawy. Jeœli chodzi o zawartoœæ trzeciego tomu to mo na j¹ okreœliæ jako zdecydowanie zró - nicowan¹ obok uk³adów z serii ju publikowanych takich jak AN, BA, L, M, STR czy TEA pojawi³y siê zupe³nie nowe, eby wymieniæ chocia by AMS, IX, MCZ, MR, NCP, STR-A, STR-L, STR-W, STR-X, TOPSwitche czy VIPery. Równie szeroki jest wachlarz producentów tych uk³adów, jak i sprzêtu, w którym znalaz³y praktyczne zastosowanie. Tak e asortyment zamieszczonych uk³adów jest urozmaicony: od zdecydowanie najwiêkszej grupy sterowników zasilaczy impulsowych i przetwornic przez uk³ady korekcji wspó³czynnika mocy, wielowyjœciowe regulatory napiêæ zasilaj¹cych samochodowe urz¹dzenia audio do kontrolera strony wtórnej zasilacza. W czêœci Uk³adów steruj¹cych w zasilaczach i przetwornicach zamieœciliœmy informacje dotycz¹ce 0 uk³adów, w tomie jest ich, a w czêœci -. Mniejsza iloœæ uk³adów w tomie trzecim jest skutkiem obszerniejszych opracowañ niektórych rodzin uk³adów steruj¹cych takich jak: MC, STR-Fxx, TEA, TOPSwitche, VIPery. W sumie w trzech tomach zamieœciliœmy informacje dotycz¹ce prawie 00 uk³adów. W zwi¹zku z tak du a liczb¹ uk³adów dla ³atwiejszego i szybszego zlokalizowania poszukiwanego elementu zmodyfikowaliœmy konfiguracjê spisu treœci. Zawiera on oczywiœcie spis uk³adów opublikowanych we wszystkich trzech tomach, a uk³ady zamieszczone w tomie zosta³y wyt³uszczone. Natomiast dla lepszej przejrzystoœci, a tym samym uproszczenia i przyspieszenia wyszukiwania dokonaliœmy oszczêdniejszego zapisu prefiksu literowego oznaczenia uk³adu dla przyk³adu dla rodziny uk³adów STRxxxx prefiks STR pojawia siê tylko przy uk³adzie o najni szym numerze, natomiast dla dalszych uk³adów z tej serii, czyli tych o wy szych numerach, ju siê nie pojawia. Taki zapis wydaje siê byæ zdecydowanie mniej uci¹ liwy i bardziej przyjazny w praktycznym pos³ugiwaniu siê spisem treœci. Wszelkie uwagi dotycz¹ce prezentowanego wydawnictwa, jak i wczeœniejszych naszych publikacji prosimy przesy³aæ na adres redakcji: redakcja@serwis-elektroniki.com.pl. Zespó³ Redakcyjny Serwisu Elektroniki
AH0 sterownik zasilaczy impulsowych AH0 NC Power Gain Pulse VCC OCP V.ADJ Rys.. Schemat blokowy. F. OUT T. Filtr NTC C Rs Q0 Transformator P V B 0V 0 0V V Mostek Prostowniczy Z AH0.V T Rys.. Ogólny schemat aplikacyjny uk³adu AH0. VR Vds 0 0 Ton Toff Vg Id 0 Rys.. Przebiegi ilustruj¹ce pracê przetwornicy z uk³adem AH0. 0 Iout
AH0 GT0 N L N L D0 RBV0 G C AC 0V C AC 0V C0 AC0V C0 AC0V C0 AC0V P0 NTC. B L0 mh SQE- D0 MTZ.C L0 mhxbsf0 R0 P0 M (C) VARISTOR INRD F0 BLUE.A 0V BROWN RBV-0 BRIDGE DIODE ~ ~ C AC 0V C AC 0V R0 0k R0 0k R0 k R0 0k R 0k R0 0. W (M-P) GT0 Q0 KSC-Y D0 MTZC IC0 AH0 C 0µ 0V C 0µ 0V C kv Q0 SK R0 0 F. OUT P0 CR(D) C0 0 AC0V R09 0 W (R-C) V. ADJ L0 BEAD C0 kv R OCP PULSE VCC POWER GAIN 0 R 0 W (R-C) D09 N L0 RS0 00µH R NC R0 0 HOT T0 A0-00 V RL0 VDP V DC R0 R9 M (C) C kv COLD R C9 R kv R k PC0 LTV M (C) 0. W 0. W C kv D D C D (RF) RG C D RUAM C0 0µ V R 9 W C0 0( 00V D N Q KSC Rys.. Schemat aplikacyjny uk³adu AH0 w OTVC Samsung CX0AW z chassis Z.
AH0 Q0 KSC-Y V/B V ST V/A V/B V/B NC V/A 9 0 R 0k D N00 0 0 0 R9 90 V PQ0 SE0N * DZ0 MTZC C0 0(P) 00V R 9 W IC0 KA0 V-REG IC0 KA0 V-REG IC0 KA0 V-REG IC0 KA V REG R0.9 W R9 00 W R k L0 BEAD Q0 C-Y C9 0 C 0 C 0 C0 0 C 0 C 0 C9 00µ V C 00µ V C 0µ V C0 00µ V C0 00µ V R 0 W (R-C) 0 W (R-C) R C 0 C 00µ V C 0 Q0 KSD W R 0 R 0 C C 9 kv kv kv D D RUAM D RF) RGPG UAM FMLGS C kv V V V C09 00µ 0V C 00µ V C 0µ 0V C0 0µ V D0 RKN R 00k R 0. W (RF) CN009 R.9W(M)
AMS0/AMS0 AMS0/AMS0 regulatory napiêcia Regulatory napiêcia AMS0/AMS0 umo liwiaj¹ uzyskanie nastêpuj¹cych napiêæ wyjœciowych:.v,.v,.v,.v,.0v,.v,.v i.0v. Pr¹d obci¹ enia mo e byæ równy nawet A. Uk³ady te charakteryzuje niewielka chwilowa zmiana napiêcia wyjœciowego w przypadku zmiany obci¹ enia. Przy niedu ym obci¹ eniu wahniêcie napiêcia wynosi 00mV i wzrasta ono do 00mV, je eli wartoœæ pr¹du obci¹ enia jest równa 00mA. Wszystkie uk³ady mog¹ pracowaæ w szerokim zakresie temperatur, bo od 0 C do C. Wartoœæ napiêcia, które mo e dostarczyæ okreœlony uk³ad umieszczona jest na ostatnich pozycjach jego oznaczenia, np. AMS0CS-. oznacza, e wartoœæ napiêcia wyjœciowego wynosi.v. AMS0 (obudowa L SOIC) AMS0 (obudowa L SOIC) POWER IN OUTPUT OUTPUT SENSE CONTROL IN POWER IN N/C OUTPUT ADJ/ OUTPUT N/C SENSE CONTROL IN BYPASS ADJ/ ON/OFF Widok z góry Widok z góry Rys.. Rozmieszczenie wyprowadzeñ. Tabela. Opis wyprowadzeñ uk³adów AMS0 / AMS0 Nr nó ki (POWERIN),(OUTPUT) (SENSE) (NClubON/OFF) (ADJ/) (BYPASS lub NC) (CONTROL IN) Funkcja Do nó ki tej pod³¹czony jest kolektor wewnêtrznego tranzystora, przez który przep³ywa pr¹d obci¹ enia. Napiêcie na tej nó ce musi byæ o 0 0.V wiêksze ni napiêcie regulowane. Wyjœcia.Nó kites¹po³¹czonezesob¹. Dodatnia strona napiêcia odniesienia. Wartoœæ rezystora w³¹czonego miêdzy nó ki i jest tak dobrana, eby wartoœæ p³yn¹cego przez niego pr¹du wynosi³a co najmniej 0mA. Dla uk³adu AMS0 prze³¹czanie do stanu standby, a dla AMS0 nó ka ta nie jest pod³¹czona. Ujemna strona napiêcia odniesienia. W³¹czenie miêdzy tê nó kê i masê kondensatora zmniejsza zak³ócenia podczas zmiany obci¹ enia. Masa w przypadku koniecznoœci ustalenia na sta³e wartoœci napiêcia wyjœciowego. Dla uk³adu AMS0 kondensator w³¹czony miêdzy tê nó k¹ a napiêcie odniesienia, a dla AMS0 nó ka ta nie jest pod³¹czona. Zasilanie. Napiêcie na tej nó ce powinno byæ o.v wiêksze od napiêcia wyjœciowego.
AMS0/AMS0 Tabela.Wartoœci napiêæ wyjœciowych uk³adów AMS0/AMS0 Uk³ad AMS0/AMS0-. AMS0/AMS0-. AMS0/AMS0-. AMS0/AMS0-. AMS0/AMS0-.0 AMS0/AMS0-. AMS0/AMS0-. AMS0/AMS0-.0 JP HEADER/0 HEADER 9 0 Warunki pomiaru V CONTROL =V, V POWER =V, I LOAD =0mA V CONTROL =V, V POWER =.V, I LOAD =0mA do A V CONTROL =V, V POWER =V, I LOAD =0mA V CONTROL =V, V POWER =.V, I LOAD =0mA do A V CONTROL =V, V POWER =.V, I LOAD =0mA V CONTROL =V, V POWER =.V, I LOAD =0mA do A V CONTROL =.V, V POWER =.V, I LOAD =0mA V CONTROL =.V, V POWER =.V, I LOAD =0mA do A V CONTROL =.V, V POWER =.V, I LOAD =0mA V CONTROL =.V, V POWER =.V, I LOAD =0mA do A V CONTROL =.V, V POWER =.V, I LOAD =0mA V CONTROL =.V, V POWER =.V, I LOAD =0mA do A V CONTROL =V, V POWER =V, I LOAD =0mA V CONTROL =V, V POWER =.V, I LOAD =0mA do A V CONTROL =.V, V POWER =.V, I LOAD =0mA V CONTROL =.V, V POWER =.V, I LOAD =0mA do A V VS S V VA VD.V VD Wartoœæ napiêcia wyjœciowego [V] Min. Typ. Maks..9........9.90.0..9.0.90.90 LP BL0RN-A CP0 00µ.00.00.00.00.00.00.0.0.000.000.00.00.00.00.000.000 VDD LP BL0RN-A.V V CP 00µ.09......9..0.00.0....00.00 CP 00µ V VD CP µ CON-IN POW-IN NC OUT- ADJ/G OUT- NC SENSE ICS AMS0 STBY RS9 RES RS0 RES RS 0K CP 00µ RS.K QS RS 00.V RS9.K QS LED RS K OPTION: OPEN (not for use) Rys.. Aplikacja uk³adu AMS0w DVD0/DVD firmy Thomson.
AN0SH AN0SH sterownik przetwornicy DC-DC Uk³ad AN0SH jest jednokana³owym sterownikiem z modulacj¹ szerokoœci impulsów, stosowanym w przetwornicach DC-DC. Uk³ad mo e pracowaæ zarówno w przetwornicach podwy szaj¹cych, jak i obni aj¹cych. Podstawowe cechy uk³adu: szeroki zakres napiêcia zasilania (od.v do V), ma³y pobór pr¹du (typowo.ma), umo liwia pracê w szerokim zakresie czêstotliwoœci (od 0kHz do 00kHz), wbudowany uk³ad kontroli przeci¹ eniowej w ka dym impulsie (poziom detekcji przeci¹- enia: Vcc-00mV), wbudowany uk³ad ochrony przeciwzwarciowej (typowy pobór pr¹du:.μa), wbudowany uk³ad ochrony podnapiêciowej (U.V.L.O), wbudowany uk³ad napiêcia odniesienia (napiêcie odniesienia wzmacniacza b³êdu: 0.V ±%), wyjœcie w uk³adzie Darlingtona typu otwarty kolektor, maksymalny pr¹d wyjœciowy: 00mA, produkowany w obudowie do p³askiego monta u z rastrem 0.mm. Uk³ad AN0SH posiada wewnêtrzne Ÿród³o napiêcia odniesienia.v, które dzia³a prawid³owo, gdy tylko napiêcie zasilaj¹ce przekroczy wartoœæ.v. Uk³ad ochrony przeciwzwarciowej kontroluje wyjœcie wzmacniacza b³êdu. Je eli obni y siê napiêcie wyjœciowe przetwornicy i napiêcie na wyjœciu wzmacniacza b³êdu przekroczy.9v, to uruchomiony zostaje uk³ad czasowy i rozpoczyna siê ³adowanie zewnêtrznego kondensatora, okreœlaj¹cego opóÿnienie uk³adu. Je eli sygna³ wyjœciowy ze wzmacniacza b³êdu nie osi¹gnie prawid³owej wartoœci zanim napiêcie na kondensatorze osi¹gnie wartoœæ 0.V, to stan ten zostaje zapamiêtany i tranzystor wyjœciowy zostaje wy³¹czony, a czas zw³oki jest ustawiany na 00%. Tabela. Opis wyprowadzeñ uk³adu AN0SH Nr wypr. Symbol Opis CLM Wejœcie, które wykrywa stan przeci¹ enia tranzystora kluczuj¹cego. Sygna³ o przeci¹ eniu jest pobierany z rezystora o ma³ej wartoœci, w³¹czonego miêdzy napiêcie zasilania a to wejœcie. Je eli napiêcie na n. obni y siê o 00mV lub wiêcej w stosunku do napiêcia zasilania Vcc, to tranzystor wyjœciowy zostaje wy³¹czony w bie ¹cym cyklu, powoduj¹c skrócenie czasu w³¹czenia. RT Wejœcie, do którego pod³¹czany jest rezystor okreœlaj¹cy czêstotliwoœæ pracy uk³adu. CT Wyjœcie, do którego pod³¹czana jest pojemnoœæ okreœlaj¹ca czêstotliwoœæ pracy uk³adu. S.C.P. Wyjœcie, do którego pod³¹czana jest pojemnoœæ okreœlaj¹ca sta³¹ czasow¹ uk³adu miêkkiego startu i timera-zatrzasku uk³adu zabezpieczenia przeciwzwarciowego. DTC Wejœcie, do którego pod³¹czony jest rezystor równolegle z kondensatorem. Elementy te okreœlaj¹ czas zw³oki stopnia wyjœciowego i okres miêkkiego startu. FB Wyjœcie wzmacniacza b³êdu. Równolegle po³¹czony kondensator i rezystor w³¹czony miêdzy wyjœcie FB a wejœcie IN- determinuje wzmocnienie i charakterystykê czêstotliwoœciowo-fazow¹ uk³adu. IN- Wejœcie odwracaj¹ce wzmacniacza b³êdu. Masa. 9 Out Wyjœcie typu otwarty kolektor o maksymalnej wydajnoœci 00mA. 0 Vcc Zasilanie uk³adu (. V).
AN0SH FB VCC 0 VREF 0.V CLM - AN0SH VREF S R Latch RT VREF DTC - PWM CT RT OSC 9 Out IN- Error amp. - S.C.P. comp. - RT - VREF 0.V S R Latch R S Q U.V.L.O. 0.V.90V S.C.P. Rys.. Schemat blokowy uk³adu AN0SH. In k Out V SBD k 00k VCC 0 Out 9 IN- 0.00µ FB AN0SH f = 00kHz Du max = 0% R DTC = 0k CLM RT CT S.C.P. DTC k 0p 0.0µ 0.0µ 0k Rys.. Aplikacja uk³adu AN0SH w przetwornicy obni aj¹cej napiêcie.
AN0SH In SBD 0k Out V 0k 00k VCC 0 Out 9 IN- 0.00µ FB AN0SH f = 00kHz Du max = 0% R DTC = 0k CLM RT CT S.C.P. DTC k 0p 0.0µ 0.0µ 0k Rys.. Aplikacja uk³adu AN0SH w przetwornicy podwy szaj¹cej napiêcie. Wy³¹czenie W³¹czenie w nastêpnym cyklu Przebieg trójk¹tny (CT). V Wyjœcie wzm. b³êdu (FB) 0. V Kolektor tranzystora wyjœciowego (Out) wysoki niski Wejœcie ochrony przeci¹ eniowej (CLM) V CC V CC -00mV Detekcja przeci¹ enia Ustawienie zatrzasku Sygna³ ustawiania zatrzasku T DLY : czas opóÿnienia wysoki niski Sygna³ zerowania zatrzasku Zerowanie zatrzasku wysoki niski Rys.. Ilustracja dzia³ania zabezpieczenia przeci¹ eniowego w ka dym impulsie.
AN0SH 9 V CC (0V -->.V) czas narastania t r (V CC ) >= 0µs typowo.v odblokowanie uk³adu Napiêcie zasilania (Vcc) Napiêcie odniesienia Ÿród³a wewnêtrznego Wyjœcie wzmacniacza b³êdu (FB). V. V W³¹czenie zasilania Przebieg trójk¹tny (CT) napiêcie na DTC.90 V.0 V 0.0 V 0.0 V wysoki napiêcie na S.C.P. Przebieg wyjœciowy (Out) Miêkki start Maksymalne wype³nienie niski Rys.. Przebiegi ilustruj¹ce dzia³anie komparatora PWM. Wewnêtrzne napiêcie odniesienia. V Poziom wyzwalania uk³adu przeciwzwarciowego Poziom wyzwalania komparatora.90 V Napiêcie okreœlajace czas zw³oki (V DT) Wyjœcie wzmacniacza b³êdu (FB) Przebieg trójk¹tny (CT).0 V 0.0 V Przebieg wyjœciowy (Out) Napiêcie nas.c.p. Wyjœcie komparatora uk³adu przecizwarciowego t PE wysoki niski 0. V 0.0 V wysoki niski Rys.. Przebiegi ilustruj¹ce dzia³anie uk³adu przeciwzwarciowego.
0 AN0SH AN0SH sterownik przetwornicy DC-DC Uk³ad AN0SH jest jednokana³owym sterownikiem przetwornicy DC-DC, bazuj¹cym na metodzie modulacji szerokoœci impulsu (PWM). Mo e on pracowaæ w uk³adach obni aj¹cych lub podwy szaj¹cych napiêcie wejœciowe, jak równie w aplikacjach, gdzie wymagane jest odwrócenie polaryzacji napiêcia. Podstawowe cechy uk³adu: szeroki zakres napiêcia zasilania (od.v do V), ma³y pobór pr¹du (typowo.ma), du y zakres czêstotliwoœci pracy (od khz do 00kHz), wbudowany uk³ad pamiêciowy zabezpieczenia zwarciowego, uk³ad ochrony podnapiêciowej (U.V.L.O.), precyzyjne Ÿród³o napiêcia odniesienia (.V), wyjœcie typu otwarty kolektor, du y zakres pr¹du wyjœciowego (00mA), maksymalny wspó³czynnik wype³nienia 90% ±%, produkowany w 0-koñcówkowej obudowie do p³askiego monta u z rastrem 0.mm (SSOP00-P-0). VCC VREF CT RT 0.V Reference supply.v (allowance: %) AN0SH Triangular wave OSC.V 0.V - PWM comparator Out IN IN- 9 FB 0 Error amp. - S.C.P. comp..v - Clamp I VREF.V - - S R R O Latch U.V.L.O. S.C.P. Rys.. Schemat blokowy uk³adu AN0SH. Tabela. Opis wyprowadzeñ uk³adu AN0SH Nr wypr. Symbol Opis CT Pod³¹czenie kondensatora uk³adu oscylatora. RT Pod³¹czenie rezystora uk³adu oscylatora. S.C.P. Wyprowadzenie do pod³¹czenia kondensatora ustalaj¹cego sta³¹ czasow¹ uk³adu przeciwzwarciowego. Masa. Out Wyjœcie typu otwarty kolektor. Vcc Zasilanie. V REF Wyjœcie napiêcia odniesienia. IN Wejœcie nieodwracaj¹ce wzmacniacza b³êdu. 9 IN- Wejœcie odwracaj¹ce wzmacniacza b³êdu. 0 FB Wyjœcie wzmacniacza b³êdu.
AN0SH 0k VCC 000p k k 0.µ k Vo V FB 0 IN- 9 IN VREF VCC SBD k AN0SH CT RT 00p S.C.P. k 0.µ Out Rys.. Aplikacja uk³adu AN0SH w przetwornicy obni aj¹cej napiêcie. VCC 0k 0k 000p k 9k k 0.µ SBD Vo -V FB 0 IN- 9 IN VREF VCC AN0SH CT RT 00p S.C.P. k 0.µ Out Rys.. Aplikacja uk³adu AN0SH w przetwornicy odwracaj¹cej polaryzacjê napiêcia.
AN0SH Czas narastania V t r (V REF) >= 0µs REF odblokowanie uk³adu typowo.v Napiêcie zasilania Vcc Napiêcie odniesienia Vref. V. V W³¹czenie zasilania Przebieg trójk¹tny (CT) Wyjœcie wzmacniacza b³êdu (FB) Napiêcie czasu martwego (V DT). V.0 V. V 0. V Napiêcie na wypr. S.C.P. Przebieg na kolektorze tranzystora wyjœciowego (Out) Miêkki start Maksymalne wype³nienie 90% Rys.. Przebiegi ilustruj¹ce dzia³anie komparatora PWM. wysoki niski Napiêcie odniesienia VREF Poziom wyzwalania uk³adu przeciwzwarciowego Poziom wyzwalania komparatora Napiêcie na S.C.P. Napiêcie czasu martwego (V DT) Wyj. wzmacniacza b³êdu (FB) Przebieg trójk¹tny (CT) Kolektor tranzystora wyjœcioweg (Out). V. V.0 V. V 0. V 0.0 V wysoki niski Wyjœcie komparatora uk³adu przeciwzwarciowego t PE wysoki niski Rys.. Przebiegi ilustruj¹ce dzia³anie uk³adu przeciwzwarciowego.
AN0N AN0N wielowyjœciowy regulator napiêæ zasilaj¹cych W³aœciwoœci zakres napiêæ pracy: Vcc = 0.V V, ma³y pobór pr¹du: Icc =.ma (typ.), wbudowane uk³ady ochrony przepiêciowej i przeciwzwarciowej, napiêæ wyjœciowych o parametrach pokazanych w tabeli. Tabela. Napiêcie wyjœciowe Maks. pr¹d obc. Stabilnoœæ wejœcia (maks.) Stabilnoœæ obci¹ enia (maks.) Uk³ad ochrony przeciwzwarciowej przepiêciowej Funkcja ON/OFF wyjœcia Output V 00mA 00mV 00mV wbudowany wbudowany wbudowana Output V 00mA 0mV 0mV wbudowany wbudowany wbudowana Output 0V ma 00mV 00mV Output V 0mA 00mV 00mV wbudowany wbudowany Output V 0mA 00mV 0mV wbudowany wbudowany Overvoltage Protection Circuit () Logic Circuit Reference Voltage Generator Comparator () Comparator () Output Circuit V () Overvoltage Protection Circuit () Output Circuit 0V () Output Circuit V () Output Circuit V () Output Circuit V () 9 0 VREF VCC Cont. Cont. V0 VCC V0 V0 V0 V0 (.V) NC OUT OUT OUT OUT OUT VCC Vcont. Vcont. Rys.. Schemat blokowy i aplikacyjny uk³adu AN0N.
AN0N Tabela. Opis i funkcje wyprowadzeñ Nr Symbol Napiêcie Funkcja Vref typ..v napiêcie odniesienia dla uk³adów wewnêtrznych i monitorowania Vcc typ..v napiêcie zasilaj¹ce Cont. napiêcie steruj¹ce do prze³¹czania FM/AM Cont. napiêcie steruj¹ce do prze³¹czania FM/AM V0 V napiêcie wyjœciowe V masa Vcc typ..v napiêcie zasilaj¹ce V0 0V napiêcie wyjœciowe 0V 9 V0 V napiêcie wyjœciowe V do zasilania toru FM 0 V0 V napiêcie wyjœciowe V do zasilania toru AM V0 V napiêcie wyjœciowe V NC niepod³¹czone Input Voltage Batt..V Input Voltage Acc.V Control Input Power ON Control Input Band Output FM V Output AM V Output VAR 0V Output VDD V Output CE V Rys.. Przebiegi czasowe na wyprowadzeniach uk³adu AN0N.
BA9 BA9 uk³ad zasilania samochodowego systemu audio Uk³ad BA9 stanowi system sterowania zasilaniem poszczególnych bloków toru fonii w samochodzie. Zawiera on zabezpieczenia przed uszkodzeniem spowodowanym zwarciem na wyjœciu oraz przekroczeniem napiêcia zasilania. Zasilany jest napiêciem 0 V, a moc, która mo e siê na nim wydzieliæ wynosi W. BA9 REGULATOR - ZABEZPIECZENIE NADPR DOWE - - - N.C. MODE MODE STB VDD.V AMP V CC ANT COM.V AM.V FM.V Rys.. Schemat blokowy. Tabela. Opis wyprowadzeñ uk³adu BA9 Nr nó ki Symbol Funkcja N.C. Niepod³¹czona. MODE SW Wyjœcie napiêcia V. Zasila ono blok AM i ANT. MODE SW Wyjœcie napiêcia V. Zasila ono blok AM i FM. STAND BY Je eli napiêcie standby jest równe 0V, to na wyjœciu pojawia siê tylko napiêcie V DD. Z kolei, gdy na nó ce tej jest napiêcie V, wówczasw³¹czones¹wyjœciacomiam. V DD output Wyjœcie napiêcia.v przeznaczone do zasilania mikrokontrolera. Maksymalny pobór pr¹du z tego wyjœcia wynosi 00mA. AMP output W³¹czenie zewnêtrznego wzmacniacza. V CC Zasilanie (z baterii, akumulatora lub prostownika). ANT output W³¹czenie zasilania uk³adu steruj¹cego wysuwaniem anteny. 9 COM output Wyjœcie napiêcia.v. Maksymalny pr¹d tego wyjœcia wynosi 0mA. Napiêciem tym mo na zasiliæ miêdzy innymi magnetofon, korektor dÿwiêku lub uk³ady regulacji balansu i barwy tonu. 0 AM output Wyjœcie napiêcia.v, maksymalny pr¹d tego wyjœcia wynosi 0mA. Napiêcie z tego wyjœcia s³u y do zasilania odbiornika AM. FM output Wyjœcie napiêcia.v, maksymalny pr¹d tego wyjœcia wynosi 0mA. Napiêcie z tego wyjœcia s³u y do zasilania odbiornika FM. Masa.
BA9 STB CPU MODE MODE IGN V DD FM AM B/T MAIN AMP CS N.C. MODE MODE STB V DD BA9 AMP ANT V CC COM AM FM Acc KEY BATT 0µ0µ 0µ 0µ 0µ M AUTO ANT Rys.. Przyk³adowy schemat aplikacyjny. BACKUP V DD output STAND BY COM output AMP output MODE MODE FM output AM output ANT output Rys.. Zale noœci pomiêdzy napiêciami na wyjœciach.
BA9 ACCIN R90 0K R9 0K C9.B ACC B D90 SR9-00. D90 MA0-M (QZ) R90 0K R90 0K R90 K 0 0 - - 0 0. 0 - - R909 K Q90 FMG9A-T ACC CHECK Q90 FMW-T- BATT CHECK NC MODE MODE STB BUB AMPB VCC ANTB COMV AMV FMV 9 0. (.) <0>...... (.) <0>. 0. (.) <0> 0. (0) <0>. B BATT D90 SR9-00 TUNON FM_ON PW_ON C90 0 V C909 0 V C90 0 V C90 0 V C90 0 V C90 0 V C90 0 V R90 K IC90 S-00AN-D-T RESET R9 00K C90 0.F.V..9 C90 00 V R90 0K D90 MA0-M (QZ) BU_IN C90 0. IC90 BA9-V POWER SUPPLY B L0 µh B R9 D90 BAP0K-T- 0 RESET B Rys.. Aplikacja BA9 w odbiorniku samochodowym CDX-0RDS firmy Sony.
- BA9 BA9 system zasilania urz¹dzeñ audio Uk³ad BA9 dostarcza na swoich wyjœciach nastêpuj¹ce napiêcia: dwa napiêcia V, dwa napiêcia V, jedno napiêcie.v. Precyzjê napiêæ wyjœciowych zapewnia pod³¹czenie zewnêtrznych Ÿróde³, które s¹ napiêciami referencyjnymi (odniesienia). Tylko napiêcie V AUDIO i.v maj¹ wewnêtrzne Ÿród³a napiêcia odniesienia. Uk³ad ten wyposa ony jest równie w obwód zabezpieczaj¹cy go przed uszkodzeniem w przypadku zwarcia. Za poœrednictwem uk³adu BA9 mo na z jednego Ÿród³a zasilaæ kilka odbiorników, na przyk³ad mog¹ to byæ nastêpuj¹ce urz¹dzenia systemu audio: magnetofon, tuner, odtwarzacz CD, przedwzmacniacz. Minimalne napiêcie zasilania tego uk³adu wynosi.v, a wartoœæ maksymalna tego napiêcia to V. Natomiast w stanie standby maksymalny pobór pr¹du jest równy 0μA. - - - - VREF Vcc Vcc Vcc Vcc Vcc VREF 9 0 CDV CDV AudioV C RadioV REF Mode SW LIMIT.V Vcc Stb P.C Gnd V V.V V Rys.. Schemat blokowy uk³adu BA9. Tabela.Wartoœci napiêæ wyjœciowych Napiêcie wyjœciowe Wartoœæ [V] Min. Typ. Maks. Vo (.V limit) przy pr¹dzie 0mA... Vo (AUDIO V) przy pr¹dzie 0mA..0. Vo (CD V) przy pr¹dzie 00mA..0. Vo (CD V) przy pr¹dzie 0mA.9.0. Vo (RADIO V) przy pr¹dzie 0mA.9.0.
BA9 9 Vcc VREF STB MODE SW.V.V LIMIT output (.V) AUDIO output (V) CD output (V) CD output (V) RADIO output (V) POWER CONTROL Rys.. Zale noœci czasowe w uk³adzie BA9. LINE IN R/P AMP LINE AMP GEQ POWER 0µ V 00µ 0V Tuner 00µ V µ V µ V C TUNER CDV CDV MODE SW AUDIO BA9 Vcc P.C LIMIT REF STB VREG (REF) Vcc ON, OFF 0µ V CD SV Line MOTOR DRIVE System control SV BACK UP M M Remote control Rys.. Schemat aplikacyjny uk³adu BA9.
0 BA9 FOR ONLY E, EB areas 9 0 9 0 W0 W0 ST R SW0- C ST 00k MONO R.k IC0 AN R 00k POWER AMP LCH RCH 9 0 Q0 SCQTA 0V MUTING.9V.0V.V 0V.V.V.V 0.V 0V 0.V 0.V.V C 0V 0.V C 0V 0V C 0V C 00 C K0p 0V Q0 C 0V00 SCQTA.V C K0p MUTING C V0 C 0V.V R9.k 0.V D0 RVDSSTA 0V R k R k C9.V00 CP0 0.V R.k R k C 0V R k R k C 0V. - FOR ONLY E, EB areas JK0 HEADPHONES., - L0 R. C 0V000 C 0V0000 D0 RVDMTZRTA L0 C0 V00 POWER SUPPLY BNAMTA Q0 IC0 BA9 REGULATOR R 0 P. CNT STBY VCC V LIN MODE SW V. REF () TUNER V FILTER AUDIO V CD V CD V R 0 9 0 0V 0.V.0V.V.0V 0.V.0V <.0V> (.0V).V.9V ((.9V)) ((.9V)) R. R. C M0. C M0. R 0.0V.V Q09 SCFTA D REGULATOR.0V R0 00 R k C V00 C V0 C V D0 MA0N-MTA C V C 0V00 Rys.. Fragment schematu przenoœnego zestawu audio Panasonic RX-DT0.
BA90-V regulator napiêæ 0V/9V/V/V BA90-V BA90-V REGULATOR EXT RESET Overvoltage protection circuit K K 9 0 RESET COMP VDD.V CD V EXT ACC AUDIO 9V CTRL VCC ILM 0V AJ Tabela. Rys.. Schemat blokowy uk³adu BA90-V. Opis i funkcje wyprowadzeñ uk³adu BA90-V Nr Symbol Funkcja RESET Jeœli napiêcie na wyprowadzeniu VDD output spadnie poni ej V, wyprowadzenie to (RESET) przyjmuje stan niski. EXT output To napiêcie wyjœciowe przyjmuje poziom o oko³o 0.V ni szy od poziomu na wyprowadzeniu VCC (n.9). Maksymalny pr¹d wyjœciowy jaki mo e byæ pobrany z tego wyprowadzenia wynosi 00mA. COMP output Napiêcie zasilaj¹ce dla bloku ACC. Napiêcie wyjœciowe jest o oko³o 0.V ni sze ni na wyprowadzeniu (VDD). Maksymalny pr¹d wyjœciowy wynosi 00mA. ACC Sterowanie wyjœciem COMP (n.) przez doprowadzone napiêcie. VDD output Napiêcie wyjœciowe wynosi.v, maksymalny pr¹d 00mA. To napiêcie przeznaczone jest do zasilania mikrokontrolera. Ilekroæ napiêcie zasilaj¹ce zostaje pod³¹czone do uk³adu, wyjœcie to staje siê aktywne. AUDIO output Wyjœcie napiêcia 9.0V o maksymalnym poborze pr¹du wynosz¹cym 00mA. To napiêcie przeznaczone jest do zasilania uk³adów audio. CD output Wyjœcie napiêcia.0v o maksymalnym poborze pr¹du wynosz¹cym A. To napiêcie przeznaczone jest do zasilania uk³adów CD. CTRL Selektor wyjœæ CD, AUDIO, ILM i EXT. 9 VCC Pod³¹czone do Ÿród³a zasilania (na przyk³ad akumulatora). 0 ILM output Wyjœcie napiêcia 0.0V o maksymalnym poborze pr¹du wynosz¹cym 00mA. Napiêcie wyjœciowe jest regulowane. AJ Wyprowadzenie do regulacji napiêcia wyjœciowego na n.0 (ILM output) poprzez pod³¹czenie jego przez rezystor do wyprowadzenia ILM (n.0) lub do masy. Masa
BA90-V R90 0K R90.K AJ 0V MEMORY.IN CTRL CDV 9V VDDV ACC.IN ACCV IC9 BA90-V REMOTE RESET 9 0 0V 0.0V.V.V (.V) 9.V.V.V.0V.V R90 0 MAWA D909 C90 0 C90 0 0 C9 0 0V Q9 SB09A.0V.V.9V Q9 UN C90 0.0 C 0.0 Q UN 0V.V.V D MAWK C. D9 MAWA-X R9 R9 K R9 K 0V.V Q9 UN 0V C9 0.0 0V C90 C90 0 C90 0 0.0V.0V Q90 SB09A.V R90 K R90.K 0V.V Q90 UN 0V Rys.. Aplikacja uk³adu BA90-V w radioodtwarzaczu samochodowym z odtwarzaczem CD KD-SR firmy JVC.
BAA regulator napiêcia BAA BAA V REG ERROR AMP IN (-) 9V FILTER 9V STOP () ERROR AMP IN () V OSC DIS CHARGE 9 V REG Q Q F F 0 / V REG ERROR AMP IN () 9V () 9V DRIVE V DRIVE OSC CAP. V CC Rys.. Schemat blokowy. V CC µf 0µF 00µH 0µH 9V OUT.µF V REG V REF K.K.K 0µF 0µF 00K K 0K.V.K mh 00µF K V OUT K.K K 000pF K OSC 0 K BAA 9V STOP 9 Rys.. Przyk³adowa aplikacja.
BAA C 0.0 00 C 0.0 00 C 0.0 00 D BB C 0.0 00 C 0.0 00 Q SA00OY R K C 00 R 0 C 0 SC O. K 0. R 0 FR K.0 PTH R0 TS=00 C R D.K DQO C 0 R.K L T m C R9 9K R9 K F T.A CN. VAC 9. VAC D HZA OMR R K W C C0.... 0... 9 V V REG COMP COMP OSC Vcc 0... IC.... BAA R0 K R 0K M C9 0.00 C 00P R 0 R.K R.K R.K TS P.V ADJ C Rys.. Aplikacja uk³adu BAA w magnetowidzie VR9 firmy Dual.
BAA F T0 ma C 0 C 0 L R.K C 00 C R0 00P TS=00 C PTH ADJ.. Q SBPQ D DQ0. L 0 C 00 0 SA0Y.. OMR R 0 W IN.V C 00P C R 0K.0V ADJ IC TA009AP OUT 9.V 9V REG C L R K R 0K D E D E Q SAAF..0 R9.K C 00 0. R0 0 C 0. TP SWD V TP SWD V D DAN0. 9..0 D9. E.... CN SWD CN SWD SWD 9 0 CN UNSW V 9V V V SWD V SWD 9V SWD V UNSW V V (DRUM) OPERATE ON To 0 TERMINAL CN To 0 VIDEO CN9 From / To 0 MECHACON CN0 Rys.. Aplikacja uk³adu BAA w magnetowidzie VR9 firmy Dual (cd.).
BA900A/AF/AFV BA900A/AF/AFV sterownik przetwornic DC-DC Uk³ad BA900 jest sterownikiem przetwornic DC/DC, który wykorzystuje technikê modulacji szerokoœci impulsów. Cechy charakterystyczne uk³adu: mo e pracowaæ jako przetwornica podwy szaj¹ca, obni aj¹ca i odwracaj¹ca, ma³y pobór pr¹du (typowo.ma), szeroki zakres czêstotliwoœci pracy (od.khz do 0kHz), wbudowane Ÿród³o napiêcia odniesienia ( typowo.v), niskie minimalne napiêcie zasilaj¹ce (minimum.v), kontroler czasu martwego ogranicza dzia³anie podczas przeci¹ enia. Uk³ad produkowany jest w trzech wersjach obudowy: BA900A DIP- (.mm), BA900AF SOP- (.mm), BA900AFV SSOP-B (0.mm). NON INVERT INVERT POWER INPUT / Vref INPUT Vref SW N.C. VCC 0 9 Error Amp Triangle Oscillator 0K 0K PWM Comparator Vref Voltage Regulator BA900A BA900AF RT CT OUT N.C. D-TIME CONT FEED BACK Rys.. Schemat blokowy uk³adu BA900. wyjœcie wzmacniacza b³êdu czas martwy wyjœcie komparatora PWM H L kolektor tranzystora wyjœciowego H L Rys.. Przebiegi ilustruj¹ce dzia³anie uk³adu BA900.
BA900A/AF/AFV Step down converter VIN R9 K SW 0 C9 000P R K C 0µ Q SB009 L R 0 V 0µH VOUT C, C 0µ D RB00A R K C 0P R K C R.K 0.0.V 0K 0K.9V Voltage Regulator ERROR AMP Vref Triangle Oscillator BA900A BA900AF BA900AFV PWM COMPARATOR 9 N.C. N.C. R 0 L: RCH- K (Sumida Electronics) C µ R K R 0K Rys.. Aplikacja uk³adu BA900 w przetwornicy obni aj¹cej. Inverting converter VIN R9 K SW 0 C 000P R 0K C 0µ Q SB009 VOUT D RB00A C, C 0µ R 0 L 0µH R K C 0P R K C R.K 0.0.V 0K 0K.9V Voltage Regulator ERROR AMP Vref Triangle Oscillator BA900A BA900AF BA900AFV PWM COMPARATOR 9 R 0 L: RCH- 0K (Sumida Electronics) C µ R K R 9K Rys.. Aplikacja uk³adu BA900 w przetwornicy odwracaj¹cej.
BA900A/AF/AFV R 9K C 0P R.K C R.K 0.0 Step up converter VIN.V 0K 0K.9V R K Voltage Regulator ERROR AMP SW Vref 0 C 000P Triangle Oscillator PWM COMPARATOR R0 0K C 00µ BA900A BA900AF BA900AFV 9 R9 0 Q SB009 R 0 L µh R R 0 L: RCH- K (Sumida Electronics) RB00A D Q SD0 V VOUT C, C 0µ C µ R 0K R 9K Rys.. Aplikacja uk³adu BA900 w przetwornicy podwy szaj¹cej.
DM0 9 DM0 - regulator napiêcia CN0 TAB CN0 P AC L OUT NC AC L OUT TO J BOARD CN9 TH0 T0 :LFT C0 0.00 0V C0 0.00 0V C0 0p 0V C0 C0 0p 0p 0V 0V AC L NC AC N VDR0 R0 0k C0.0 C0.0 0V F0.A RY0 C 0. L.µH R 0k CN0 P WHT :VH AC INLET D0 DSB0L AC RECT R 0k :RN R 0k :RN R 0k :RN R0 0 R k D RDESB R 0k C0.0 00V R 0k :RN Q0 SK9 BOOST CONV OUT R R k C R 0. 0k :PT :RN D RDESB Q0 SCA RELAY DRIVE R 0k :CHIP RY0 VDR0 DGC NC NC DGC C DGC k R0 0. W :RS R 0k :RN CN0 0P B-TO-B L0 0 9 DRIVE I SENSE VCC VSENSE LSENSE AC SENSE OVP 9 LVP 0 TO GA BOARD CN0 S CN0 P WHT :VH R9 D9 SS9 THP0 V FB 0.µH R 0k R 0. W :RS Q90 SCA RELAY DRIVE C9 0. R9 :PT 0k :CHIP R. R9 k FB0 0.µH R D RMA D DL0 R9 0k :RN R0 0k R 0k V V C 00 V R C V R PH0 PCFY C 0 0V C0 00 V R R 0k :RN R 0k :RN R 0k :RN R 0k :CHIP R9 k :RN I 0k :CHIP R0 0. :RF R 00k W :RS R 00k W :RS R 0k Q SA0AK VCC SW R D O G R 00 IC0 TOPY REG SW FB 0.µH R k R 0k Q SCA REG SW R 0k :CHIP 0k MA :CHIP R9 k Q SA09A REG SW D0 PKE00AG D0 MA. :FPRD D AG0AV0 Q0 C MX0AB-F 0p REG OUT kv START - UP :HR T0 SRT C0 0p kv D RGP0JPKG R 00k C9 0p 00V C9 00 0V R :C CN P WHT :S-MICRO TO D BOARD Rys.. Aplikacja w monitorze GDM-00PS/00PST/00PST9 z chassis N firmy Sony.
0 DM0 C F 0p kv :HR R 00k C9 0p 00V C9 00 0V L9 µh C90 V R 0 :CHIP R9 00k W :RS R. W :RS C 0. :MPS R0 00k W :RS R. :RF VDR0 R. W :RS C 0. :MPS C 0. :MPS C 0p kv D9 DLC0N C9 0. C 0.0 0V C 0. :MPS R k R k IC9 µpc09j-t REG T0 PIT D DNL0 T PRT 9 0 PS.0A PH0 PCFY R 0 R 0k :CHIP R9 0. IC90 SI-00F HEATER REG C9 V C D SS9 C0 0.0 R9 0 R9 0 D IC0 DM-0 00V REG DNL0-TR D0 DSBL0 00V REG C 0 C 00p C 0 00V 0 L0 µh L µh D L µh DSMTA C9PS REG() 00.0A D DSMTA REG(-) D SS9 R k R9 0k R99 k Q9 SA0AK HEATER SW C. 00V D DSBS V REG L µh C 00 RC R k. 0k :CHIP :CHIP R R9 D9 0k R k :CHIP C. C C 00 C MA C0 00 Q SA09A POWER SW C. Q SA09A PROTECT R 0. :FPRD 0V D SS9 R 00 :CHIP STBYV 00V Q SC POWER SW C 0.0 :PT R k :CHIP R k :CHIP R 0k :CHIP V -V D RDESB D MA D0 MA PS0.0A PS.0A Q0 SCK PROTECT R9 0k R0 0k :CHIP R V V G (POWER SUPPLY) CN P WHT :S-MICRO H CENT H H CENT N H CENT L 00V 00V NC 0V 9 V 0 -V TO D BOARD CN0 00V NC 0V V STBYV NC 9 HEATER CN 9P WHT :S-MICRO TOAor A BOARD CN0 CRO BOARD CN0 DGUS SW POWER SW HEATER SW STBYV Uk³ad Nó ka Napiêcie Uk³ad Nó ka Napiêcie Uk³ad Nó ka Napiêcie Uk³ad Nó ka Napiêcie.V.V.V B -V IC0.V.V 0.V C 99.VV PH0 PH0 IN.V.V 0V IC0 Q0 B 9.V OUT 0V.V 0.V C 0V V G.V B.V E 99.V IC90. Q0 D 0.V Q C.V B -.V. S 0.V Q E.V C -V
FAx FA0BP(S), FABP(S), FAP(S), FAP(S), FAP(S), FAP(S) sterowniki zasilaczy impulsowych Uk³ady serii FAx steruj¹ tranzystorem kluczuj¹cym typu MOSFET w przetwornicach forward i flyback. Mo liwa jest praca w szerokim zakresie czêstotliwoœci, bo od khz do 00kHz. FB BIAS k OFF.V - 0.V Q.0V Zn Dmax (%, 0%) - -.V CS CT RT 0. 0. IS() Rys.. Schemat blokowy uk³adów: FA0BP(S), FABP(S), FAP(S), FAP(S). - -- - PWM OSC 0.C.P 0µA R Q S F.F U.V.L.O VCC OUT BIAS OFF.V - Zn - - CS CT RT 0. 0..0V OSC 0µA U.V.L.O VCC k Q Dmax (%, 0%).V - -- PWM OUT FB -0.V IS(-) - 0.C.P R Q S F.F Rys.. Schemat blokowy uk³adów FAP(S) i FAP(S).
FAx Tabela. Opis wyprowadzeñ uk³adów: FA0BP(S), FABP(S), FAP(S), FAP(S) Nr nó ki Symbol Funkcja RT FB Rezystor oscylatora. Wartoœci rezystora RT i kondensatora CT decyduj¹ o czêstotliwoœci wewnêtrznego generatora. Sprzê enie zwrotne.elementy w tej ga³êzi zapobiegaj¹ powstawaniu paso ytniczych oscylacji. IS () Wejœcie uk³adu detekcji przekroczenia ustalonej wartoœci pr¹du. Masa OUT Wyjœcie VCC Zasilanie CT CS Kondensator oscylatora. Wewnêtrzny oscylator generuje przebieg pi³okszta³tny przez ³adowanie i roz³adowaniect. Amplituda przebiegu zawiera siê miêdzy V a V. Uk³ad ³agodnego startu i sterowanie funkcj¹ ON/OFF. Po w³¹czeniu zasilania wewnêtrzne Ÿród³o pr¹dowe (0µA) zaczyna ³adowaæ kondensator pod³¹czony do tej nó ki. Je eli napiêcie na tym kondensatorze jest w przedziale 0.9.9V (dla uk³adów FA0//) lub 0.9.V (dla FA//) uk³ad jest w trybie ³agodnego startu. W przypadku spadku napiêcia na wyjœciu napiêcie na tej nó ce wzrasta do V. Wewnêtrzny komparator po wykryciu na n. napiêcia przekraczaj¹cego V powoduje wy³¹czenie impulsów wyjœciowych. Uk³ad mo e byæ wy³¹czany sygna³em zewnêtrznym, który spowoduje obni enie napiêcia nanó ce poni ej 0.V. Tabela. Opis wyprowadzeñ uk³adów: FAP(S) i FAP(S) Nr nó ki Symbol Funkcja RT Rezystor oscylatora (wiêcej informacji patrz tabela ) FB Sprzê enie zwrotne (wiêcej informacji patrz tabela ) IS (-) Wejœcie uk³adu detekcji przekroczenia ustalonej wartoœci pr¹du Masa OUT Wyjœcie VCC Zasilanie CT Kondensator oscylatora (wiêcej informacji patrz tabela ) CS Uk³ad ³agodnego startu i sterowanie funkcj¹ ON/OFF (wiêcej informacji patrz tabela ) Tabela. Ró nice miêdzy uk³adami serii FAx Uk³ad Maks. wspó³. wype³nienia Pol. detekcji nadpr¹dowej UVLO (typ.) Próg w³¹czenia Próg wy³¹czenia Maks. pr¹d wyjœciowy Zastosowanie FA0BP(S) % V.V.A Przetwornica typu forward FABP(S) 0% V.V.A Przetwornica typu flyback FAP(S) % -.V.V.A Przetwornica typu forward FAP(S) 0% -.V.V.A Przetwornica typu flyback FAP(S) %.V.V.0A Przetwornica typu forward FAP(S) 0%.V.V.0A Przetwornica typu flyback
FAx ERC-0 ERA9-0 0.µ CS CT VCC OUT BIAS - - 0p OSC U.V.L.O - -- k V µ 0µ ERC-0 ERA9-0 00 k 0.0µ ESAD9M-0 0V 0A SK9 0. 0p 0 PC PC TL k k k k k 00µ O.C.P RT 0.0µ k FB PC IS() 00p k 0 Rys.. Schemat aplikacyjny uk³adu FA0B. ERA9-0 ERA9-0 0.µ CS CT VCC OUT BIAS - - 0p OSC U.V.L.O - -- k V µ 0µ 0µ ERA-0 ERA9-0 00 00k SK0 0.0µ YG0C0R 0. 0p 0 00µ * PC PC TL k 0k k k k V A O.C.P RT 0.0µ k k FB PC IS() 00p 0 Rys.. Schemat aplikacyjny uk³adu FAB.
FAx Example offa application circuit ERA-0 * ERC-0 ERA9-0 0.µ BIAS CS CT VCC OUT OSC U.V.L.O - -- - - k µ V µ 0p ERA-0 0k 0.0µ SK00 0. ERC-009 * PC PC k k TL k k k 00µ V A O.C.P RT 0.0µ FB IS(-) k k PC 00p 0 Rys.. Schemat aplikacyjny uk³adu FA. ERA-0 * ERA9-0 0.µ BIAS CS CT VCC OUT - - 0p OSC U.V.L.O - -- k V µ µ 0k ERD-0 0.0µ ERC-009 SK00 0. 00µ PC PC k k k k TL k.v.a O.C.P RT 0.0µ FB IS(-) k k PC 00p 0 Rys.. Schemat aplikacyjny uk³adu FA.
FAx ERA-0 * ERA-0 ERA9-0 PC 9k 0p k V µ µ ERA-0 0k 0.0µ ERC-009 * SK00 PC PC k k k k 00µ k V A 0.µ BIAS CS CT VCC OUT - - OSC U.V.L.O - -- 0. TL k PC PC V O.C.P RT 0.0µ FB IS() k k PC 00p 0 Rys.. Schemat aplikacyjny uk³adu FA. Example of FA application circuit ERA-0 * ERA9-0 k µ 0k 0.0µ ERC-009 00µ k k.v.a 0.µ BIAS CS CT VCC OUT - - 0p OSC U.V.L.O - -- V µ ERA-0 SK00 0. PC PC k k TL k O.C.P RT 0.0µ FB IS() k k PC 00p 0 Rys.. Schemat aplikacyjny uk³adu FA.
FSM00 FSM00 sterownik zasilaczy impulsowych # Soft Start # Vcc # DRAIN FSM00 OSC Internal Vias Vref UVLO PWM Comparator S Q # Feedback R Ifb Vref Vref R Vfb offset R Ron Roff Vsd Vcc Vovp Idelay Vcc Reset S R Q Delay 0ns Vocp Thermal Shutdown Rsense # Source Rys.. Schemat blokowy. Tabela. Opis wyprowadzeñ uk³adu FSM00 Nr nó ki Symbol Funkcja Drain Dren wewnêtrznego tranzystora kluczuj¹cego. Masa V CC Zasilanie Vfb Soft-start Wejœcie nieodwracaj¹ce komparatora PWM. Do wejœcia tego najczêœciej do³¹czony jest kolektor transoptora realizuj¹cego sprzê enie zwrotne.je eli napiêcie natejnó ce przekroczy.v, uruchomiony zostaje obwód zabezpieczeñ. Nó ka realizacji funkcji ³agodnego startu. Pojemnoœæ kondensatora do³¹czonego do tej nó ki decyduje o czasie trwania ³agodnego startu. TO-P-L. S/S. Vfb. Vcc.. Drain Rys.. Rozmieszczenie wyprowadzeñ.
FSM00 NTC FUSE 0.µF V Line Inductor V 0k W 0µF 00V 0V K W UF00 K W T T, T UF00 Line Inductor 0 0 V/A 00µF 00µF V k 0.W k 0.W UF00 FSM00 0k W Vcc GN 0 SPS 0µF 00V Drain S.S. F.B. UF00.k T T T,9 S0SCM T0,, 00µF k L 000µF.k V/A.k µf V µf 0V Q 0 0 Q KA 0 0 Rys.. Aplikacja w przetwornicy typu forward. HOT D0LC0U 0µH BD D-9 NTC 0µF 00V 00K W.nF 0V UF00 k 000µF V 000µF V V / A DC OUTPUT.nF.nF mh FSM00R SS Vcc Drain 0.µF FB VAC FUSE µf 0V nf Film UF00 0 µf 0V Opto D0SCM 000µF V.nF 0µH 00.K OPTO KA.K 0.µF monolithic 000µF 0V.K V / A DC OUTPUT PRIMARY Rys.. Aplikacja w przetwornicy typu flyback.
FSS0RCB, FSS09RCB FSS0RCB, FSS09RCB sterowniki zasilaczy impulsowych Soft start & Sync Vref FSS0RCB Burst Mode Detector Vfb<0.V Vss>V No sync Burst Mode Controller Vcc Drain Vcc good Vref 9V/V Sync Detector Vref OSC Internal Bias Vcc Vref FB I delay I FB.R R PWM S R LEB Q Q Gate driver V SD Vcc Vovp TSD UVLO Reset (Vcc<9V) S R Q Q AOCP Vocl Rys.. Schemat blokowy uk³adu FSS0RCB. Soft start & Sync Vref FSS09RCB Burst Mode Detector Vfb<=V Vss>V No sync Burst Mode Controller Vcc Drain Vcc good Vref 9V/V Sync Detector Vref OSC Internal Bias Vcc Vref FB I delay I FB.R R PWM S R LEB Q Q Gate driver V SD Vcc Vovp TSD UVLO Reset (Vcc<9V) S R Q Q AOCP Vocl Rys.. Schemat blokowy uk³adu FSS09RCB.
FSS0RCB, FSS09RCB 9 RT0 C0 00nF C0 C0.nF.nF C0 00nF C0 TNR BD0 Line Filter: LF0 C nf F0 FUSE C0 0μF 00V R0.K C0 μf 0V R0 00K C0 μf 0V C09 nf C0 0nF 0V R0. IC0 S/S Drain Vfb Vcc FSS0RCB R0 0 N90 ZD0.VZD D0 C 0.μF R0 00 R0 K/W C nf D0 D0 C μf V C μf N Rys.. Aplikacja FSS0RCB w zasilaczu o mocy wyjœciowej równej 0W (dla uk³adu FSS09RCB schemat jest taki sam). BD0 RT0 C0 nf Line Filter: LF0 C0 C0.nF.nF C0 nf R0.K C0 TNR F0 FUSE C0 0μF 00V C0 μf 0V C09 nf R0 00K/W C0 nf 0V R0 IC0 S/S Drain Vfb Vcc FSS09RCB C0 μf 0V Rys.. Aplikacja FSS0RCB R0 K/W D0 0 C nf D0 9T T T C9 C μf D0 N 0.nF T C0 C0.nF T T T.nF 0 IC0 HCAA w zasilaczu o mocy wyjœciowej równej 00W (dla uk³adu FSS09RCB schemat jest taki sam). T T C0.nF 0 9 Sync trans 0.μF 0 T 9 R0 K D0 Sync trans C 0.μF R0 0.K Q0 KSC9 R0 0.K KSC9 D0 D0 D0 D0 R0 K R0 K R0 K R0 0.K D0 D0 D0 D0 D0 C n IC0 KA(LM) R0 K R0 0.K L0 C0 μf/0v L0 C0 μf/00v L0 C0 000μF/V L0 C0 000μF/V L0 C09 000μF/V Hsync_O DCV Micro controller Off signal L0 C0 μf/00v L0 C0 μf/0v L0 C0 000μF/V L0 C0 000μF/V L0 C09 000μF/V Hsync_O DCV Micro controller Off signal C0 μf/0v C0 μf/00v 0V V C0 000μF/V C0 -V 000μF/V Regulator ouput_v On --> normal mode: Off --> off mode C0 μf/00v C0 -V 000μF/V 00mA 0V.V C0 000μF/V C0 0V μf/0v 00mA C0 V 000μF/V 00mA Regulator ouput_v On --> normal mode: Off --> off mode R0 00K C0 000μF/V.V 00mA R0.K
0 FSCM0R FSCM0R sterownik zasilaczy impulsowych FSCM0R 0./0.V V/V Vcc Drain Freq. Modulation Vcc good Vref Internal Bias Vcc Vcc OSC FB I limit I delay 0.K I FB.R Soft start R PWM S Q R Q LEB Gate driver V SD Vcc Vovp TSD Vcc good S Q R Q Vcc UV reset Rys.. Schemat blokowy. Tabela. Opis wyprowadzeñ uk³adu FSCM0R Nr nó ki Symbol Funkcja Drain Dren wewnêtrznego tranzystora kluczuj¹cego. Masa V CC rezystor z g³ównej linii zasilania. Wchwili, kiedy zasilanie uk³adu osi¹gnie V Zasilanie. Wczasie trwania ³agodnego startu zasilanie pobierane jest przez zasilany jest on z pomocniczego uzwojenia transformatora przetwornicy. Feedback (FB) I_limit Wejœcie nieodwracaj¹ce komparatora PWM. Do wejœcia tegonajczêœciej do³¹czony jest kolektor transoptora realizuj¹cego funkcjê sprzê enia zwrotnego. Je eli napiêcie natejnó ce przekroczy V, uruchomiony zostaje obwód zabezpieczeñ. Ograniczanie maksymalnej wartoœci impulsów pr¹du. Wartoœæ tê ustala siê przez dobór wartoœci rezystora w³¹czonego miêdzy tê nó kê a masê. Je eli nó ka ta nie jest pod³¹czona, to maksymalny pr¹d wynosi.a. FSCM0RD FSCM0RC. I_limit. I_limit D-PAK-L. FB. Vcc. TO-0-L. FB. Vcc.. Drain. Drain Rys.. Rozmieszczenie wyprowadzeñ.
FSCM0R AC IN I limit PWM Drain DC OUT Vfb Vcc FSCM0R Rys.. Uproszczony schemat aplikacyjny. BD0 KBP0MN C0 00µ 00V R0 k W C0 n kv FSCM0R D0 UF00 R0 00k R0 00k T EER0 D0 MBRF000 0 C0 000µ V L0 V,.A C0 000µ V C0 0n VAC R0 0k /W ZD0 0V I Drain limit C0 n 0V Vcc Vfb ZD0 V C0 µ 0V D0 TVR0G R0 R D0 MBRF0 C0 000µ 0V L0 C0 000µ 0V V, A LF0 mh C0.n RT D-9 R0 0k W C0 0n VAC F FUSE 0V A IC0 HAA R0 k R0.k R0.k R0C0 0k n IC0 KA R0.k Rys.. Przyk³adowy schemat zasilacza monitora LCD zbudowanego w oparciu o uk³ad FSCM0R.
FSCQ0RT/RT/RP/RT FSCQ0RT, FSCQRT, FSCQRP, FSCQRT sterowniki quasi-rezonansowych zasilaczy impulsowych Vcc Soft start V Burst Vref I BFB Sync Threshold.V/.V : Normal QR.0V/.V : Extended QR Burst mode Controller Normal Burst operation Switching Vref Vref I FB I B Quasi-resonant (QR) switching controller OSC fs Auxiliary Vref Vcc good Normal operation Vcc Drain 9V/V Main bias Internal bias FB I delay.r R PWM S Q R Q LEB 00ns Gate driver V SD Sync Vovp Vcc good S R Q Q Q S AOCP Q R TSD Power off Reset Vocp Rys.. Schemat blokowy. Tabela. Opis wyprowadzeñ uk³adów serii FSCQxxxx Nr nó ki Symbol Funkcja Drain Zasilanie drenu tranzystora kluczuj¹cego. Masa V CC Zasilanie pozosta³ejczêœci uk³adu. Vfb Do nó ki tej podany jest sygna³ sprzê enia zwrotnego(kolektor transoptora), jest on wewnêtrznie po³¹czony z odwracaj¹cym wejœciem komparatora PWM. Dla poprawy stabilnoœci pracy uk³adu miêdzy te nó kê i masê powinien byæ w³¹czony kondensator. Je eli napiêcie na tym wyprowadzeniu przekroczy.v, dzia³anie rozpoczyna uk³ad zabezpieczenia przed przeci¹ eniem. Sync Nó ka ta jest wewnêtrznie po³¹czona z detektorem impulsu synchronizacji dla pracy w trybie quasi-rezonansowym. Dla normalnego trybu pracy quasi-rezonansowego poziom detektora synchronizacji wynosi.v/.v.
FSCQ0RT/RT/RP/RT Vo AC IN Sync FSCQRP PWM Drain V FB Vcc Vds Rys.. Uproszczony schemat aplikacyjny. V RO T Q Vsync V sypk Vrh (.V) Vrf (.V) T R MOSFET Gate ON ON Rys.. Przebiegi podczas normalnej pracy w trybie quasirezonansowym. Tabela. Moc wyjœciowa zasilaczy z uk³adami serii FSCQxxxx Uk³ad Napiêcie zasilania 0VAC ±% VAC FSCQ0RT 00W W FSCQRT 0W 0W FSCQRT 0W 0W FSCQRP 0W 0W
FSCQ0RT/RT/RP/RT C0 0µF 0V 0 T EER9 V, A C0 000µF V C0 000µF V C0 0µF 0V C0 00µF 0V C0 00µF V D0 EGP0D D0 EGP0D LF0 C0 0nF VAC FUSE 0V.0A C0 0µF 00V RT0 D- BD0 D0 N9 R0. 0.W R0.k 0.W Drain SYNC FB Vcc D0 N IC0 FSCQRP C0 nf 0V R0 0 0.W C0.nF 0V ZD0 V W C0 nf kv BEAD0 D0 N9 C0 0pF/kV C09 0pF/kV C0 0pF/kV C0 0pF/kV.V, A 0V, 0.9A D0 EGP0J D0 EGP0D L0 BEAD V, A OPTO0 A R0 k 0.W R0 k 0.W C0 nf 0V C0.nF Q0 KA LZ R0 9k 0.W R0 0k 0.W R0.k 0.W VR0 0k D0 N Q0 KSC9 SW0 R0 00k 0.W R0 0k 0.W R0 k W C0 0µF 0V ZD0.V 0.W R0 k 0.W R0 0k 0.W R0.k 0.W Rys.. Przyk³adowy schemat aplikacyjny dla uk³adu FSCQRP.
FSD000 sterownik zasilaczy impulsowych FSD000 Drain LS Vcc Vstr I LIM 9 :0 V FB,AUX Vref I delay Gate drive Soft Start (0ms) 0.V 0.V Line OVP 0.V Vref Burst Vcc good I OSC FB Burst.V.V.0V R Q S Q R.V Aux OFF Q R Q S Auto restart Aux OLP FSD000 OSC OTP Vcc OVP Line OVP Main OLP Vcc OVP H:D main < 0. L:D main < 0.0 V Latch S Q R Q Power off Reset (Vcc <V) Counter Vcc good / 0.V.0V LS.V.V Vcc good Rys.. Schemat blokowy. S Q R Q Main OFF 9./.V PWM Comparator Main OLP time delay (0ms) R V Vcc good R Gate drive Vth Vcc I ch Vref Internal Bias Vcc Output Isense I FB I delay VFB.MAIN I SS Vcc S/S Tabela. Opis wyprowadzeñ uk³adu FSD000 Nr nó ki Symbol Funkcja V FB, AUX Wejœciesygna³usprzê enia zwrotnego napiêcia pomocniczego. Nó ka ta jest wewnêtrznie po³¹czona z wejœciem odwracaj¹cym komparatora PWM. Czêsto sygna³ sprzê enia zwrotnego brany jest z kolektora transoptora. Dla zapewnienia stabilnej pracy tego obwodu zaleca siê w³¹czenie kondensatora miêdzy tê nó kê a masê. Je eli napiêcie natejnó ce przekroczy.v, w³¹cza siê uk³adzabezpieczeñ. V FB, MAIN Wejœciesygna³usprzê enia zwrotnego napiêcia g³ównego. Sygna³ sprzê enia zwrotnego najczêœciej doprowadzony jest do tej nó ki za poœrednictwem transoptora. Dla zapewnienia stabilnej pracy tego obwodu zaleca siê w³¹czenie kondensatora miêdzy tê nó kê a masê. Je eli napiêcie na tej nó ce przekroczy V, w³¹cza siê uk³adzabezpieczeñ. S/S agodny start g³ównego napiêciastronywtórnej. Czas ³agodnego startu zale y od pojemnoœci kondensatora w³¹czonego miêdzy tê nó kêamasê. Output Sterowanie tranzystorem kluczuj¹cym MOSFET w obwodzie wytwarzania g³ównego napiêcia wyjœciowego. V CC podawane jest do nó ki (V STR) i w momencie, gdy V CC osi¹gnie.v wewnêtrzne uk³ady wy³¹czaj¹ to napiêcie. Od tej chwili uk³ad zasilany jest z Zasilanie. Podczas startu uk³adu napiêcie przez wewnêtrzne obwody uzwojenia pomocniczego transformatora.