Przerzutnik JK Dwa przerzutnik JK 7476 z wejœciami PR i CLR f max [MHz] t PLH. T A [ o C] Rys. obud. t PHL [ns] I CC. Prod.

Podobne dokumenty
Przerzutnik D T A [ o C] f max [MHz] I CC. t PHL [ns] t PLH. Prod. PR1 Q1 CK1 CLR1 PR2 Q2 CK2 CLR2 Q H Q L CLR L H X X

Dzielnik T A [ o C] t PHL [ns] t PLH U DD [V] I CC. f max [MHz] Rys. obud. Prod Programowalny licznik/dzielnik przez n. Udd.

multiplekser/demultiplekser

Cyfrowe układy sekwencyjne. 5 grudnia 2013 Wojciech Kucewicz 2

Funkcje logiczne X = A B AND. K.M.Gawrylczyk /55

Statyczne i dynamiczne badanie przerzutników - ćwiczenie 2

Ćw. 7: Układy sekwencyjne

1. Poznanie właściwości i zasady działania rejestrów przesuwnych. 2. Poznanie właściwości i zasady działania liczników pierścieniowych.

Wstęp do Techniki Cyfrowej... Synchroniczne układy sekwencyjne

5/11/2011. Układy CMOS. Bramki logiczne o specjalnych cechach. τ ~ R*C

Przetwornica napiêcia sta³ego DC2A (2A max)

Przerzutniki. Układy logiczne sekwencyjne odpowiedź zależy od stanu układu przed pobudzeniem

Sterownik silników pr¹du sta³ego

Podstawy elektroniki cz. 2 Wykład 2

Systemy cyfrowe z podstawami elektroniki i miernictwa Wyższa Szkoła Zarządzania i Bankowości w Krakowie Informatyka II rok studia dzienne

Technika Cyfrowa. dr inż. Marek Izdebski Kontakt: Instytut Fizyki PŁ, ul. Wólczańska 219, pok. 111, tel ,

dwójkę liczącą Licznikiem Podział liczników:

LEKCJA. TEMAT: Funktory logiczne.

ze stabilizatorem liniowym, powoduje e straty cieplne s¹ ma³e i dlatego nie jest wymagany aden radiator. DC1C

Elementy cyfrowe i układy logiczne

Ćwiczenie 27C. Techniki mikroprocesorowe Badania laboratoryjne wybranych układów synchronicznych

Ćwiczenie 7 Liczniki binarne i binarne systemy liczbowe.

Plan wykładu. Architektura systemów komputerowych. Cezary Bolek

ELEKTRONIKI. Tablica Opis wyprowadzeñ uk³adu TDA5630T/M. G³owice. Nr wyprowadzenia Nazwa Przeznaczenie

Bramki logiczne o specjalnych cechach. τ ~ R*C. Przerzutniki. Układy logiczne sekwencyjne odpowiedź zależy od stanu układu przed pobudzeniem

Ćw. 9 Przerzutniki. 1. Cel ćwiczenia. 2. Wymagane informacje. 3. Wprowadzenie teoretyczne PODSTAWY ELEKTRONIKI MSIB

PRZERZUTNIKI: 1. Należą do grupy bloków sekwencyjnych, 2. podstawowe układy pamiętające

TRÓJFAZOWY LICZNIK STATYCZNY TYPU LS30

KA34063A. Switching Regulator. V IN rng 3-40V FB Voltage 1.24V FB Range V Switch Current 1.5A Supply Current 2.7mA Switching Frequency 100kHz

Temat: Projektowanie i badanie liczników synchronicznych i asynchronicznych. Wstęp:

AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE. Wydział Informatyki, Elektroniki i Telekomunikacji LABORATORIUM.

Badanie układów średniej skali integracji - ćwiczenie Cel ćwiczenia. 2. Wykaz przyrządów i elementów: 3. Przedmiot badań

Układy sekwencyjne przerzutniki 2/18. Przerzutnikiem nazywamy elementarny układ sekwencyjny, wyposaŝony w n wejść informacyjnych (x 1.

SLZ. Szafa zasilajàco-sterujàca

Lista tematów na kolokwium z wykładu z Techniki Cyfrowej w roku ak. 2013/2014

Elektronika i techniki mikroprocesorowe

Bramki logiczne o specjalnych cechach. τ ~ R*C. Przerzutniki. Układy logiczne sekwencyjne odpowiedź zależy od stanu układu przed pobudzeniem

Elementy struktur cyfrowych. Magistrale, układy iterowane w przestrzeni i w czasie, wprowadzanie i wyprowadzanie danych.

Kombinacyjne bloki funkcjonalne

PRZETWORNIK WARTOŒCI SKUTECZNEJ PR DU LUB NAPIÊCIA PRZEMIENNEGO TYPU P11Z

Modulatory PWM CELE ĆWICZEŃ PODSTAWY TEORETYCZNE

PMI8 przekaÿnikowe modu³y interfejsowe

Ćwiczenie 22. Temat: Przerzutnik monostabilny. Cel ćwiczenia

Cyfrowe Elementy Automatyki. Bramki logiczne, przerzutniki, liczniki, sterowanie wyświetlaczem

Podstawowe elementy układów cyfrowych układy sekwencyjne Rafał Walkowiak Wersja

ANALOGOWE UKŁADY SCALONE

Cyfrowe układy scalone c.d. funkcje

Elementy struktur cyfrowych. Magistrale, układy iterowane w przestrzeni i w czasie, wprowadzanie i wyprowadzanie danych.

Podstawy elektroniki cyfrowej dla Inżynierii Nanostruktur. Piotr Fita

Elementy struktur cyfrowych. Magistrale, układy iterowane w przestrzeni i w czasie, wprowadzanie i wyprowadzanie danych.

Krótkie przypomnienie

Statyczne badanie przerzutników - ćwiczenie 2

Układy sekwencyjne. 1. Czas trwania: 6h

Architektura komputerów Wykład 2

Przekaźniki półprzewodnikowe

Układy sekwencyjne. Podstawowe informacje o układach cyfrowych i przerzutnikach (rodzaje, sposoby wyzwalania).

Państwowa Wyższa Szkoła Zawodowa

Statyczne badanie przerzutników - ćwiczenie 3

Przerzutnik (z ang. flip-flop) jest to podstawowy element pamiętający każdego układu

Część 3. Układy sekwencyjne. Układy sekwencyjne i układy iteracyjne - grafy stanów TCiM Wydział EAIiIB Katedra EiASPE 1

TECHNIKA CYFROWA ELEKTRONIKA ANALOGOWA I CYFROWA. Układy czasowe

Specjalizowane układy analogowe. przykłady nieliczne z ogromnej grupy wybrane

Na początek: do firmowych ustawień dodajemy sterowanie wyłącznikiem ściennym.

LABORATORIUM FOTONIKI

LABORATORIUM PODSTAW ELEKTRONIKI. Komputerowa symulacja układów różniczkujących

Licznik sumuj¹cy/czasu (DIN 72 x 36)

Ćwiczenie MMLogic 002 Układy sekwencyjne cz. 2

PODSTAWY TEORII UKŁADÓW CYFROWYCH

Układ elementarnej pamięci cyfrowej

PoniŜej zamieszczone są rysunki przedstawiane na wykładach z przedmiotu Peryferia Komputerowe. ELEKTRONICZNE UKŁADY CYFROWE

Podstawy Elektroniki dla Elektrotechniki. Liczniki synchroniczne na przerzutnikach typu D

Magistrale informacyjne w samochodach magistrala CAN (cz.2)

Podstawowe układy cyfrowe

Podstawowe elementy układów cyfrowych układy sekwencyjne. Rafał Walkowiak

Sterownik Silnika Krokowego GS 600

LABORATORIUM. Technika Cyfrowa. Badanie Bramek Logicznych

Liczniki, rejestry lab. 07 Układy sekwencyjne cz. 1

TEMAT: PROJEKTOWANIE I BADANIE PRZERZUTNIKÓW BISTABILNYCH

Różnicowe układy cyfrowe CMOS

Układy sekwencyjne. 1. Czas trwania: 6h

Programowalne układy logiczne

LABORATORIUM PODSTAWY ELEKTRONIKI REJESTRY

Przerzutnik ma pewną liczbę wejść i z reguły dwa wyjścia.

Instrukcja UKŁADY ELEKTRONICZNE 2 (TZ1A )

Wstęp działanie i budowa nadajnika

Temat 5. Podstawowe bloki funkcjonalne

SEPARATOR TYPU P20G INSTRUKCJA OBS UGI


BADANIE PRZERZUTNIKÓW ASTABILNEGO, MONOSTABILNEGO I BISTABILNEGO

UKŁADY CYFROWE. Układ kombinacyjny

Specjalizowane układy analogowe przykłady nieliczne z ogromnej grupy wybrane

Jerzy Nawrocki, Wprowadzenie do informatyki

płytka montażowa z tranzystorami i rezystorami, pokazana na rysunku 1. płytka montażowa do badania przerzutnika astabilnego U CC T 2 masa

LABORATORIUM ELEKTRONIKI I TEORII OBWODÓW

Projektowanie i badanie liczników synchronicznych i asynchronicznych

Przykładowe pytania DSP 1

Dwukierunkowy programowany licznik impulsów

1. Opis techniczny... 3

LABORATORIUM Z PODSTAWOWYCH UKŁADÓW ELEKTRYCZNYCH

f we DZIELNIKI I PODZIELNIKI CZĘSTOTLIWOŚCI Dzielnik częstotliwości: układ dający impuls na wyjściu co P impulsów na wejściu

Transkrypt:

Przerzutnik JK 7476 Dwa przerzutnik JK 7476 z wejœciami PR i CR 7476 CK1 PR1 CR1 J1 VCC CK2 PR2 CR2 1 2 3 4 5 6 7 8 PR 16 15 14 13 12 11 10 9 K1 GND K2 J2 PR1 J1 CK1 K1 CR1 PR2 J2 CK2 K2 CR2 J C K R J C K R Wejœcia tn Wyjœcia tn+1 CR J K CK Q Q [ o C] [A] t P t P [Mz] Rys. obud. N 5476DMQB Nsc -55,+125 18m <25 <40 15 dil-16d 5476FMQB Nsc-55,+125 18m <25 <40 15 flat-16a DM5476J Nsc -55,+125 18m <25 <40 15 dil-16d DM5476W Nsc -55,+125 18m <25 <40 15 flat-16a DM7476N Nsc0,+70 18m <25 <40 15 dil-16a N5476J Tix -55,+125 20m 40 40 15 dil-16e N7476J Tix 0,+70 20m 40 40 15 dil-16e N7476N Tix 0,+70 20m 40 40 15 dil-16b N7476AN Mot 0,+70 <6m 15 15 45 dil-16b N5476AJ Mot -55,+125 <6m 15 15 45 dil-16e N7476AD Mot 0,+70 <6m 15 15 45 smd-16a N5476AJ Tix -55,+125 4m 20 20 30 dil-16e N7476AD Tix 0,+70 4m 20 20 30 smd-16a N7476AJ Tix 0,+70 4m 20 20 30 dil-16e N7476AN Tix 0,+70 4m 20 20 30 dil-16b C(T) MC54C76J Mot -55,+125 <4µ <24 <24 35 dil-16e MC74C76D Mot -55,+125 <4µ <24 <24 35 smd-16a MC74C76N Mot -55,+125 <4µ <24 <24 35 dil-16b MM54C76J Nsc -55,+125 4µ 16 16 53 dil-16d MM54C76W Nsc -55,+125 4µ 16 16 53 flat-16a MM54C76E Nsc -55,+125 4µ 16 16 53 chip-20b MM74C76M Nsc -40,+85 4µ 16 16 53 smd-16a MM74C76N Nsc -40,+85 4µ 16 16 53 dil-16a MM74CT76N Nsc -40,+85 4µ 20 20 50 dil-16a M54C76F1 gs -55,+125 <2µ 15 15 62 dil-16e M74C76F1 gs -40,+85 <2µ 15 15 62 dil-16e M74C76B1N gs -40,+85 <2µ 15 15 62 dil-i6b M74C76M1 gs -40,+85 <2µ 15 15 62 smd-16a

7476 [ o C] [A] t P t P [Mz] Rys. obud. [ o C] [A] t P t P [Mz] Rys. obud. M74C76C1 gs -40,+85 <2µ 15 15 62 chip-20a N54C76J Tix -55,+125 <4µ 16 16 50 dil-16e N74C76D Tix -40,+85 <4µ 16 16 50 smd-16a N74C76N Tix -40,+85 <4µ 16 16 50 dil-16b C MM54C76W Nsc -55,+125 0.05µ 70 70 11 flat-16a MM74C76N Nsc -40,+85 0.05µ 70 70 11 dil-16a Przerzutnik JK 7476

Objaœnienia u yte na rysunkach symboli logicznych Uk³ad rysunku symbolu elementu ymbol elementu ymbole wejœæ wejœcie z aktywnym stanem wysokim Wejœcia Wyjœcia wejœcie zanegowane wejœcie zegarowe ymbol wejœcia ymbol wyjœcia Wspólne wejœcia/ element kontrolny D wejœcie reaguj¹ce na zmianê stanu z na wejœcie przerzutnika chmitta wejœcie danych Element (jeden spoœród identycznych elementów) EN wejœcie zezwalania wejœcie przesuwania wejœcie ustawiania ymbole elementów logicznych & 1 =1 = MU COMP RG CTR funkcja AND funkcja OR funkcja exlusive OR to samy (identyczny) logicznie bufor przerzutnik chmitta multiwibrator multiplekser komparator rejestr przesuwny licznik sumator R wejœcie resetu CT=8 wejœcie ustawiania zawartoœci brak pod³¹czenia logicznego ymbole wyjœæ wyjœcie podstawowe wyjœcie zanegowane wyjœcie z otwartym kolektorem wyjœcie drivera wyjœcie trójstanowe wyjœcie impulsu wyzwalaj¹cego przerzutnik flip-flop

króty u yte w tabelach pod rysunkami króty u yte w tabelach z wykazami a, b, c,... - poziomy logiczne dla A, B, C,... - wysoki poziom logiczny (IG = 1) - niski poziom logiczny (OW = 0) - poziom logiczny nie okreœlony Z - trzy stany logiczne - producent uk³adu: it - itachi Mot - Motorola Nsc - National emiconductor Phi - Philips Rca - arris gs - Thomson Tix - Texas Instruments Tos - Toshiba Q n - poziom logiczny przed impulsem zegarowym - zakres temperatur pracy Q n+1 - poziom logiczny po impulsie zegarowym - typowy œredni pobór pr¹du t n - czas przed impulsem zegarowym t P - czas propagacji dla zmiany stanu z na t n+1 - czas po impulsie zegarowym t P - czas propagacji dla zmiany stanu z na - zbocze dodatnie - maksymalna czêstotliwoœæ pracy - zbocze ujemne Rys. obud. - rysunek obudowy? - poziom logiczny zale ny od innych uwarunkowañ - - brak zmiany / brak funkcji

Rodziny uk³adów cyfrowych serii 7400 eria: Technologia: ABT - Advanced BiCMO Technology AC/ACT - Advanced CMO ogic AC/ACT - Advanced igh-peed CMO ogic A - Advanced ow-power chottky ogic AVC - Advanced ow-voltage CMO Technology AVT - Advanced ow-voltage BiCMO Technology A - Advanced chottky ogic BCT - BiCMO Bus-Interface Technology C - CMO ogic F - Fast ogic C/CT - igh-peed CMO ogic - ow-power chottky ogic V - ow-voltage CMO Technology VC - ow-voltage CMO Technology VT - ow-voltage BiCMO Technology - chottky ogic 74xx - Normal ogic

Obudowy: dil-14 i dil-16 dil-14a dil-14b dil-16a dil-16b 20.0 17.5 22.5 20.0 1.0 1.0 dil-14d dil-14e dil-16d dil-16e Ceramic Ceramic Ceramic Ceramic 20.0 17.5 22.5 20.0 1.0 1.0