LABORATORIUM. Technika Cyfrowa. Badanie Bramek Logicznych

Podobne dokumenty
Instrukcja do ćwiczenia laboratoryjnego

LABORATORIUM ELEKTRONIKA I ENERGOELEKTRONIKA BADANIE UKŁADÓW CZASOWYCH

LABORATORIUM ELEKTRONIKA I ENERGOELEKTRONIKA BADANIE GENERATORÓW PRZEBIEGÓW PROSTOKĄTNYCH I GENERATORÓW VCO

Technika Cyfrowa. Badanie pamięci

Badanie właściwości multipleksera analogowego

Podstawowe układy cyfrowe

Ćw. 8 Bramki logiczne

Bramki logiczne. 2. Cele ćwiczenia Badanie charakterystyk przejściowych inwertera. tranzystorowego, bramki 7400 i bramki

LABORATORIUM TECHNIKA CYFROWA BRAMKI. Rev.1.0

Bramki TTL i CMOS 7400, 74S00, 74HC00, 74HCT00, 7403, 74132

1.2 Funktory z otwartym kolektorem (O.C)

Podstaw Elektroniki Cyfrowej Wykonał zespół w składzie (nazwiska i imiona): Dzień tygodnia:

Elektronika. Wzmacniacz operacyjny

TRANZYSTORY BIPOLARNE

LABORATORIUM TECHNIKI IMPULSOWEJ I CYFROWEJ (studia zaoczne) Układy uzależnień czasowych 74121, 74123

Instrukcja do ćwiczenia laboratoryjnego. Badanie przerzutników

BADANIE UKŁADÓW CYFROWYCH. CEL: Celem ćwiczenia jest poznanie właściwości statycznych układów cyfrowych serii TTL. PRZEBIEG ĆWICZENIA

Bramki Instrukcja do laboratorium AGH w Krakowie Katedra Elektroniki Ernest Jamro Aktualizacja:

Elektronika. Wzmacniacz tranzystorowy

Katedra Przyrządów Półprzewodnikowych i Optoelektronicznych Laboratorium Przyrządów Półprzewodnikowych. Ćwiczenie 4

CHARAKTERYSTYKI BRAMEK CYFROWYCH TTL

Instrukcja do ćwiczenia laboratoryjnego nr 6b

Państwowa Wyższa Szkoła Zawodowa

INSTRUKCJA DO ĆWICZENIA BADANIE STANDARDOWEJ BRAMKI NAND TTL (UCY 7400)

Państwowa Wyższa Szkoła Zawodowa

Komputerowa symulacja bramek w technice TTL i CMOS

Systemy cyfrowe z podstawami elektroniki i miernictwa Wyższa Szkoła Zarządzania i Bankowości w Krakowie Informatyka II rok studia

Statyczne i dynamiczne badanie przerzutników - ćwiczenie 2

Państwowa Wyższa Szkoła Zawodowa

Ćw. 7 Przetworniki A/C i C/A

Wzmacniacze napięciowe z tranzystorami komplementarnymi CMOS

Bierne układy różniczkujące i całkujące typu RC

3. Funktory CMOS cz.1

Państwowa Wyższa Szkoła Zawodowa

PRZEŁĄCZANIE DIOD I TRANZYSTORÓW

ĆWICZENIE LABORATORYJNE. TEMAT: Badanie liniowych układów ze wzmacniaczem operacyjnym (2h)

Ćwiczenie 23. Temat: Własności podstawowych bramek logicznych. Cel ćwiczenia

Statyczne badanie przerzutników - ćwiczenie 3

Komputerowa symulacja bramek w technice TTL i CMOS

Ćwiczenie 25 Temat: Interfejs między bramkami logicznymi i kombinacyjne układy logiczne. Układ z bramkami NOR. Cel ćwiczenia

Ćwiczenie 26. Temat: Układ z bramkami NAND i bramki AOI..

Tranzystory bipolarne. Właściwości dynamiczne wzmacniaczy w układzie wspólnego emitera.

Instrukcja UKŁADY ELEKTRONICZNE 2 (TZ1A )

Instrukcja do ćwiczenia laboratoryjnego nr 4

WZMACNIACZ OPERACYJNY

ELEKTRONIKA WYPOSAŻENIE LABORATORIUM DYDAKTYCZNEGO POMOC DYDAKTYCZNA DLA STUDENTÓW WYDZIAŁU ELEKTRYCZNEGO SERIA: PODSTAWY ELEKTRONIKI

Podstawowe zastosowania wzmacniaczy operacyjnych

Wzmacniacze napięciowe z tranzystorami komplementarnymi CMOS

Politechnika Białostocka

U 2 B 1 C 1 =10nF. C 2 =10nF

Politechnika Białostocka

Instrukcja do ćwiczenia laboratoryjnego nr 7

Podstawy Elektroniki dla Tele-Informatyki. Tranzystory unipolarne MOS

ĆWICZENIE LABORATORYJNE. TEMAT: Badanie generatorów sinusoidalnych (2h)

TRANZYSTOROWY UKŁAD RÓŻNICOWY (DN 031A)

LABORATORIUM PROJEKTOWANIA UKŁADÓW VLSI

Tranzystory bipolarne. Właściwości wzmacniaczy w układzie wspólnego kolektora.

Podstawy Elektroniki dla Informatyki. Tranzystory unipolarne MOS

TECHNIKA CYFROWA ELEKTRONIKA ANALOGOWA I CYFROWA. Układy czasowe

Podstawowe zastosowania wzmacniaczy operacyjnych wzmacniacz odwracający i nieodwracający

BADANIE ELEMENTÓW RLC

ĆWICZENIE LABORATORYJNE. TEMAT: Badanie wzmacniacza różnicowego i określenie parametrów wzmacniacza operacyjnego

Laboratorium elektroniki. Ćwiczenie E14IS. Elementy logiczne. Wersja 1.0 (29 lutego 2016)

Laboratorium Przyrządów Półprzewodnikowych test kompetencji zagadnienia

Wydział Elektrotechniki, Automatyki, Informatyki i Elektroniki Katedra Elektroniki

Laboratorium podstaw elektroniki

ELEKTRONIKA WYPOSAŻENIE LABORATORIUM DYDAKTYCZNEGO POMOC DYDAKTYCZNA DLA STUDENTÓW WYDZIAŁU ELEKTRYCZNEGO SERIA: PODSTAWY ELEKTRONIKI

Badanie działania bramki NAND wykonanej w technologii TTL oraz układów zbudowanych w oparciu o tę bramkę.

Stabilizacja napięcia. Prostowanie i Filtracja Zasilania. Stabilizator scalony µa723

Tranzystory w pracy impulsowej

WZMACNIACZ NAPIĘCIOWY RC

Statyczne badanie wzmacniacza operacyjnego - ćwiczenie 7

1 Tranzystor MOS. 1.1 Stanowisko laboratoryjne. 1 TRANZYSTOR MOS

WZMACNIACZE OPERACYJNE Instrukcja do zajęć laboratoryjnych

Układy Elektroniczne Analogowe. Prostowniki i powielacze napięcia

TEST KONKURSOWY CZAS TESTU 40 MIN ILOŚĆ MAKSYMALNA PUNKTÓW 20 INSTRUKCJA:

Politechnika Białostocka

WFiIS CEL ĆWICZENIA WSTĘP TEORETYCZNY

Systemy cyfrowe z podstawami elektroniki i miernictwa Wyższa Szkoła Zarządzania i Bankowości w Krakowie Informatyka II rok studia dzienne

Ćw. 9 Przerzutniki. 1. Cel ćwiczenia. 2. Wymagane informacje. 3. Wprowadzenie teoretyczne PODSTAWY ELEKTRONIKI MSIB

Podstawy Elektroniki dla Informatyki. Wzmacniacze operacyjne

Komputerowa symulacja generatorów cyfrowych

ELEMENTY ELEKTRONICZNE TS1C

Własności dynamiczne przetworników pierwszego rzędu

Generatory kwarcowe Generator kwarcowy Colpittsa-Pierce a z tranzystorem bipolarnym

TEORIA OBWODÓW I SYGNAŁÓW LABORATORIUM

Ćwiczenie 7 PARAMETRY MAŁOSYGNAŁOWE TRANZYSTORÓW BIPOLARNYCH

Oscyloskop. Dzielnik napięcia. Linia długa

Ćwiczenie 22. Temat: Przerzutnik monostabilny. Cel ćwiczenia

Parametry układów cyfrowych

TECHNIKA CYFROWA ELEKTRONIKA ANALOGOWA I CYFROWA. Badanie rejestrów

WZMACNIACZE OPERACYJNE Instrukcja do zajęć laboratoryjnych

UKŁADY PRZEKSZTAŁCAJĄCE

Ćwiczenie - 9. Wzmacniacz operacyjny - zastosowanie nieliniowe

Ćw. 5 Wzmacniacze operacyjne

Ćwiczenie 24 Temat: Układy bramek logicznych pomiar napięcia i prądu. Cel ćwiczenia

Laboratorium Przyrządów Półprzewodnikowych Laboratorium 1

Zakłócenia równoległe w systemach pomiarowych i metody ich minimalizacji

STABILIZATORY NAPIĘCIA I PRĄDU STAŁEGO O DZIAŁANIU CIĄGŁYM Instrukcja do ćwiczeń laboratoryjnych

Ćwiczenie 21. Badanie właściwości dynamicznych obiektów II rzędu. Zakres wymaganych wiadomości do kolokwium wstępnego: Program ćwiczenia:

Transkrypt:

WYDZIAŁ ELEKTRYCZNY Katedra Inżynierii Systemów, Sygnałów i Elektroniki LABORATORIUM Technika Cyfrowa Badanie Bramek Logicznych Opracował: mgr inż. Andrzej Biedka

1 BADANIE FUNKCJI LOGICZNYCH 1.1 Korzystając z kart katalogowych badanych bramek zapoznać się z zasadami orientacji i numeracji wyprowadzeń cyfrowych układów scalonych. 1. W układzie pomiarowym według poniższego schematu zbadać tablicę prawdy bramek logicznych wskazanych przez prowadzącego. Vcc R1 R A B Bramka Y Hi Lo Wskaźnik stanu Rys. 1 Dla każdego typu bramki zarejestrować w tabeli stany logiczne wejść i wyjścia: Bramka A B Y 1. Przedstawić działanie zbadanych bramek w postaci przebiegów czasowych sygnałów wejściowych i wyjściowych. 1.4 Wykorzystując prawa de Morgana przekształcić bramki negacji iloczynu (NAND) w bramkę sumy (OR), zbadać tablicę prawdy bramki przekształconej. 1. Zbudować wejściową bramkę ExOR z bramek NAND, zbadać tablicę prawdy bramki przekształconej, zdjąć jej przebiegi czasowe.

Parametry statyczne Zapoznać się ze schematem ideowym płytki ćwiczeniowej Badanie charakterystyk przejściowych bramek logicznych wykonanych w różnych technologiach. Gen. XY Rys.. Schemat ideowy układu pomiarowego charakterystyki przejściowej. Do wejścia badanej bramki należy doprowadzić napięcie zmienne o kształcie trójkątnym i amplitudzie V oraz składowej stałej,v (napięcie powinno zmieniać się w zakresie 0 V). Dokładność ustawienia napięcia wejściowego badanej bramki jest szczególnie istotna dla bramek CMOS, ze względu na możliwość wystąpienia zjawiska zatrzaskiwania (latch up). Efekt ten powodowany jest przez załączenie pasożytniczego tyrystora istniejącego w strukturze układu scalonego CMOS przy przekroczeniu napięcia na wejściu lub wyjściu układu powyżej Vdd lub poniżej Vss. Zatem przed dokonaniem obserwacji kształtu charakterystyki na ekranie oscyloskopu należy przy rozłączonym połączeniu punktów 1 i przyłączonym do gniazd wejściowych BNC generatorze i oscyloskopie ustawić parametry przebiegu wejściowego. Obserwacji kształtu charakterystyki dokonujemy w trybie pracy XY oscyloskopu. UWAGA! Badana bramka musi być zasilana przed podaniem napięcia wejściowego. Obserwację należy wykonać dla bramek wskazanych przez prowadzącego. Przerysować z ekranu oscyloskopu kształt uzyskanych charakterystyk z zachowaniem skali napięciowej. Parametry dynamiczne..1 Pomiar czasu propagacji oraz czasu narastania i opadania impulsu wyjściowego bramki logicznej. Wykorzystując elementy dostępne na płytce ćwiczeniowej połączyć układ pomiaru czasu propagacji bramki logicznej z wybranej rodziny.

V Generator TTL A B Bramka Y V V Wtórnik emiterowy Oscyloskop CH1 CH V V Wtórnik emiterowy Rys.. Schemat ideowy układu pomiaru parametrów dynamicznych bramek logicznych W układzie pomiarowym przeprowadzić pomiary dla bramek różnych rodzin technologicznych: zmierzyć czasy propagacji dla zbocza narastającego i opadającego na wyjściu badanej bramki, następnie wyznaczyć czas propagacji bramki. zmierzyć czasy narastania i opadania zbocza impulsu wyjściowego Przeszkicować z ekranu oscyloskopu kształt uzyskanych przebiegów z zaznaczeniem kryteriów pomiaru badanych parametrów. Zbadać wpływ pojemności obciążenia przyłączonej do wyjścia bramki na wielkość mierzonych czasów.. Pomiar czasu blokowania i odblokowania bramki trójstanowej. Wykorzystując elementy dostępne na płytce ćwiczeniowej zaprojektować układ pomiaru czasu blokowania i odblokowania trójstanowego bufora typu 7416. Po zatwierdzeniu schematu przez prowadzącego połączyć układ pomiarowy i przeprowadzić pomiary. 4. Wnioski. Opracować uzyskane wyniki i porównać je z danymi katalogowymi.

V GND 0u 1N4004 V V cc WE 0 10k k 4k 1k 7k 6 7 4 LM90 1 LO V WE 0 10k k 4k 1k 7k 6 7 4 LM90 1 LO V V A B C D GND 4 x Rys. 4 Schemat ideowy płytki ćwiczeniowej BPD (badanie parametrów statycznych bramek)

1 1 US1 R1 1 1 11 10 0 C6 7p P1 4 6 C7 6p 9 4 V GND V u C9 u C10 C11 C1 n C1 n C14 Vcc Vee 1 1 1 11 R 4 6 9 R 70 10 6 10R C US B1 T1 R4 110 Vcc N69 R 6R Vee R6 T Vcc N69 C1 C C C4 C 10R R B R7 110 6R Vee Schemat ideowy płytki ćwiczeniowej BPD (badanie parametrów dynamicznych bramek)