INSTYTUT TECHNOLOGII ELEKTRONOWEJ

Podobne dokumenty
S I INSTYTUT TECHNOLOGII ELEK TR O N O W EJ

ci>2(ttl)e 6 UCY 74S424N GENERATOR IMPULSÓW ZEGAROWYCH 00 MIKROPROCESORA MCY 7880 N TANK a XTAL1 XTAL2 RESET-E i U 16 3*UCC 15-]]-XTAL1 RESIN C 2

Temat: Pamięci. Programowalne struktury logiczne.

P ob 2. UCY 74S416N UCY 74S426N 4-bitowy nadajni k/odbiornik szyny danych. ib UIN "]lh. 11 DSEN 13 do 3. I! Dl 3. 3 di 2

Podział układów cyfrowych. rkijanka

4. Funktory CMOS cz.2

Tranzystor JFET i MOSFET zas. działania

1.2 Schemat blokowy oraz opis sygnałów wejściowych i wyjściowych

Architektura systemu komputerowego

Technika Cyfrowa. Badanie pamięci

Pamięci półprzewodnikowe w oparciu o książkę : Nowoczesne pamięci. Ptc 2013/

LABORATORIUM. Technika Cyfrowa. Badanie Bramek Logicznych

INSTYTUT TECHNOLOGII ELEKTRONOWEJ

PC 3 PC^ TIMER IN RESET PC5 TIMER OUT. c 3. L 5 c.* Cl* 10/H CE RO WR ALE ADO AD1 AD2 AD3 AD4 A05 A06 LTJ CO H 17 AD7 U C-"

Zaliczenie Termin zaliczenia: Sala IE 415 Termin poprawkowy: > (informacja na stronie:

Technika mikroprocesorowa. W. Daca, Politechnika Szczecińska, Wydział Elektryczny, 2007/08

Technika Mikroprocesorowa

a) dolno przepustowa; b) górno przepustowa; c) pasmowo przepustowa; d) pasmowo - zaporowa.

Podstaw Elektroniki Cyfrowej Wykonał zespół w składzie (nazwiska i imiona): Dzień tygodnia:

PAMIĘCI. Część 1. Przygotował: Ryszard Kijanka

4. Dane techniczne 4.1. Pomiar częstotliwości Zakres pomiaru Czas pomiaru/otwarcia bramki/

LABORATORIUM PROJEKTOWANIA UKŁADÓW VLSI

Komputer IBM PC niezależnie od modelu składa się z: Jednostki centralnej czyli właściwego komputera Monitora Klawiatury

3. Funktory CMOS cz.1

Artykuł zawiera opis i dane techniczne

Pamięci półprzewodnikowe

Bramki logiczne Podstawowe składniki wszystkich układów logicznych

Przykładowe rozwiązanie zadania dla zawodu technik telekomunikacji

Politechnika Białostocka Wydział Elektryczny Katedra Automatyki i Elektroniki. ĆWICZENIE Nr 8 (3h) Implementacja pamięci ROM w FPGA

Spis treœci. Co to jest mikrokontroler? Kody i liczby stosowane w systemach komputerowych. Podstawowe elementy logiczne

BADANIE UKŁADÓW CYFROWYCH. CEL: Celem ćwiczenia jest poznanie właściwości statycznych układów cyfrowych serii TTL. PRZEBIEG ĆWICZENIA

Pamięci półprzewodnikowe na podstawie książki: Nowoczesne pamięci

Wstęp Architektura... 13

Ćwiczenie 24 Temat: Układy bramek logicznych pomiar napięcia i prądu. Cel ćwiczenia

1.2 Funktory z otwartym kolektorem (O.C)

Elektronika i techniki mikroprocesorowe

Wyjścia analogowe w sterownikach, regulatorach

Katedra Przyrządów Półprzewodnikowych i Optoelektronicznych Laboratorium Przyrządów Półprzewodnikowych. Ćwiczenie 4

202_NAND Moduł bramek NAND

Instrukcja do ćwiczenia laboratoryjnego

Wykład Mikroprocesory i kontrolery

Podstawy działania układów cyfrowych...2 Systemy liczbowe...2 Kodowanie informacji...3 Informacja cyfrowa...4 Bramki logiczne...

WYKAZ KART INFORMACYJNYCH WYROBÓW I OPRACOWAŃ ITE do nabycia w ZOINTE*^

PRZEŁĄCZANIE DIOD I TRANZYSTORÓW

IC200UDR002 ASTOR GE INTELLIGENT PLATFORMS - VERSAMAX NANO/MICRO

Badanie układów średniej skali integracji - ćwiczenie Cel ćwiczenia. 2. Wykaz przyrządów i elementów: 3. Przedmiot badań

BN /04. Układy scalone typu UL 1601 N. MIKROUKlADY SCALONE. Kategoria klimatyczna dla układów:

Organizacja pamięci VRAM monitora znakowego. 1. Tryb pracy automatycznej

INSTRUKCJA DO ĆWICZENIA BADANIE STANDARDOWEJ BRAMKI NAND TTL (UCY 7400)

Ćwiczenie 25 Temat: Interfejs między bramkami logicznymi i kombinacyjne układy logiczne. Układ z bramkami NOR. Cel ćwiczenia

1. Opis płyty czołowej multimetru METEX MS Uniwersalne zestawy laboratoryjne typu MS-9140, MS-9150, MS-9160 firmy METEX

Przykładowe zadanie praktyczne

LEKCJA. TEMAT: Funktory logiczne.

Wykład II. Pamięci półprzewodnikowe. Studia Podyplomowe INFORMATYKA Architektura komputerów

Wejścia logiczne w regulatorach, sterownikach przemysłowych

Zespół Szkół Łączności w Krakowie. Badanie parametrów wzmacniacza mocy. Nr w dzienniku. Imię i nazwisko

Ćw. 1: Systemy zapisu liczb, minimalizacja funkcji logicznych, konwertery kodów, wyświetlacze.

POLITECHNIKA WARSZAWSKA WYDZIAŁ TRANSPORTU

Research & Development Ultrasonic Technology / Fingerprint recognition

Laboratorium Przyrządów Półprzewodnikowych Laboratorium 1

Porty wejścia/wyjścia w układach mikroprocesorowych i w mikrokontrolerach

WYKAZ NOWYCH KARI. INFORMACYJNYCH OPRACOWAŃ I WYROBÓW ITE. NOWOŚCI 1989 do nabycia w ZOINTE*^

STM32Butterfly2. Zestaw uruchomieniowy dla mikrokontrolerów STM32F107

LMWD-2X LISTWOWY MODUŁ WYJŚĆ DWUSTANOWYCH DOKUMENTACJA TECHNICZNO-RUCHOWA. Wrocław, listopad 1999 r.

Wykład II. Pamięci operacyjne. Studia stacjonarne Pedagogika Budowa i zasada działania komputera

3.2. Zegar/kalendarz z pamięcią statyczną RAM 256 x 8

(57) Tester dynamiczny współpracujący z jednej strony (13) B1 (12) OPIS PATENTOWY (19) PL (11) PL B1. (54) Tester dynamiczny

ZESPÓŁ LABORATORIÓW TELEMATYKI TRANSPORTU ZAKŁAD TELEKOMUNIKACJI W TRANSPORCIE WYDZIAŁ TRANSPORTU POLITECHNIKI WARSZAWSKIEJ

Instrukcja do ćwiczenia laboratoryjnego nr 6b

Laboratorium Asemblerów, WZEW, AGH WFiIS Tester NMOS ów

MIKROKONTROLERY I MIKROPROCESORY

ZL10PLD. Moduł dippld z układem XC3S200

Technik elektronik 311[07] moje I Zadanie praktyczne

Układ sterowania, magistrale i organizacja pamięci. Dariusz Chaberski

HC541 8-bitowy bufor jednokierunkowy HC245 8-bitowy bufor dwukierunkowy HC244 dwa 4-bitowe bufory jednokierunkowe

Badanie właściwości multipleksera analogowego

Przetwornik pomiarowy RTD-ADC z czujnikiem PT-100

U 2 B 1 C 1 =10nF. C 2 =10nF

TERMINAL DO PROGRAMOWANIA PRZETWORNIKÓW SERII LMPT I LSPT MTH-21 INSTRUKCJA OBSŁUGI I EKSPLOATACJI. Wrocław, lipiec 1999 r.

Programowanie sterowników PLC wprowadzenie

INSTYTUT TECHNOLOGII E L E K T R O N O W E J

OPBOX ver USB 2.0 Miniaturowy Ultradźwiękowy system akwizycji danych ze

Układy sekwencyjne przerzutniki 2/18. Przerzutnikiem nazywamy elementarny układ sekwencyjny, wyposaŝony w n wejść informacyjnych (x 1.

Zbudować 2wejściową bramkę (narysować schemat): a) NANDCMOS, b) NORCMOS, napisać jej tabelkę prawdy i wyjaśnić działanie przy pomocy charakterystyk

Wprowadzenie do informatyki i użytkowania komputerów. Kodowanie informacji System komputerowy

1 Tranzystor MOS. 1.1 Stanowisko laboratoryjne. 1 TRANZYSTOR MOS

Badanie działania bramki NAND wykonanej w technologii TTL oraz układów zbudowanych w oparciu o tę bramkę.

TECH-AGRO B ę d z i n

LSPY-21 LISTWOWY MODUŁ WYJŚĆ ANALOGOWYCH DOKUMENTACJA TECHNICZNO-RUCHOWA. Wrocław, październik 2003 r.

Charakterystyka mikrokontrolerów. Przygotowali: Łukasz Glapiński, Mateusz Kocur, Adam Kokot,

CHARAKTERYSTYKI BRAMEK CYFROWYCH TTL

Kod produktu: MP01611-ZK

Układy zegarowe w systemie mikroprocesorowym

jm ST Y T U T TECHNOLOGII E LE K T

2.2. Metoda przez zmianę strumienia magnetycznego Φ Metoda przez zmianę napięcia twornika Układ Ward-Leonarda

Bramki TTL i CMOS 7400, 74S00, 74HC00, 74HCT00, 7403, 74132

Systemy uruchomieniowe

Opis funkcjonalny i architektura. Modu³ sterownika mikroprocesorowego KM535

PROJEKT I OPTYMALIZACJA STRUKTURY LOGICZNEJ DYDAKTYCZNEGO SYSTEMU MIKROPROCESOROWEGO DLA LABORATORIUM PROJEKTOWANIA ZINTEGROWANEGO

Ą ć ć ć ć Ł

Transkrypt:

IC E M I INSTYTUT TECHNOLOGII ELEKTRONOWEJ PAMięĆ STAŁA ROM 16K MCY 7316N XX1^ Pamięć MCY 7316N XX jest statyczną pamięcią stalą ROM 16K (16384) bitów, zorganizowaną jako 2048 słów 8-bitoyych, wykonaną w technologii n-kanałowej MDS (NMDS) z bramką polikrzemową i implantacją jonów. Trójstanowe wyjścia i poziomy wejścia/wyjścia kompatybilne z układami TTL pozwalają na bezpośrednie łączenie ze wspólnymi szynami transmisji danych systemu. Układ wymaga pojedynczego napięcia zasilania +5V 596. Czas dostępu mierzony od podania adresu wynosi t 3. ^450 ns. Trzy programowane maską wejścia "Wybór modułu" (CS1, CS2, -CS3) umożliwiają bezpośrednią adresację w systemie do 8 pamięci. Zawartość matrycy pamięci programowana jest maską u producenta w wyniku współpracy z użytkownikiem. Zawartość pamięci powinna być dostarczona przez użytkownika w postaci maszynowych kart dziurkowanych lub papierowej taśmy perforowanej w formacie heksadecymalnym typu Intellec Hex, przy równoczesnym dołączeniu wydruku zawartości. Analogicznie należy sprecyzować wymagany przez użytkownika kod dla wejść CS1, CS2, CS3 ("Wybór modułu*»). Podanie na wejścia CS1, CS2, CS3 innego kodu niż zaprogramowany powoduje pojawienie się na wyjściach pamięci stanu wysokiej impedancji. V przypadku zastosowania jednej pamięci w systemie można zamówić struktury z wejściami C31, CS2, CS3 typu "don't care", tzn. układ jest wybrany bez względu na stan tych wejść. XX - dwuliterowe oznaczenie zawartości pamięci KARTA KATALOGOWA

- 2 - Parametry pamięci MCY 7316N XX pozwalają na zastosowanie tych układów w uniwersalnych systemach mikroprocesorowych z mikroprocesorem 8-bitowym, np. MCY 7880* Pamięci te mogą pełnić funkcje pamięci programów (assembler, edytor, translator), konwerterów kodów, generatorów znaków alfanumerycznych. - Działanie pamięci jest całkowicie asynchroniczne. Rozkład wy-* prowadzeń ROM MCY 7316N XX (rys. 1) jest taki sam, jak dla standardowej pamięci stałej 2316E f-my INTEL oraz pamięci reprogramowanej EPROM (np. 2716 f-my INTEL). Dzięki temu tworzenie oprogramowania systemu mikroprocesorowego staje się tańsze poprzez zastosowanie układów EPROM w prototypowych wersjach systemu, natomiast do jego produkcji - tańszych układów ROM MCY 7316N XX. Dla uproszczenia wymiany pamięci EPROM w systemie prototypowym na ROM MCY 7316 do.produkcji zalecane jest, aby zaprogramowane poziomy logiczne wejść "wyboru modułu" były określone w następujący sposób: CS1, CS2, CS3, czyli odpowiednio 0, 0, 1. Kombinacja taka jest zgodna z wymaganą dla pamięci EPROM 2716 f-my INTEL w trybie odczytu. Ą8 CS A10 08 09 Ucol A9tCS1\CS2\07\ 050; fmnnnnn nnnnn 24 13 12 U l U U O TU O U CJ C r c J L-IL-l A7A6A5A4 A3 A2 A1A00102031% Rys. 1. Kształt obudowy oraz rozmieszczenia wyprowadzeń pamięci stałej ROM MCY 7316N XX

- 3 - Układ MCY 7316N XX zawiera 22 wyprowadzenia czynne: - wejścia adresowe A0 f A10, - wyjścia danych 01 08, - wejścia '»wyboru modułu" (chip select) CS1, CS2, CS3 oraz - 2 wejścia zasilające UQD = +5 V, UgS = 0 V. Kategoria klimatyczna 00/070/10 wg PN-73/E-04550. 01 02 03 04 05 06 07. 08 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 AO i. Oj 5 o w O) t. o o o 3: o 0 -tn 0? 1 >* u O **- 3 m CO OJ <lf o 0 <V a 1 X Bufory wyjściowe Y-Dekoder 1 2 16x8 i _ L 16 384 bitowa matryca pamięci Dekodowanie,wyboru modutu" Program.wyboru modutu' J t ł Bufory CS1 wejściowe wyboru modułu CS2 CS 3 Rys. 2. Schemat blokowy pamięci stałej ROM MCY 7316N XX DOPUSZCZALNE PARAMETRY EKSPLOATACYJNE Temperatura otoczenia Temperatura przechowywania Napięcie dopuszczalne na dowolnym wyprowadzeniu względem Uss Moc rozpraszania amb bstg U w D max -10 + +80 D 65 + +150 u 0,5+ +7 V 1 W o n

4 Tabela 1. ELEKTRYCZNE PARAMETRY CHARAKTERYSTYCZNE (tamb = 25 C, ^DD 5»0 V) Nazwa Symbol Jedn. Wartość Warunki parametru m m tyi * max pomiaru Prąd upływności wejść Prąd upływności wyjść w stanie wysokim Prąd upływności wyjść w stanie niskim Prąd zasilania Napięcie wejściowe w stanie wysokim Napięcie wejściowe w stanie niskim Napięcie wyjściowe w stanie wysokim Napięcie wyjściowe w stanie niskim JLX ILOH 1LOL IDD UIH U1L UOH UOL yua 10 UDt) = 5,25=17 _ v < 5,25-v wszystkie wejścia ^ua 10 układ nie wybrany uwy " 4 - V ^ua -20 układ nie wybrany U n, = +0,4 V wy ma 70 120 wszystkie wejśoia 5,25 V, wyjścia otwarte V 2,2 5,25 wszystkie wejścia V 0,3 wszystkie wejścia V 2,4 Iqh = -400 yua V 0,4 I0L = 2,1 ma Uwaga: wszystkie wartości napięć mierzone są względem Usg = 0V Tabela 2. PARAMETRY DYNAMICZNE Nazwa parametru Symbol Jedn. Wartość min max Warunki pomiaru 1 2 3 4 b Czas dostępu od wejścia ta(ad) ns 450 poziomy impulsów wejściowych 0,8 -f 2,4 V adresowego czasy narastania i opadania impulsów wejściowych (10?ś + 90%)... 20' ns -

...1 "2"... 3 4 5 6 Czas dostępu od wejścia ^a(en') ns 120 uaktywnienia (od podania sygnału."wyboru modułu") czas zablokowania wyjścia od podania sygnału na wejścia uaktywnienia ^dis(en) ns 10 100 poziomy odniesienia na wejściu 1 V i 2,2 V, na wyjściu 0,8 V - i 2,0 V obciążenie wyjścia: 1 bramka TTL oraz CL = 100 pf; Tabela 3. POJEMNOŚCI ( t» 25 C, f = 1 MHz) Nazwa parametru Symbol Jedn, Pojemność wejść adresowych oraz wejść "wyboru modułu" Pojemność wyjść danych ci Co Wartość typ.. max pf 5 10 pf 10 15 Warunki pomiaru wszystkie wyprowadzenia poza mierzonym są uziemione Adres Wybór modułu* tq(en) X»Q(od) XJ-disten)^ X Dane wyjsciow Ważne wysokiejx\ ÍG1P^QLCÍLA> Rys, 3«Przebiegi czasowe układu MCY 7316N XX

INSTYTUT TECHNOLOGII ELEKTRONOWEJ Al. Lotników 32/46 02-668 Warszawa Tel. 435001 Tlx 815647 Czerwiec 1988 ^ Cena 60 zł Dodruk ZOINTE ITE zam ^ 8 8 n.300 PRAWO REPRODUKCJI ZASTRZEŻONE