jm ST Y T U T TECHNOLOGII E LE K T

Podobne dokumenty
ci>2(ttl)e 6 UCY 74S424N GENERATOR IMPULSÓW ZEGAROWYCH 00 MIKROPROCESORA MCY 7880 N TANK a XTAL1 XTAL2 RESET-E i U 16 3*UCC 15-]]-XTAL1 RESIN C 2

S I INSTYTUT TECHNOLOGII ELEK TR O N O W EJ

P ob 2. UCY 74S416N UCY 74S426N 4-bitowy nadajni k/odbiornik szyny danych. ib UIN "]lh. 11 DSEN 13 do 3. I! Dl 3. 3 di 2

INSTYTUT TECHNOLOGII ELEKTRONOWEJ

BN /04. Układy scalone typu UL 1601 N. MIKROUKlADY SCALONE. Kategoria klimatyczna dla układów:

Badanie działania bramki NAND wykonanej w technologii TTL oraz układów zbudowanych w oparciu o tę bramkę.

Architektura Systemów Komputerowych. Bezpośredni dostęp do pamięci Realizacja zależności czasowych

Wyjścia analogowe w sterownikach, regulatorach

Organizacja typowego mikroprocesora

LUPS-11ME LISTWOWY UNIWERSALNY PRZETWORNIK SYGNAŁOWY DOKUMENTACJA TECHNICZNO-RUCHOWA. Wrocław, kwiecień 2003 r.

Technika Mikroprocesorowa

Technika Cyfrowa. Badanie pamięci

Moduł wejść/wyjść VersaPoint

4. Dane techniczne 4.1. Pomiar częstotliwości Zakres pomiaru Czas pomiaru/otwarcia bramki/

INSTRUKCJA DO ĆWICZENIA BADANIE STANDARDOWEJ BRAMKI NAND TTL (UCY 7400)

Podział układów cyfrowych. rkijanka

POWERSYS INSTRUKCJA OBSŁUGI MIERNIK DO POMIARU REZYSTANCJI DOZIEMIENIA MDB-01

Technik elektronik 311[07] moje I Zadanie praktyczne

Ćwiczenie 24 Temat: Układy bramek logicznych pomiar napięcia i prądu. Cel ćwiczenia

Laboratorium Asemblerów, WZEW, AGH WFiIS Tester NMOS ów

Podstawowe zastosowania wzmacniaczy operacyjnych wzmacniacz odwracający i nieodwracający

Zespół Szkół Łączności w Krakowie. Badanie parametrów wzmacniacza mocy. Nr w dzienniku. Imię i nazwisko

LUPS-11MEU LISTWOWY UNIWERSALNY PRZETWORNIK SYGNAŁOWY DOKUMENTACJA TECHNICZNO-RUCHOWA. Wrocław, kwiecień 2003 r.

U kłady scalone typu UCY 7407N

BADANIE UKŁADÓW CYFROWYCH. CEL: Celem ćwiczenia jest poznanie właściwości statycznych układów cyfrowych serii TTL. PRZEBIEG ĆWICZENIA

Katedra Przyrządów Półprzewodnikowych i Optoelektronicznych Laboratorium Przyrządów Półprzewodnikowych. Ćwiczenie 4

LDPS-11ME LISTWOWY DWUPRZEWODOWY PRZETWORNIK SYGNAŁOWY DOKUMENTACJA TECHNICZNO-RUCHOWA. Wrocław, kwiecień 2003 r.

Akustyczne wzmacniacze mocy

I0.ZSP APLISENS PRODUKCJA PRZETWORNIKÓW CIŚNIENIA I APARATURY POMIAROWEJ INSTRUKCJA OBSŁUGI (DOKUMENTACJA TECHNICZNO-RUCHOWA)

INSTYTUT TECHNOLOGII ELEKTRONOWEJ

Opis czytnika TRD-80 CLASSIC ver Moduł czytnika transponderów UNIQUE z wbudowaną anteną

PC 3 PC^ TIMER IN RESET PC5 TIMER OUT. c 3. L 5 c.* Cl* 10/H CE RO WR ALE ADO AD1 AD2 AD3 AD4 A05 A06 LTJ CO H 17 AD7 U C-"

WZMACNIACZ NAPIĘCIOWY RC

TECH-AGRO B ę d z i n

Wstęp Architektura... 13

Zerowanie mikroprocesora

(54) (12) OPIS PATENTOWY (19) PL (11) (13) B1 PL B1 C23F 13/04 C23F 13/22 H02M 7/155

LDPS-12ME LISTWOWY DWUPRZEWODOWY PRZETWORNIK SYGNAŁOWY DOKUMENTACJA TECHNICZNO-RUCHOWA. Wrocław, marzec 2003 r.

Wejścia logiczne w regulatorach, sterownikach przemysłowych

Ib e I IN S T Y T U T T EC H N O LO G II E L E K T R O N O W E J

Oscyloskop. Dzielnik napięcia. Linia długa

Porty wejścia/wyjścia w układach mikroprocesorowych i w mikrokontrolerach

Ćwiczenie 25 Temat: Interfejs między bramkami logicznymi i kombinacyjne układy logiczne. Układ z bramkami NOR. Cel ćwiczenia

WIECZOROWE STUDIA NIESTACJONARNE LABORATORIUM UKŁADÓW ELEKTRONICZNYCH

MIKROKONTROLERY I MIKROPROCESORY

DTR.SP-02 APLISENS PRODUKCJA PRZETWORNIKÓW CIŚNIENIA I APARATURY POMIAROWEJ DOKUMENTACJA TECHNICZNO-RUCHOWA

Państwowa Wyższa Szkoła Zawodowa

CHARAKTERYSTYKI BRAMEK CYFROWYCH TTL

LB-470 Konwerter standardu S300 na wyjście 4..20mA. Wersja 1.1 do współpracy z termohigrometrem LB-710.

Zbudować 2wejściową bramkę (narysować schemat): a) NANDCMOS, b) NORCMOS, napisać jej tabelkę prawdy i wyjaśnić działanie przy pomocy charakterystyk

Wydział Elektryczny. Katedra Automatyki i Elektroniki. Instrukcja. do ćwiczeń laboratoryjnych z przedmiotu: SYSTEMY CYFROWE 1.

1. Poznanie właściwości i zasady działania rejestrów przesuwnych. 2. Poznanie właściwości i zasady działania liczników pierścieniowych.

Filtry aktywne filtr środkowoprzepustowy

projekt przetwornika inteligentnego do pomiaru wysokości i prędkości pionowej BSP podczas fazy lądowania;

TECH-AGRO B ę d z i n

OPBOX ver USB 2.0 Miniaturowy Ultradźwiękowy system akwizycji danych ze

Interfejs analogowy LDN-...-AN

płytka montażowa z tranzystorami i rezystorami, pokazana na rysunku 1. płytka montażowa do badania przerzutnika astabilnego U CC T 2 masa

Regulator napięcia transformatora

POLITECHNIKA POZNAŃSKA KATEDRA STEROWANIA I INŻYNIERII SYSTEMÓW

Research & Development Ultrasonic Technology / Fingerprint recognition

LABORATORIUM. Technika Cyfrowa. Badanie Bramek Logicznych

Opis czytnika TRD-FLAT CLASSIC ver Naścienny czytnik transponderów UNIQUE w płaskiej obudowie

LOKALIZATOR PRZENOŚNY KDZ-3C. 1. WSTĘP. 2. Zastosowanie. 3. Budowa. System kontroli doziemienia KDZ-3. ZPrAE Sp. z o.o. 1

DTR.ZSP-41.SP-11.SP-02 APLISENS PRODUKCJA PRZEMYSŁOWEJ APARATURY POMIAROWEJ I ELEMENTÓW AUTOMATYKI INSTRUKCJA OBSŁUGI

Ćw. 7: Układy sekwencyjne

CYKL ROZKAZOWY = 1 lub 2(4) cykle maszynowe

Opis czytnika TRD-55 CLASSIC ver Moduł czytnika transponderów UNIQUE z zewnętrzną anteną

Instrukcja instalacji modułów wejść M910E M920E, modułu wejść/wyjść M921E oraz modułu wyjść M901E.

PRZEŁĄCZANIE DIOD I TRANZYSTORÓW

LABORATORIUM ELEKTRONIKA I ENERGOELEKTRONIKA BADANIE GENERATORÓW PRZEBIEGÓW PROSTOKĄTNYCH I GENERATORÓW VCO

BADANIE PRZERZUTNIKÓW ASTABILNEGO, MONOSTABILNEGO I BISTABILNEGO

1.2 Funktory z otwartym kolektorem (O.C)

a) dolno przepustowa; b) górno przepustowa; c) pasmowo przepustowa; d) pasmowo - zaporowa.

Porty wejścia/wyjścia w układach mikroprocesorowych i w mikrokontrolerach

1.2 Schemat blokowy oraz opis sygnałów wejściowych i wyjściowych

LABORATORIUM PODSTAWY ELEKTRONIKI REJESTRY

Układ sterowania, magistrale i organizacja pamięci. Dariusz Chaberski

UKŁADY ELEKTRONICZNE Instrukcja do ćwiczeń laboratoryjnych Badanie transoptora

LEKCJA TEMAT: Zasada działania komputera.

Przykładowe zadanie egzaminacyjne dla kwalifikacji E.20 w zawodzie technik elektronik

2. PORTY WEJŚCIA/WYJŚCIA (I/O)

LOKALIZATOR PRZENOŚNY KDZ-3C.

ĆWICZENIE 15 BADANIE WZMACNIACZY MOCY MAŁEJ CZĘSTOTLIWOŚCI

4. Funktory CMOS cz.2

Scalona przetwornica UCC3941-ADJ

MPI-C MPI-CL MPI-CN WIELOKANAŁOWY REJESTRATOR ELEKTRONICZNY

Wzmacniacz operacyjny

Aplikacja interfejsu ethernetowego UNIV

E-TRONIX Sterownik Uniwersalny SU 1.2

POWERSYS INSTRUKCJA OBSŁUGI MIERNIKI DO POMIARU I KONTROLI REZYSTANCJI DOZIEMIENIA ORAZ NAPIĘCIA BATERII

CLIMATE 5000 VRF. Cyfrowy licznik energii DPA-3. Instrukcja montażu (2015/07) PL

Architektura komputera

INSTRUKCJA INSTALATORA

LABORATORIUM PRZYRZĄDÓW PÓŁPRZEWODNIKOWYCH

Ćwiczenie 22. Temat: Przerzutnik monostabilny. Cel ćwiczenia

Podstawowe zastosowania wzmacniaczy operacyjnych wzmacniacz odwracający i nieodwracający

Podstawowe układy pracy tranzystora bipolarnego

Scalony analogowy sterownik przekształtników impulsowych MCP1630

Zaliczenie Termin zaliczenia: Sala IE 415 Termin poprawkowy: > (informacja na stronie:

Transkrypt:

jm ST Y T U T TECHNOLOGII E LE K T KONTROLER SYSTEMU I DWUKIERUNKOWI BUFOR DLA MAGISTRALI DANICH UCY 74S428 r u 28' * UCC 0-T7OW UCY 74 S 428 MEMW i7or 3-mImR 3-1FW f 3-6 u sen 3-D6 15-5 3-DB6 3- D5 3-DB5 3-01 3 -d b i D<> DO D7 DBiN M 5T5TB HLDA BUSŚNJ Dwukierunkowy nadajnik/ odbior nik szyny danych R e je str s ta tu s ó w Uktad dekodujący sygrrofy kontrolne ot T DBO DB7 Kontrolo nad/odb. MfeMI? REWW I/OW ren Rys.1.Rozkład wyprowadzeń Rys«2* Schemat blokowy Nazwy wyprowadzeń f DO - D7 DBO - DB7 I/OR -/wyjście/ I/ÓW -/wyjście/.młmr -/wyjście/ HEW. -/wyjśoie/ DBIN -/wejście/ -/wyjście/ - wejśoie-wyjśoie szyny danych dd strony jednostki centralnej -~we jśoie-wyjśoie szyny, danych od atic/fo systemu - kontrola czytania danych z we-wy - kontrola zapisu danych na we wy - kontrola czytania z pamięci kontrola zapisu do pamięoi - sygnał gotowości jednostki centralnej /MCY 7880/ do.przyjęcia danyoh - potwierdzenie przyjęcia przerwania przez jednostkę centralną

- 2 - HLDA -/wejście/ - potwierdzenie przyjęcia sygnału HOLD przez jednostkę centralną, /MCY 7880/ WR -/we Iście/ - sygnał potwierdzający gotowość jednostki centralnej /MCY 7880/ do wyjłania danych na magistralę systemu BUSEn /wejście/ - sygnał ustawiający wyjścia kontrolne i wyjścia DB układu w stan wysokiej imynii pedane j i '. fisjos^flos- STSTB -/wejście/ Ucc ~ /zasilanie/ - + 5 - sygnał strobujący wewnętrzną pamięć statusów /z układu UCY 743/ 24 IT/ MA.SA - 0. ---- 1 -sn " Monolityczny, cyfrowy układ: scalony TTLS UCY 74S428N pełni funkcję kontrolera systemu i dwukierunkowego bufora do magistrali danych systemu mikroprocesorowego^); opartego na jednostce centralnej MCY 7880N. Układ wytwarza sygnały kontrolne niezbędne do bezpośredniej współpracy jednostki centralnej z pamięciami i układami obsługującymi urządzenia we-wy«sygnały kontrolne tworzą magistralę kontrolną systemu. Są one następujące: M S W - sygnał kontrolujący ozytanie danych z pamięci IffiMw - sygnał kontrolujący zapis danyoh do pamięci Y / M - sygnał kontrolujący wprowadzenie danyoh z urządzenia we-wy 1 / ÓW - sygnał kontrolujący wyprowadzenie danyoh do urządzenia we-wy TN35C. - sygnał potwierdzenia przyjęcia przerwania prze& jednostkę centralną. Sygnały kontrolne są wytwarzane przez bramkowanie słowa stanu procesora, pojawiająoego się na magistrali danyoh na pooząt * ku każdego cyklu maszynowego mikroprocesora i sygnałów poohodząoyoh z jednostki centralnej /DBIN, WR i HLDA/. W tabeli poniżej przedstawiono wszystkie słowa stanu i odpowiadające im oykle maszynowe oraz sygnały kontrolne generowane przez układ. bet i :

- 3 - Słowo stanu Stan wejść DO DO D1 D2 D3 D4 - D7 D5 D6 D7 Cykl maszynowy CPU Sygnał kontrolny generowany 1 0 1 0 0 0 1 0 1 Pobranie instr. m EmR 2 0 1 0 0 0 0 0 1 Czytanie z pamięci mim r 3 0 0 0 0 0 0 0 0 Pisanie do pamięci 4 0 1. 1 0 0 0 0 1. Czytanie stosu MEMR 5 0 0 1 0 0 0 0 0 Pisanie do stosii MEłĄW & 0 t Q 0 0 0 1 0 Czytanie z wejścia 7 0 0 0 0 1 0 0 0 Wyprowadzenie na wyjście 8 t 1 0 0 0 1 0 0 Potwierdzenie przerwania 9 0 \ 0 1 0 0 0 1 Potwierdzenie zatrzymania 10 1 1 0 1 0 1 0 0 Potwierdzenie przerwania podczas zatrzymanie T 7 W T7T5W ińta ŻADEN TNTA _... Lwukierunie owy bufor do magistrali danych zapewnia separację szyny danych systemu i szyny danych jednostki centralnej, daje dużą obciążalność szyny i podnosi odporność, systemu na zakłócenia. Układ ma możliwość autornatyoznej generacji kodu rozkazowego RST7 na szynie danyoh jednostki centralnej. Ten rodzaj pracy jest stosowany, jeżeli w systemie występuje tylko jeden podprogram obsługi przerwań. Aby uzyskać automatyozną generację kodu RST7, wyjście układu TETfA łąozy się poprzez rezystor 1 kq ze źródłem napięcia +12 /rys. 3/. PARAMETRY DOPUSZCZALNE Napięcie zasilania Ucc -0,5 4-7 Napięcie wejściowe UI -1,5? 7 ' Prąd wyjściowy IQ 1 00 ma

- 4 - Temperatura otoczenia w ozasie praey ^amb O Temperatura przeohowywania ^stg -55 -í- 125 C +70 C PARAMETRY CHARAKTERYSTYCZNE o o + Parametry stałoprądowe 53 0 C ~ 70 C, Uęę = 5-5%, o ile nie podano inaczej/ Nazwa para metru 1 --- ---Ujemne na pięcie wej ściowe /dla wszystkioh wejść/ Prąd wejśoiowy w stanie niskim StfSfS B 2 i D6 Symbol parame tru ź -ÜIL.Z E Z 6 '5 i UCC - 4' 75 -Ij = 5 ma 500 750 /UA yua Ucc = 5,25 Y 250 ya Uj 250 yua 1 00 yua Ucc 20 y-ua Uj 1 00 /UA [)y ii = 0,45 IIH StfSiB DB0-DB7 Dla pozostałycn wejść Napięcie wej ściowe w sta nie niskim /dla wszyst kich wejść/ 3 Warunki pomiaru " IIL DO, 01, D4, D5,D7 Dla pozosta łych wejść Prąd wejścio wy w stanie wysokim Wartość' parametru Jedn. max min. fx ucc 5,25 = 5,25 = 5 v

' PARAMETRY CHARAKTERYSTYCZNE o.d. 5 ------E------... 4... " 1 j Napięcie wej ściowe w sta nie wysokim /dla wszystkloh wejść/ U!H Prąd zasilania ^ cc Napięcie wyj ściowe w sta nie niskim DO - D7 2 ' 190 U0L Ucc = 5,25 0,45 IQ «2 ma. 0,45 Iq «1 0 ma Ućc = 4,75 U0H Dla pozosta ły oh wyjść Wyjściowy prąd zwarciowy /wszystkie wyj ścia/ 3,6 Iq = - 1 0 yua 2,4 Iq = -1 15 Prąd na wyj ściach kontrol nych w rtanie lę / o f f / wysokiej impedanoji Prad wyjścia INTi ma UCC = 5 Ucc - 4,75 Dla pozosta łych wyjść Napięcie wyj ściowe w sta nie wysokim DO - D7 JINT 90 ma ma UCC = 5 Ucc = 5,25 10 0 yua UQ = 5,25 -ióo yua 5 ma "1 Tq"= U,45 Patrz układ pomiarowy rys. 3 Kys- 3. Układ pomiarowy, prądu wyjścia INTA. w połączeniu zapew niającym automatyczną generację kodu przerwań RST?

- 6 - r \ i7 r ^ h T M j / ~ M 2- STSTB D0-D7 DBIN ińta; TSW, MEMR HLDA inta, To r,memr Po sygnale H L D A D80-BG7 Podczas w p r o - -wadzania danych DO-D7 Podczas wprowadzania danych WE IÓW lub MEMW D0-D7 Podczas wyprowadzania danych DB0-DB7 Podczas wyprowadzania danych BUSEN DB0-DB7 ^ p Rys* 4. Zależności czasowe między sygnałami wejściowymi i wyjściowymi PARAMETRY DYNAMICZNE / t amb = 0 C - 70 C, U CC 5 ± 5%, o ile nie podano inaczej/ Oznaczenie Wartoś6 Nazwa parametru pa parametru Jedn. Warunki rametru min. max. pomiaru 1 2 5 4 - '5 - T Szerokość impulsu STSTB t pw 22 ns Czas ustalenia sygnałów DO - D7 przed impulsem STSTB Czas trzymania sygnałów DO D7 po impulsie STSTB Opóźnienie sygnałów kontrolnych względem sygnału STSTB *8» tsh fcdc 8 ns 5 ns 20 60 ns» 100 pf

- 7 - Opóźnienie sygnałów kontrolnych względem sygnału DBIN PARAMETRY DYNAMICZNE o.d. 1... 2 ' 3 4 5... - Z... trr 30 ns CL = 100 pf Opóźnienie sygnału DBIN względem sygnałów DO - D7 Opóźnienie sygnałów DO - D7 względem sygnałów DBO - DB7 podczas wprowadzania danyoh Opóźnianie sygnałów kontrolnych względam sygnału WH Opóźnienie sygnałów DBO - DB7 względem sygnału STSTB podczas wyprowadzania danyoh Opóźnienie sygnałów. DBO DB7 względem sygnałów DO D7 podozas wyprowadzania danych Opóźnienie sygnałów DBO - DB7 względem sygnału BUSEN Opóźnienie sygnałów kontrolnych INTA 1/OR MEMR względem sygnału filda Czas ustalenia sygnałów DBO - DB7 przed sygnałem HLDA Czas trzymania aygi.i6w DBO - DB7 po sygnale MLOa 9, CC tre trd twr twe twd te tlid tdo tdii 45 ns CL «25 pf 30 ns CL - 25 pf 5 45 ns CL = 100 pf 30 ns CL = 100 pf 5 40 ns CL = 100 pf 30 ns CL = 100 pf' 25 as lu 'I:-. 20 ns C L = 100 pf Mierzone wyjście i R1 R2 Rys. 5. Ob o i; iżcni o wyjść przy pomiarach parametrów dynamicznych. Dla wyjść DO - D7 R1 =4 TcQ R; = oo Pozostałe wyjścia Rj - = 500 5, II2 = 1 kq. Pojemność CL wg tabeli "PAHAUiSTaZ DYNA MICZNE"

- 8 Na rys. 6 przedstawiono schemat aplikaoyjny układu UCY 74S428 v Jako standardowego interfejsu mikroprooesora MCY 7880. DBIN HLDA 7880 UCY 74S428 Dwukierunkowy nadajnik- -odbiornik Szyna danych MASA STSTB ---- BUSEN Generacja sygnafów kontrolnych FnTa MEMR Me m w I M l/ow Szyna kontrolna Kys. 6* Sohemat aplikacyjny OBUDOWA CE 77 Rys«7. Kształt obudowy plastikowej CÜ-77 o 28 wyprowadzeniach

Wymiary obudowy Symbol Wymiary /mm/ Kąt wymiaru min. nom. max. stopnie A - - 5,10 - b 0,38-0,59-0 0,20-0,36 - D 36,4 36,7 - - e - 2,54 - - el 15,24 - «L 2,54 - - - m e 13,8 - e * 0 r 15

INSTYTUT TECHNOLOGII ELEKTRONOWEJ I U Lotalkdw 32/46 02*668 lara&awa Tel«x 819647 U U 435401 Cena foosł bruk z o u n I W sam. H / B i n* \toc IBAWO BEPKODUKGJI ZASTRZEŻONE