Architektura komputerów i systemy operacyjne
|
|
- Maja Kurowska
- 9 lat temu
- Przeglądów:
Transkrypt
1 Architektura komputerów i systemy operacyjne kierunek: Elektronika i Telekomunikacja Andrzej PIECZYŃSKI, Instytut Sterowania i Systemów Informatycznych Wydział Elektrotechniki, Informatyki i Telekomunikacji Uniwersytet Zielonogórski
2 Architektura komputerów i Plan wykładów 1. Wprowadzenie, podział komputerów. Istota pracy komputera. Cykle komputera. Magistrale i ich funkcje. 2. Pamięć komputera, jej rodzaje i własności. Pamięć podręczna, jej funkcje i zasada współpracy z pamięcia operacyjna. Algorytmy wymiany zawartości pamięci podręcznej. Spójność pamięci podręcznej. 3. Tryby adresowania pamięci, adresowanie indeksowe.operacje wejścia - wyjścia w systemie komputerowym. Operacje bezwarunkowe, z testowaniem, z przerwaniem. Operacje z pośrednim sterowaniem. 4. Mikroprocesor, budowa, typy procesorów i ich podstawowe parametry. Procesory CISC i RISC. Procesory SPARC i MIPS.
3 Architektura komputerów i Plan wykładów 5. Architektury równoległe komputerów. Klasyfikacja Flynna. Procesory wektorowe SIMD. Systemy MIMD. Systemy z pamięcia wspólna. Magistrala z podziałem czasu. Architektura z przełacznikiem krzyżowym. Pamięć wieloportowa. Skalowanie systemów z pamięcia wspólna / dzielona. Systemy MIMD z pamięcia rozproszona. Systemy z rozproszona pamięcia wspólna. Prawo Amdala. 6. Płyty główne. Podstawowe elementy płyty: chipset, magistrale. Szybkość procesorów a przepustowość magistral. Płyty zintegrowane. Wydajności płyt głównych. Przykłady płyt. 7. Pamięci masowe w komputerze. Dyski twarde i optyczne oraz ich sterowniki. System Plików w pamięciach masowych. 8. Kolokwium.
4 Architektura komputerów i Literatura [1 ]. Chalk B.S.: Organizacja i architektura komputera, WNT, Warszawa, [2 ]. Metzger P.: Anatomia PC, Kompendium wiedzy o architekturze komputerów PC, wydanie IX, Helion, [3 ]. Metzger P.: Diagnostyka i optymalizacja komputerów PC, Helion, [4 ]. Mueller S.: Rozbudowa i naprawa komputerów PC, Helion, [5 ]. Mueller S., Soper M. E.: Rozbudowa i naprawa komputerów PC, kompendium, Helion, 2001
5 Architektura komputerów i Generacje komputera Generacje komputerów to umowny podział komputerów cyfrowych, zależnie od zastosowanej technologii 0 generacja - przed pojawieniem się uniwersalnych, elektronicznych maszyn cyfrowych, np. przekaźnikowy Z3, 1 generacja - budowane na lampach elektronowych, np. XYZ, 2 generacja - budowane na tranzystorach, np. ZAM 41, 3 generacja - budowane na układach scalonych małej i średniej skali integracji, np. Odra 1305, 4 generacja - budowane na układach scalonych wielkiej skali integracji, np. komputer osobisty (PC), 5 generacja - projekty o niekonwencjonalnych rozwiazaniach, np. komputer optyczny, biologiczny, kwantowy.
6 Architektura komputerów i Komputery 0 generacji Komputery zerowej generacji to maszyny konstruowane przed pojawieniem się uniwersalnych, elektronicznych maszyn cyfrowych, o możliwościach dzisiejszych prostych i średnich kalkulatorów programowanych.
7 Architektura komputerów i Komputery 1 generacji Przedstawicielem tej genercji jest ENIAC, posiada prymitywna organizację, ale zbudowany głównie na lampach, Komputery zerowej i pierwszej generacji, o organizacji odmiennej od współczesnych, nazywamy wczesnymi komputerami.
8 Architektura komputerów i Komputery 2 i 3 generacji
9 Architektura komputerów i Podział komputerów według zastosowań Komputery osobiste, Komputer domowy, Mainframe, Superkomputer, Systemy wbudowane.
10 Architektura komputerów i Komputery osobiste PC Idea komputerów osobistych zrodziła się na poczatku lat 70.
11 Architektura komputerów i Komputery osobiste PC Nie do końca jest jasne, który z komputerów można uznać za pierwsza tego typu maszynę. O palmę pierwszeństwa kłóca się tu Xerox, Hewlett-Packard oraz IBM. Jest tu polski akcent, zapomniany podobnie jak niegdyś enigma. Maszyna o nazwie K-202 stworzona przez Jacka Karpińskiego. Powstało pierwszych 30 komputerów wielkości małej walizki i mieszczacych się na biurku. Jednakże wydaje się, iż pierwszym komputerem osobistym (PC) powszechnie uznanym przez "świat zachodni" była konstrukcja firmy MITS nazwana ALTAIR zaprezentowana przez Eda Robertsa i Billa Gatesa w styczniowym wydaniu Popular Electronics Magazine (1975). Niewatpliwym faktem jest natomiast to, że pierwszym masowo produkowanym tego rodzaju komputerem, który faktycznie dotarł "pod strzechy" był Apple I. 8 marca 1983 masowo produkowany komputer osobisty IBM PC/XT, od którego wywodzi się cała rodzina komputerów klasy PC.
12 Architektura komputerów i Komputer domowy to mikrokomputer przewidziany do zastosowań domowych (gry komputerowe, multimedia, rozrywka), zazwyczaj o uproszczonej konstrukcji w stosunku do typowego komputera osobistego, ale z dobrymi możliwościami multimedialnymi. Typowe ich cechy to: mikroprocesor niższej klasy niż w typowych ówczesnych komputerach osobistych, uboższa pamięć masowa: w komputerach 8-bitowych zwykle brak pamięci dyskowej w standardowej konfiguracji, zamiast niej stosowano magnetofon kasetowy lub cartridge; w komputerach nowszych generacji była już wbudowana stacja dyskietek, ale w standardowej konfiguracji wciaż brakowało dysku twardego, klawiatura zintegrowana w jednej obudowie z jednostka centralna, możliwość podłaczenia takiego komputera do zwykłego telewizora zamiast do specjalnego monitora. Przykłady: Amiga 500 i Atari ST, Amiga 1200 i Atari Falcon.
13 Architektura komputerów i Mainframe (ang. main - główny, frame - struktura) Sa systemami o dużej wydajności przetwarzania danych. Termin mainframe pochodzi od wczesnych maszyn tego typu, ze względu na ich rozmiary i fakt, że kompletny system komputerowy składał się z wielu oddzielonych od siebie jednostek (szaf, obudów) - main frame to była główna jednostka przetwarzajaca dane, Produkcja komputerów mainframe zaczęła się pod koniec roku 1950, poczatek seria IBM 360, RAID, ODRA, URAL, STRELA mainframe y stosuje się gdy potrzebna jest wysoka wydajność I/O, niezawodność oraz jednoczesna obsługa różnorodnych procesów biznesowych.
14 Architektura komputerów i Superkomputery - komputer o wielkiej mocy obliczeniowej Za pierwszy superkomputer uznaje się CDC 6600, który powstał w 1963 roku. Superkomputery rzadko pracuja w pojedynkę. Zwykle spina się je w wielkie układy połaczone sieciami o olbrzymich przepustowościach, które tworza klastry, Trzy pierwsze miejsca w rankingu zajmuje firma IBM, jedna z wersji superkomputera BlueGene/L, osiaga wydajność ponad 600 teraflopsów., Najszybszym nierozproszonym geograficznie superkomputerem w Polsce jest Galera z Centrum Informatycznego TASK w Politechnice Gdańskiej, Maszyna zarzadzana przez system GNU/Linux, której teoretyczna moc obliczeniowa sięga 50 TFLOPS jest wykorzystywana do obliczeń naukowych. Kolejnym pod względem mocy obliczeniowej superkomputerem jest Nautilus zlokalizowany w warszawskim ICM. Na liście najbardziej ekologicznych superkomputerów świata z czerwca 2009 zajmował on pierwsze miejsce.
15 Architektura komputerów i System wbudowany (ang. Embedded system) system komputerowy specjalnego przeznaczenia, który staje się integralna częścia obsługiwanego przez niego sprzętu. Każdy system wbudowany oparty jest na mikroprocesorze (lub mikrokontrolerze), zaprogramowanym do wykonywania ograniczonej ilości zadań lub nawet tylko do jednego, Za pierwszy komputer wbudowany uznaje się ten, który sterował amerykańskim statkiem kosmicznym Apollo,
16 Architektura komputerów i Budowa komputera PC)
17 Architektura komputerów i Budowa komputera PC)
18 Architektura komputerów i Budowa komputera PC)
19 Architektura komputerów i Budowa komputera PC)
20 Architektura komputerów i Budowa komputera PC)
21 Architektura komputerów i W1: Istota pracy komputera.
22 Architektura komputerów i Istota działania komputera
23 Architektura komputerów i Typy architektur komputera) Von Neumana, Harvardzka.
24 Architektura komputerów i Cykle komputera Sekwencyjne 1 n 2 1 n+1 2 Z prepobieraniem 1 n 2 3 Legenda: 1 - faza pobierania 2 - faza wykonania 3 - faza bezczynnoœci 1 n+1 2
25 Architektura komputerów i Magistrale bitowo szeregowe bitowo równoleg³e clear out in Bufor I/O clk
26 Architektura komputerów i W2: Pamięć komputera.
27 Architektura komputerów i Pamiêæ komputera wiêksza szybkoœæ Rejestry pamiêæ podrêczna wiêkszy czas dostêpu wewnêtrzna zewnêtrzna pamiêæ operacyjna pamiêæ dodatkowa wiêkszy koszt wiêksza pojemnoœæ
28 Architektura komputerów i Pamiêæ komputera - wspó³praca CPU rejestry pamiêæ podrêczna sterownik p³yty pamiêæ operacyjna interfejsy I/O 3 pamiêæ dodatkowa
29 Architektura komputerów i Zale noœci czasowe sygna³ów na magistrali synchronicznej Cykl odczytu Cykl zapisu zegar Magistrala adresowa R/W Magistrala danych R/W 1 0 Magistrala danych adres Czas dostêpu do pamiêci Dane wy czas Dane we
30 Architektura komputerów i Pamięć podręczna Cechy charakterystyczne: Szybka, Poprawia komunikację między CPU i pamięcia główna, Korzysta z zasady lokalności (ang. Principle of locality), Pamięć półprzewodnikowa, Bufor między CPU i pamięcia główna, Niewielka pojemność (obniżka kosztów). Zasada lokalności: Lokalność tymczasowa (danych), Lokalność przestrzenna.
31 Architektura komputerów i Zasada dzia³ania pamiêci podrêcznej chybienie CPU obszar Pamiêæ podrêczna blok Pamiêæ operacyjna
32 Architektura komputerów i Zasada dzia³ania pamiêci podrêcznej trafienie kopie CPU obszar Pamiêæ podrêczna blok Pamiêæ operacyjna
33 Architektura komputerów i Pamiêæ podrêczna asocjacyjna Adres pamiêci etykieta s³owo A Adres szesnastkowy Pamiêæ operacyjna blok 0 blok 1 blok 2 blok N-1 Pamiêæ podrêczna etykieta blok blok 2
34 Architektura komputerów i Przeszukiwanie pamiêci podrêcznej Adres z CPU A poszukiwanie równoleg³e trafienie Bajt do CPU Pamiêæ podrêczna etykieta etykieta etykieta blok 2 Wybranie bajtu Obszar pamiêci podrêcznej 16 bajtów
35 Architektura komputerów i Pamiêæ podrêczna odwzorowana bezpoœrednio - (ang. direct mapped cache) Adres pamiêci etykieta obszar s³owo FFF Pamiêæ operacyjna blok 0 : blok 4095 Pamiêæ podrêczna FFF blok 0 : blok 4095 etykieta blok 01 blok 0 obszar blok 4095 FF 000 FFF blok 0 blok 4095
36 Architektura komputerów i Dostêp do pamiêci - odwzorowanie bezpoœrednie Adres z CPU 0F wybór Numer obszaru obszaru 000 : 008 : FFF porównanie etykiet bajt do CPU Pamiêæ podrêczna etykieta blok wybór bajtu 0F trafienie chybienie
37 Architektura komputerów i Pamiêæ podrêczna ze zbiorowym odwzorowaniem asocjacyjnym (ang. set-associative cache) adres z CPU etykieta zbiór s³owo 0F wybór zbiór zbioru 000 : 008 : FFF chybienie Pamiêæ podrêczna wybór bajtu etykieta blok etykieta blok 09 0F etykieta blok etykieta blok trafienie bajt do CPU porównanie etykiet
38 Architektura komputerów i Współpraca pamięci podręcznej z pamięcia operacyjna Algorytmy wymiany zawartości pamięci podręcznej Najdawniej używany (ang. least recently used LRU), FIFO (ang. first-in-first-out). Spójność pamięci podręcznej (ang. unified cache) Zapis przez (ang. write throught), Zapis z opóźnieniem (ang. write back). Średni czas dostępu do pamięci: t av = h t c + (1 h) t m (1) gdzie: h - wskaźnik trafień, t c - czas dostępu dla pamięci podręcznej, t m - czas dostępu do pamięci operacyjnej.
39 Architektura komputerów i W3: Tryby adresowania, operacje wejścia-wyjścia
40 Architektura komputerów i Tryby adresowania 1 Bezpośrednie adresowanie rejestru Tryb adresowania w rozkazie w rejestrze w pamiêci Bezpoœrednie adresowanie rejestru Rejestr danych n miêdzy 0 a 7 D n Argument Rejestr adresowy n miêdzy 0 a 7 An Argument
41 Architektura komputerów i Tryby adresowania 2 Adresowanie natychmiastowe Tryb adresowania w rozkazie w rejestrze w pamiêci Adresowanie natychmiastowe Argument
42 Architektura komputerów i Tryby adresowania 3 Adresowanie bezwzględne Tryb adresowania w rozkazie w rejestrze w pamiêci Adresowanie bezwzglêdne Adres Argument
43 Architektura komputerów i Tryby adresowania 4 Adresowanie pośrednie zawartościa rejestru adresowego Tryb adresowania w rozkazie w rejestrze w pamiêci Adresowanie poœrednie An Adres Argument zawartoœci¹ rejestru adresowego
44 Architektura komputerów i Tryby adresowania 5 Adresowanie pośrednie zawartościa rejestru adresowego z postinkrementacja Tryb adresowania w rozkazie w rejestrze w pamiêci Adresowanie poœrednie An zawartoœci¹ rozmiar rejestru adresowego z postinkrementacj¹ Adres Adres + rozmiar Argument
45 Architektura komputerów i Tryby adresowania 6 Adresowanie pośrednie zawartościa rejestru adresowego z predekrementacja Tryb adresowania w rozkazie w rejestrze w pamiêci Adresowanie poœrednie An zawartoœci¹ rozmiar rejestru adresowego z predekrementacj¹ Adres Adres - rozmiar Argument
46 Architektura komputerów i Tryby adresowania 7 Adresowanie z przesunięciem względem licznika rozkazów
47 Architektura komputerów i Tryby adresowania 8 Adresowanie pośrednie zawartościa rejestru indeksowego z przesunięciem
48 Architektura komputerów i Tryby adresowania 9 Adresowanie pośrednie zawartościa rejestru indeksowego z przesunięciem - cd
49 Architektura komputerów i Tryby adresowania 10 Adresowanie pośrednie zawartościa rejestru indeksowego z przesunięciem - cd
50 Architektura komputerów i Tryby adresowania 11 Adresowanie pośrednie zawartościa rejestru indeksowego z przesunięciem - cd
51 Architektura komputerów i Operacje bezwarunkowe Operacje wejścia-wyjścia 1
52 Architektura komputerów i Operacje wejścia-wyjścia 2 Operacje bezwarunkowe - przykład wejścia
53 Architektura komputerów i Operacje wejścia-wyjścia 3 Operacje bezwarunkowe - przykład wyjścia
54 Architektura komputerów i Operacje wejścia-wyjścia 4 Operacje z testowaniem
55 Architektura komputerów i Operacje wejścia-wyjścia 5 Operacje z testowaniem przykład
56 Architektura komputerów i Operacje wejścia-wyjścia 6 Operacje z przerwaniem
57 Architektura komputerów i Operacje wejścia-wyjścia 7 Operacje z pośrednim sterowaniem przez procesor (DMA)
58 Architektura komputerów i W4: Mikroprocesory, procesory CISC i RISC
59 Architektura komputerów i Mikroprocesor 1 Architektura mikroprocesora
60 Architektura komputerów i Mikroprocesor 2 Architektura mikroprocesora
61 Architektura komputerów i Mikroprocesor 3 Jednostka sterujaca mikroprocesora
62 Architektura komputerów i Mikroprocesor 4 Typy układów sterowania z realizacja sprzętowa ("zadrutowane") z realizacja programowa (w EPROM) Rejestry procesora Statusowy, znaczników SR, Rozkazów IR, Adresów pamięci MAR, Akumulator A, Indeksowe SPR, Robocze GPR, Licznik rozkazów PC.
63 Architektura komputerów i Mikroprocesor 5 Architektura mikroprocesora - znaczniki
64 Architektura komputerów i Mikroprocesor 6 Mikroprocesor - historia rozwoju
65 Architektura komputerów i Mikroprocesor 7 Architektura mikroprocesora - założenia w rozwoju
66 Architektura komputerów i Mikroprocesor 8 CISC - Complex Instruction Set Computer architektura dominujaca w rodzinach x86 Intela i 680xx Motoroli procesory realizuja coraz większe zadania, pojedynczy rozkaz wywołuje szereg kompleksowych działań, czas opracowywania polecenia może dochodzić nawet do kilkudziesięciu cykli zegarowych, kod programu zwarty, proces transportu kodu do procesora powoduje mniej problemów, lista rozkazów od 100 do 200, duża liczba trybów adresowania od 5 do 20, duży zakres rozkazów o różnych długościach i czasach wykonania, mikroprogramowalna jednostka sterujaca.
67 Architektura komputerów i Mikroprocesor 9 RISC - Reduced Instruction Set Computer Powstał w toku prac nad projektem 801 firmy IBM rozwijany przez wielu producentów - AMD 29000, HP PA-RISC, Intel 860 i 960, IBM RS/6000, ograniczona lista rozkazów do niewielu szybko wykonywanych instrukcji, realizacja sprzętowa jednostki sterujacej, duże obciażenie magistrali pamięciowej, wymagana duża przepustowość magistrali, stała długość wszystkich mikrorozkazów, niewielka liczba trybów adresowania (kilka).
68 Architektura komputerów i Mikroprocesor 10 RISC - Reduced Instruction Set Computer - modyfikacje zmieniony sposób ograniczenia listy rozkazów: aktualna lista rozkazów jest niezwykle długa (dłuższa niż dla CISC), rozkazy wykonuja bardzo skomplikowane zadania (część jako mikrokod a część sprzętowo), uproszczenie to rozdzielenie zestawu instrukcji na: blok operacji wejścia-wyjścia, blok operacji na rejestrach, operacje na blokach moga być wykonywane równolegle, obszerny zbiór rejestrów uniwersalnych, rozkazy działaja w większości na rejestrach, przetwarzanie potokowe, superskalarność.
69 Architektura komputerów i Mikroprocesor 11 CISC-RISC procesory akceptuja złożone instrukcje x86, wyposażone w dekoder tłumaczacy instrukcje zewnętrzne na listę jadra RISC, jadro pracuje w trybie RISC (RISC kernel).
70 Architektura komputerów i Mikroprocesor 12 Przykłady procesorów - RISC MIPS - R3000, R4400, R6000, HP - PA7200, PA7500, UltraSparc, PowerPC - 601, 604, 620, Alfa.
71 Architektura komputerów i Mikroprocesor 13 Architektura mikroprocesora - potokowe przetwarzanie danych 4.
72 Architektura komputerów i Mikroprocesor 17 Procesory SPARC i MIPS SPARC - Scalable Processor ARChitecture Sprzętowe przekazywanie parametrów między procedurami.
73 Architektura komputerów i Mikroprocesor 18 Procesory SPARC i MIPS Procesory MIPS
74 Architektura komputerów i Mikroprocesor 19 Złacza procesorów PGA - Pin Grid Array Modułowy
75 Architektura komputerów i Mikroprocesor 20 Złacza procesorów - montaż Lutowane, Wciskane, LIF (Low Insertion Force), ZIF (Zero Insertion Force).
76 Architektura komputerów i W5: Architektury równoległe komputerów.
77 Architektura komputerów i Architektury równoległe komputerów 1 Klasyfikacja Flynna
78 Architektura komputerów i Architektury równoległe komputerów 2 SISD Von Neumana, harvardzka.
79 Architektura komputerów i Architektury równoległe komputerów 3 Procesory wektorowe - SIMD
80 Architektura komputerów i Architektury równoległe komputerów 4 Systemy MIMD z pamięcia wspólna, z pamięcia rozproszona.
81 Architektura komputerów i Architektury równoległe komputerów 5 Systemy MIMD z pamięcia wspólna
82 Architektura komputerów i Architektury równoległe komputerów 6 Systemy MIMD z pamięcia wspólna - realizacja
83 Architektura komputerów i Architektury równoległe komputerów 7 Magistrala z podziałem czasu
84 Architektura komputerów i Architektury równoległe komputerów 8 Magistrala z przełacznikiem krzyżowym
85 Architektura komputerów i Architektury równoległe komputerów 9 Pamięć wieloportowa
86 Architektura komputerów i Architektury równoległe komputerów 10 Skalowanie systemów z pamięcia wspólna / dzielona
87 Architektura komputerów i Architektury równoległe komputerów 11 Systemy MIMD z pamięcia rozproszona
88 Architektura komputerów i Architektury równoległe komputerów 12 Systemy z rozproszona pamięcia wspólna
89 Architektura komputerów i Architektury równoległe komputerów 13 Prawo Amdahla
90 Architektura komputerów i Architektury równoległe komputerów 14 Prawo Amdahla
91 Architektura komputerów i W6: Płyty główne.
92 Architektura komputerów i Płyty główne 1 Jeżeli procesor nazywany jest sercem komputera, to płyta główna jest jego kręgosłupem i układem nerwowym. Płyta główna jest jednym z najmniej docenianych elementów komputera, tymczasem ma ona decydujacy wpływ nie tylko na szybkość całego komputera, ale i na to, co w PC jest bardzo ważne, a mianowicie możliwości rozbudowy.
93 Architektura komputerów i Płyty główne 2 Przykładowy OPIS ZESTAWU KOMPUTEROWEGO przez przeciętnego użytkownika wydajny procesor, szybka karta graficzna, dużo pamięci RAM, pojemny dysk twardy. brakuje płyty głównej DLACZEGO?
94 Architektura komputerów i DLACZEGO? Płyty główne 3 Brak wiedzy na temat płyt głównych, Złożony opis symboliczny - niezrozumiałym dla przeciętnego użytkownika np: ECS KT7S5A DDR VIA SOCKET A, Bardzo częste zmiany akcesorii na rynku. Przykładowe zachowanie użytkownika przy zakupie akcesorii komputerowych: Procesor 1000 MB, Pamięci 20 GB, Płyta główna TANIA i DOBRA
95 Architektura komputerów i Standard płyty Płyty główne 4 AT baby, ATX, BTX.
96 Architektura komputerów i Podstawowe elementy płyty Płyty główne 5
97 Architektura komputerów i Cechy podzespołów płyty Płyty główne 6 Chipset, producenci: Intel (440BX,i815,i845, SIS (735), AMD, VIA (K7T,KT133A,K7T266 PRO), ilość modułów: 1,2,4, parametry: szybkość taktowania magistrali, pojemność i typ obsługiwanej pamięci, parametry układów dodatkowych Złacza, kart rozszerzeń: ISA, EISA, VLB, PCI, AGP, AMR, pamięci: DIP, SIP, SIMM, DIMM, DDR, DDR2, DDR3, urzadzeń zewnętrznych: RS232C, CENTRONICS, PS/2, klawiatury, USB, IR. Magistrale. ilość bitów, zegar taktowania.
98 Architektura komputerów i Magistrale Płyty główne 7 ISA - PCI - AGP - AMR
99 Architektura komputerów i Magistrale - PCIExpress Płyty główne 8
100 Architektura komputerów i Magistrale - PCIExpress Płyty główne 9
101 Architektura komputerów i Magistrale - PCIExpress Płyty główne 10
102 Architektura komputerów i Złacza pamięci Płyty główne 11 SIMM - DIMM - DDR -
103 Architektura komputerów i Inne złacza Płyty główne 12 Zasilanie - ATA66 - ATA100 - FDD -
104 Architektura komputerów i Złacza urzadzeń peryferyjnych Płyty główne 13 RS232C Centronics
105 Architektura komputerów i Złacza urzadzeń peryferyjnych Płyty główne 14 USB - PS2 -
106 Architektura komputerów i Złacza - podsumowanie Płyty główne 15
107 Architektura komputerów i Płyty główne 16
108 Architektura komputerów i Płyty główne 17
109 Architektura komputerów i Przykładowa budowa płyty Płyty główne 18
110 Architektura komputerów i Przykładowa budowa płyty Płyty główne 19
111 Architektura komputerów i Przykładowa budowa płyty Płyty główne 20
112 Architektura komputerów i Przykładowa budowa płyty Płyty główne 21
113 Architektura komputerów i Przykładowa budowa płyty Płyty główne 22
114 Architektura komputerów i W7: Pamięci masowe.
115 Architektura komputerów i Pamięci masowe 1 Podział według technologii i konstrukcji Pamięci taśmowe, Dyski elastyczne, Dyski twarde, Pamięci optyczne, Pamięci półprzewodnikowe, Pamięci heksagonalne.
116 Architektura komputerów i Pamięci masowe 2 Nośniki papierowe karty papierowe, historia (XIX wiek), kodowanie informacji, programowanie i czytanie informacji. taśmy papierowe, kodowanie informacji, czytniki taśmy, programowanie i czytanie nośnika
117 Architektura komputerów i Pamięci masowe 3 Dyski elestyczne dyski 8 calowe, dyski 5 i 1/4 cala, zapis magnetyczny, budowa nośnika i czytnika dyski 2 i 1/2 cala, budowa nośnika i czytnika kodowanie informacji, parametry (szybkość wirowania nośnika, upakowanie, szybkość transmisji, pojemność)
118 Architektura komputerów i Pamięci masowe 4 Dyski twarde - historia Połowa dziewiętnastego wieku pierwsze perforowane karty Pierwszy twardy dysk roku IBM urządzenie o nazwie RAMAC złożony z: ü pięćdziesięciu 24 - calowych dysków ü zespół miał pojemność 5 Mb ü koszt jego rocznej dzierżawy wynosił 35 tys. Dolarów ü 7 tys. dolarów za megabit IBM PC/XT zawiera twardy dysk: ü pojemności 5 lub 10 MB ü średnicy 5,25" ü "full height" wysokość trzech cali
119 Architektura komputerów i Pamięci masowe 5 Dyski twarde - budowa Podstawa to talerze, wykonane najczęściej ze szkła, pokrytego substancją magnetyczną Nad talerzami i pod nimi umieszczone są głowice odczytujące i zapisujące dane Talerze obracają się z prędkością od 5400 do obr/min Przepływ powietrza spowodowany obrotami utrzymuje głowice w odległości kilku mikrometrów nad talerzami Głowice umieszczone są na ramionach poruszanych za pomocą cewki elektromagnetycznej
120 Architektura komputerów i Pamięci masowe 6 Dyski twarde - zasada działania
121 Architektura komputerów i Pamięci masowe 7 Dyski twarde - zarzadzanie zasobami Dysk podzielony jest na ścieżki, które z kolei podzielone są na sektory Ścieżki znajdujące się bezpośrednio nad sobą, jednak położone na różnych talerzach tworzą cylindry System operacyjny odczytuje najpierw tablicę alokacji plików FAT zapisaną na początku partycji Tablica FAT zawiera informacje o sektorze i ścieżce, na których zapisany jest poszukiwany plik Ścieżki dzielone są dodatkowo na klastry Dane pochodzące z jednego sektora lub cylindra przechowywane są w pamięci podręcznej twardego dysku Taka praktyka przyśpiesza znacznie transfer
122 Architektura komputerów i Pamięci masowe 8 Dyski twarde - interfejsy W roku 1984 Western Digital skonstruował w IBM PC/AT interfejs ST506 w 1986 opracowany do spółki z firmą Compaq interfejs IDE (Integrated Drive Electronics). W 1981r pierwszym standardem interfejsu ATA (ang. Advanced Technology Attachments) ü Przepustowość 8,3 MB/s ü Szerokość szyny danych 6 bitów ü Maksymalna liczba obsługiwanych urządzeń r ATA 2 - rozszerzenie interfejsu ATA ü Przepustowości magistrali danych do 16,6 MB/s, ü Obsługa nowych transmisji PIO i DMA - ü Nowa metody adresowania sektorów (LBA) funkcja "Identify Drive 1995r Fast ATA i Fast ATA - 2 ü Fast ATA - 2 oznacza praktycznie to samo co Fast ATA ü Multiword DMA Mode r. ATA 3 ü Rozwinięciem standardu ATA 2 ü Zwiększenie bezpieczeństwa składowania danych ü Pojawienie się zarządzania energią ü Wprowadzenie technologii S.M.A.R.T.
123 Architektura komputerów i Pamięci masowe 9 Dyski twarde - interfejsy (cd) ATA 4 ü Mechanizmu korekcji i detekcji błędów nazwanego CRC (Cyclical Redudancy Check) transfer przeprowadzany jest - z maksymalną możliwą prędkością, zaś w przypadku błędu szybkość przesyłu jest redukowana do wolniejszego trybu. ü Nowy tryb komunikacji UltraDma Mode2 o s zybkości max. 33,3 MB/s. ü Zdefiniowana współpraca z urządzeniami o fizycznej organizacji danych innych niż dyski twarde. ü Nowy standard dla innych urządzeń ATAPI ( AT Attachment Packet Interface). ATA 5 - dwa lata po Ultra ATA/33 (Ultra ATA/66, Ultra ATA/100) ü ü Teoretyczną maksymalną przepustowość 100Mb/s Dla uzyskania większej szybkości, należało zastosować specjalny kabel, którego konstrukacja zapobiega powstawaniu zakłóceń elektromagnetycznych, dwukrotnie zwiększyła się liczba żył (z 40 do 80), nie zmienił się typ wtyczki, nowe żyły stanowią ekran. Serial ATA - SATA
124 Architektura komputerów i Pamięci masowe 10 Dyski twarde - interfejsy (cd) Serial ATA Specjaliści z firm komputerowych (m.in. APT Technologies, Dell, IBM, Intel, Maxtor, Quantum i Seagate) opracowali nowy standard Jednym z podstawowych założeń opracowywanego rozwiązania było zagwarantowanie pełnej kompatybilności software'owej Przeznaczony jest wyłącznie do wykorzystania wewnątrz komputera jedynie pod kątem obsługi pamięci masowych Maksymalna długość przewodu - 1 metr W pierwszej wersji przepustowość pasma MB/s (1,5 Gbit/s), 50% większa od zapewnianej przez Ultra ATA/100 Generacja druga MB/s (2004 r.) (3Gbit/s), trzecia MB/s (6Gbit/s) (2007 r.).
125 Architektura komputerów i Pamięci masowe 11 Dyski twarde - interfejsy - szybkość transmisji w poszczególnych rodzajach ATA
126 Architektura komputerów i Pamięci masowe 12 Dyski twarde - ewolucja dysków twardych
127 Architektura komputerów i Pamięci masowe 13 Dyski twarde - sterowniki dysków EIDE Nazwa handlowa firmy WD (Western Digital ) określająca nieco zmodyfikowany interfejs ATA - 2. Główne zmiany to : ü funkcja dual-port (dodanie drugiego kanału, maksymalną liczbę obsługiwanych urządzeń z 2 do 4) ü obsługa interfejsu ATAPI
128 Architektura komputerów i Pamięci masowe 14 Dyski twarde - sterowniki dysków (cd) S.C.S.I. (Small Computer Systems Interface) Standard SCSI umożliwia połączenie w łańcuch do jednego kontrolera 7, a w przypadku wersji rozszerzonej WIDE SCSI nawet do 15 urządzeń Każdy twardy dysk może mieć pojemność nawet do 100 GB. SCSI oferuje również szybszy transfer danych między urządzeniami, dochodzący do 160 MB/s
129 Architektura komputerów i Pamięci masowe 15 Dyski twarde - systemy plików Najprostszym systemem używanym przez DOS i Windows jest FAT (File Allocation Table). Początkowo jednostką alokacji danych był pojedynczy sektor co przy 16-bitowej architekturze systemu operacyjnego umożliwiało obsługę dysków o pojemnościach nie przekraczających 32 MB (65536 sektorów). Wprowadzono większe jednostki alokacji, nazywane klastrami (ang. cluster pęczek, grono). Wielkość klastra jest zależna od wielkości woluminu i w przypadku np. dysku o pojemności 1 GB klaster liczy sobie 16 kb, a dysk 2,5 gigabajtowy wymaga już klastrów o pojemności 64 kb. Oprócz straty miejsca jest to również strata czasu! Programiści Microsoftu utworzyli 32 bitową tablicę alokacji. Wadach systemu FAT jest: ü silna fragmentacja plików pomiędzy wiele klastrów o bardzo różnym fizycznym położeniu na dysku ü duże prawdopodobieństwo powstawania błędów zapisu, polegających na przypisaniu jednego klastra dwóm plikom (tzw. crosslink), co kończy się utratą danych z jednego lub obu skrzyżowanych plików. ü pozostawianie tzw. zgubionych klastrów, tj. jednostek alokacji nie zawierających informacji, ale opisanych jako zajęte
130 Architektura komputerów i Pamięci masowe 16 Dyski twarde - systemy plików (cd) HPFS (High Performance File System) stosowany początkowo również jako jeden z systemów plików dla Windows NT Zawiera wiele informacji nadmiarowych miedzy innymi: informacje statystyczne, mechanizmy ochrony zapisu przed uszkodzeniem, jak np. automatyczne przenoszenie danych z sektorów o niepewnej jakości do dobrych (tzw. HotFix). Zalety: szybkość wyszukiwania danych, wysoki stopień ciągłości ich zapisu, duża niezawodność Wady: długi czas zakładania nowych plików wynikający z każdorazowej rekonfiguracji drzewa katalogowego Nowe wersje Windows NT (od 4.0) nie obsługują już plików dysków w formacie HPFS
131 Architektura komputerów i Pamięci masowe 17 Dyski twarde - systemy plików (cd) NTFS (New Technology File System) przeznaczony dla Windows NT System oparty na 32-bitowych tablicach FAT zawiera: ü rozbudowany system bezpieczeństwa ü mechanizmy ograniczające fragmentację plików ü możliwość przypisania plikom atrybutu kompresji, pozwalającego na ich kompresję w trakcie zapisu. Podstawowe składniki bezpieczeństwa Windows NT zawarte są w: ü sektorze inicjującym ü nadrzędna tabela plików (MFT Master File Table), zawierającej indeks plików systemowych. System NTFS podobnie jak FAT opiera się na klastrach. Jednak rozmiar klastra ustalamy tutaj dość swobodnie od 0,5 KB do 64 KB.
132 Architektura komputerów i W8: Kolokwium.
Architektura komputerów
Architektura komputerów Andrzej PIECZYŃSKI, Instytut Sterowania i Systemów Informatycznych Wydział Elektrotechniki, Informatyki i Telekomunikacji Uniwersytet Zielonogórski Architektura komputerów I 1 45
Architektura komputerów i systemy operacyjne
Architektura komputerów i systemy operacyjne kierunek: Elektronika i Telekomunikacja Andrzej PIECZYŃSKI, Instytut Sterowania i Systemów Informatycznych Wydział Elektrotechniki, Informatyki i Telekomunikacji
Architektura komputerów
Architektura komputerów Andrzej PIECZYŃSKI, Instytut Sterowania i Systemów Informatycznych Wydział Elektrotechniki, Informatyki i Telekomunikacji Uniwersytet Zielonogórski Architektura komputerów I 1 125
Architektura komputerów
Architektura komputerów Andrzej PIECZYŃSKI, Instytut Sterowania i Systemów Informatycznych Wydział Elektrotechniki, Informatyki i Telekomunikacji Uniwersytet Zielonogórski Architektura komputerów I 1 142
MAGISTRALE ZEWNĘTRZNE, gniazda kart rozszerzeń, w istotnym stopniu wpływają na
, gniazda kart rozszerzeń, w istotnym stopniu wpływają na wydajność systemu komputerowego, m.in. ze względu na fakt, że układy zewnętrzne montowane na tych kartach (zwłaszcza kontrolery dysków twardych,
Architektura komputerów I
Architektura komputerów I Andrzej PIECZYŃSKI, Instytut Sterowania i Systemów Informatycznych Wydział Informatyki, Elektrotechniki i Automatyki Uniwersytet Zielonogórski Architektura komputerów I 1 146
Architektura komputerów
Architektura komputerów Wykład 7 Jan Kazimirski 1 Pamięć podręczna 2 Pamięć komputera - charakterystyka Położenie Procesor rejestry, pamięć podręczna Pamięć wewnętrzna pamięć podręczna, główna Pamięć zewnętrzna
Architektura mikroprocesorów TEO 2009/2010
Architektura mikroprocesorów TEO 2009/2010 Plan wykładów Wykład 1: - Wstęp. Klasyfikacje mikroprocesorów Wykład 2: - Mikrokontrolery 8-bit: AVR, PIC Wykład 3: - Mikrokontrolery 8-bit: 8051, ST7 Wykład
Podsumowanie. semestr 1 klasa 2
Podsumowanie semestr 1 klasa 2 Interfejsy sprzętowe komputera: interfejsy wewnętrzne (IDE, EIDE, SCSI, Serial ATA) interfejsy zewnętrzne (RS-232, PS/2, FireWire, esata, USB, Ethernet) IDE (wewnętrzny,
Wybrane bloki i magistrale komputerów osobistych (PC) Opracował: Grzegorz Cygan 2010 r. CEZ Stalowa Wola
Wybrane bloki i magistrale komputerów osobistych (PC) Opracował: Grzegorz Cygan 2010 r. CEZ Stalowa Wola Ogólny schemat komputera Jak widać wszystkie bloki (CPU, RAM oraz I/O) dołączone są do wspólnych
Budowa Mikrokomputera
Budowa Mikrokomputera Wykład z Podstaw Informatyki dla I roku BO Piotr Mika Podstawowe elementy komputera Procesor Pamięć Magistrala (2/16) Płyta główna (ang. mainboard, motherboard) płyta drukowana komputera,
2013-12-02. Autor: Jakub Duba. Interjesy
Autor: Jakub Duba Interjesy 2 1 Interjesy 3 Interjesy 4 2 5 Universal Serial Bus (USB; uniwersalna magistrala szeregowa) rodzaj sprzętowego portu komunikacyjnego komputerów, zastępującego stare porty szeregowe
Spis treúci. Księgarnia PWN: Krzysztof Wojtuszkiewicz - Urządzenia techniki komputerowej. Cz. 1. Przedmowa... 9. Wstęp... 11
Księgarnia PWN: Krzysztof Wojtuszkiewicz - Urządzenia techniki komputerowej. Cz. 1 Spis treúci Przedmowa... 9 Wstęp... 11 1. Komputer PC od zewnątrz... 13 1.1. Elementy zestawu komputerowego... 13 1.2.
Płyty główne rodzaje. 1. Płyta główna w formacie AT
Płyty główne rodzaje 1. Płyta główna w formacie AT Jest formatem płyty głównej typu serwerowego będącej następstwem płyty XT o 8-bitowej architekturze. Została stworzona w celu obsługi 16-bitowej architektury
URZĄDZENIA WEJŚCIA-WYJŚCIA
Wykład czwarty URZĄDZENIA WEJŚCIA-WYJŚCIA PLAN WYKŁADU Budowa ogólna komputerów PC Urządzenia zewnętrzne w PC Podział urządzeń zewnętrznych Obsługa przerwań Bezpośredni dostęp do pamięci Literatura 1/24
Architektura komputerów
Architektura komputerów Wykład 12 Jan Kazimirski 1 Magistrale systemowe 2 Magistrale Magistrala medium łączące dwa lub więcej urządzeń Sygnał przesyłany magistralą może być odbierany przez wiele urządzeń
Podstawy obsługi komputerów. Budowa komputera. Podstawowe pojęcia
Budowa komputera Schemat funkcjonalny i podstawowe parametry Podstawowe pojęcia Pojęcia podstawowe PC personal computer (komputer osobisty) Kompatybilność to cecha systemów komputerowych, która umoŝliwia
Chipset i magistrala Chipset Mostek północny (ang. Northbridge) Mostek południowy (ang. Southbridge) -
Chipset i magistrala Chipset - Układ ten organizuje przepływ informacji pomiędzy poszczególnymi podzespołami jednostki centralnej. Idea chipsetu narodziła się jako potrzeba zintegrowania w jednym układzie
Budowa komputera. Magistrala. Procesor Pamięć Układy I/O
Budowa komputera Magistrala Procesor Pamięć Układy I/O 1 Procesor to CPU (Central Processing Unit) centralny układ elektroniczny realizujący przetwarzanie informacji Zmiana stanu tranzystorów wewnątrz
SYSTEMY OPERACYJNE WYKŁAD 1 INTEGRACJA ZE SPRZĘTEM
SYSTEMY OPERACYJNE WYKŁAD 1 INTEGRACJA ZE SPRZĘTEM Marcin Tomana marcin@tomana.net SKRÓT WYKŁADU Zastosowania systemów operacyjnych Architektury sprzętowe i mikroprocesory Integracja systemu operacyjnego
Budowa komputera. Magistrala. Procesor Pamięć Układy I/O
Budowa komputera Magistrala Procesor Pamięć Układy I/O 1 Procesor to CPU (Central Processing Unit) centralny układ elektroniczny realizujący przetwarzanie informacji Zmiana stanu tranzystorów wewnątrz
Jednostka centralna. Miejsca na napędy 5,25 :CD-ROM, DVD. Miejsca na napędy 3,5 : stacja dyskietek
Ćwiczenia 1 Budowa komputera PC Komputer osobisty (Personal Komputer PC) komputer (stacjonarny lub przenośny) przeznaczony dla pojedynczego użytkownika do użytku domowego lub biurowego. W skład podstawowego
Architektura Komputerów
Architektura Architektura Komputerów komputerowych Wykład nr. 9 dr Artur Bartoszewski PAMIĘCI MASOWE Zasada rejestracji magnetycznej Wszystkie typy pamięci na nośnikach magnetycznych działają na tej samej
Pamięci masowe. ATA (Advanced Technology Attachments)
Pamięci masowe ATA (Advanced Technology Attachments) interfejs systemowy w komputerach klasy PC i Amiga przeznaczony do komunikacji z dyskami twardymi zaproponowany w 1983 przez firmę Compaq. Używa się
Architektura systemów komputerowych. dr Artur Bartoszewski
Architektura systemów komputerowych dr Artur Bartoszewski Układy otoczenia procesora (chipset) Rozwiązania sprzętowe CHIPSET Podstawą budowy płyty współczesnego komputera PC jest Chipset. Zawiera on większość
Architektura komputerów
Architektura komputerów Tydzień 9 Pamięć operacyjna Właściwości pamięci Położenie Pojemność Jednostka transferu Sposób dostępu Wydajność Rodzaj fizyczny Własności fizyczne Organizacja Położenie pamięci
Komputer IBM PC niezależnie od modelu składa się z: Jednostki centralnej czyli właściwego komputera Monitora Klawiatury
1976 r. Apple PC Personal Computer 1981 r. pierwszy IBM PC Komputer jest wart tyle, ile wart jest człowiek, który go wykorzystuje... Hardware sprzęt Software oprogramowanie Komputer IBM PC niezależnie
Układ sterowania, magistrale i organizacja pamięci. Dariusz Chaberski
Układ sterowania, magistrale i organizacja pamięci Dariusz Chaberski Jednostka centralna szyna sygnałow sterowania sygnały sterujące układ sterowania sygnały stanu wewnętrzna szyna danych układ wykonawczy
Twardy dysk. -urządzenie pamięci masowej
Twardy dysk -urządzenie pamięci masowej Podstawowe wiadomości: Dysk twardy jeden z typów urządzeń pamięci masowej wykorzystujących nośnik magnetyczny do przechowywania danych. Nazwa "dysk twardy" (hard
Sektor. Systemy Operacyjne
Sektor Sektor najmniejsza jednostka zapisu danych na dyskach twardych, dyskietkach i itp. Sektor jest zapisywany i czytany zawsze w całości. Ze względów historycznych wielkość sektora wynosi 512 bajtów.
Technika mikroprocesorowa
Technika mikroprocesorowa zajmuje się przetwarzaniem danych w oparciu o cyfrowe programowalne układy scalone. Systemy przetwarzające dane w oparciu o takie układy nazywane są systemami mikroprocesorowymi
Z parametrów procesora zamieszczonego na zdjęciu powyżej wynika, że jest on taktowany z częstotliwością a) 1,86 GHz b) 540 MHz c) 533 MHz d) 1 GHz
Test z przedmiotu Urządzenia techniki komputerowej semestr 1 Zadanie 1 Liczba 200 zastosowana w symbolu opisującym pamięć DDR-200 oznacza a) Efektywną częstotliwość, z jaka pamięć może pracować b) Przepustowość
Który z podzespołów komputera przy wyłączonym zasilaniu przechowuje program rozpoczynający ładowanie systemu operacyjnego? A. CPU B. RAM C. ROM D.
1 WERSJA X Zadanie 1 Który z podzespołów komputera przy wyłączonym zasilaniu przechowuje program rozpoczynający ładowanie systemu operacyjnego? A. CPU B. RAM C. ROM D. I/O Zadanie 2 Na podstawie nazw sygnałów
Architektura komputerów
Architektura komputerów Tydzień 10 Pamięć zewnętrzna Dysk magnetyczny Podstawowe urządzenie pamięci zewnętrznej. Dane zapisywane i odczytywane przy użyciu głowicy magnetycznej (cewki). Dane zapisywane
LEKCJA TEMAT: Zasada działania komputera.
LEKCJA TEMAT: Zasada działania komputera. 1. Ogólna budowa komputera Rys. Ogólna budowa komputera. 2. Komputer składa się z czterech głównych składników: procesor (jednostka centralna, CPU) steruje działaniem
T2: Budowa komputera PC. dr inż. Stanisław Wszelak
T2: Budowa komputera PC dr inż. Stanisław Wszelak Ogólny schemat płyty Interfejsy wejścia-wyjścia PS2 COM AGP PCI PCI ex USB PS/2 port komunikacyjny opracowany przez firmę IBM. Jest on odmianą portu szeregowego
Technologie informacyjne - wykład 2 -
Zakład Fizyki Budowli i Komputerowych Metod Projektowania Instytut Budownictwa Wydział Budownictwa Lądowego i Wodnego Politechnika Wrocławska Technologie informacyjne - wykład 2 - Prowadzący: dr inż. Łukasz
Systemy plików FAT, FAT32, NTFS
Systemy plików FAT, FAT32, NTFS SYSTEM PLIKÓW System plików to sposób zapisu informacji na dyskach komputera. System plików jest ogólną strukturą, w której pliki są nazywane, przechowywane i organizowane.
SYSTEMY OPERACYJNE WYKŁAD 5 OBSŁUGA PAMIĘCI MASOWYCH
SYSTEMY OPERACYJNE WYKŁAD 5 OBSŁUGA PAMIĘCI MASOWYCH Marcin Tomana marcin@tomana.net SKRÓT WYKŁADU Fizyczna obsługa dysków Metody zabezpieczania pamięci masowych Przegląd systemów plików w systemach Windows
Magistrala. Magistrala (ang. Bus) służy do przekazywania danych, adresów czy instrukcji sterujących w różne miejsca systemu komputerowego.
Plan wykładu Pojęcie magistrali i jej struktura Architektura pamięciowo-centryczna Architektura szynowa Architektury wieloszynowe Współczesne architektury z połączeniami punkt-punkt Magistrala Magistrala
WPROWADZENIE Mikrosterownik mikrokontrolery
WPROWADZENIE Mikrosterownik (cyfrowy) jest to moduł elektroniczny zawierający wszystkie środki niezbędne do realizacji wymaganych procedur sterowania przy pomocy metod komputerowych. Platformy budowy mikrosterowników:
Spis treúci. Księgarnia PWN: Krzysztof Wojtuszkiewicz - Urządzenia techniki komputerowej. Cz. 2. Przedmowa... 11. Wstęp... 13
Księgarnia PWN: Krzysztof Wojtuszkiewicz - Urządzenia techniki komputerowej. Cz. 2 Spis treúci Przedmowa... 11 Wstęp... 13 1. Urządzenia peryferyjne i układy wejścia/wyjścia... 15 Wstęp... 15 1.1. Przyczyny
ilość nazwa producenta/ nr katalogowy/ okres gwarancji ilość nazwa producenta/ nr katalogowy/ okres gwarancji szt. 1
Załacznik nr, znak sprawy DZ-250/448/4 FORMULARZ OPISU PRZEDMIOTU ZAMÓWIENIA - FORMULARZ CENOWY jedn. jedn. Zadanie zestawy komputerowe o parametrach podanych w załączniku nr a zestaw nr : laptop - opis
Architektura Systemów Komputerowych. Rozwój architektury komputerów klasy PC
Architektura Systemów Komputerowych Rozwój architektury komputerów klasy PC 1 1978: Intel 8086 29tys. tranzystorów, 16-bitowy, współpracował z koprocesorem 8087, posiadał 16-bitową szynę danych (lub ośmiobitową
HDD. (hard disk drive) Źródło: http://www.mskupin.pl http://h10025.www1.hp.com Urządzenia techniki komputerowej - WSiP
HDD (hard disk drive) Źródło: http://www.mskupin.pl http://h10025.www1.hp.com Urządzenia techniki komputerowej - WSiP Dysk twardy Interfejsy: ATA (IDE, PATA) SATA (Serial-ATA) PATA W kablu IDE jest 80
Budowa komputera Komputer computer computare
11. Budowa komputera Komputer (z ang. computer od łac. computare obliczać) urządzenie elektroniczne służące do przetwarzania wszelkich informacji, które da się zapisać w formie ciągu cyfr albo sygnału
Bajt (Byte) - najmniejsza adresowalna jednostka informacji pamięci komputerowej, z bitów. Oznaczana jest literą B.
Jednostki informacji Bajt (Byte) - najmniejsza adresowalna jednostka informacji pamięci komputerowej, składająca się z bitów. Oznaczana jest literą B. 1 kb = 1024 B (kb - kilobajt) 1 MB = 1024 kb (MB -
Technologia informacyjna. Urządzenia techniki komputerowej
Technologia informacyjna Urządzenia techniki komputerowej System komputerowy = hardware (sprzęt) + software (oprogramowanie) Sprzęt komputerowy (ang. hardware) zasoby o specyficznej strukturze i organizacji
RDZEŃ x86 x86 rodzina architektur (modeli programowych) procesorów firmy Intel, należących do kategorii CISC, stosowana w komputerach PC,
RDZEŃ x86 x86 rodzina architektur (modeli programowych) procesorów firmy Intel, należących do kategorii CISC, stosowana w komputerach PC, zapoczątkowana przez i wstecznie zgodna z 16-bitowym procesorem
Wydajność systemów a organizacja pamięci. Krzysztof Banaś, Obliczenia wysokiej wydajności. 1
Wydajność systemów a organizacja pamięci Krzysztof Banaś, Obliczenia wysokiej wydajności. 1 Motywacja - memory wall Krzysztof Banaś, Obliczenia wysokiej wydajności. 2 Organizacja pamięci Organizacja pamięci:
Wykład 4. Przegląd mikrokontrolerów 16-bit: - PIC24 - dspic - MSP430
Wykład 4 Przegląd mikrokontrolerów 16-bit: - PIC24 - dspic - MSP430 Mikrokontrolery PIC Mikrokontrolery PIC24 Mikrokontrolery PIC24 Rodzina 16-bitowych kontrolerów RISC Podział na dwie podrodziny: PIC24F
Wprowadzenie do architektury komputerów. Taksonomie architektur Podstawowe typy architektur komputerowych
Wprowadzenie do architektury komputerów Taksonomie architektur Podstawowe typy architektur komputerowych Taksonomie Służą do klasyfikacji architektur komputerowych podział na kategorie określenie własności
Sprawdzian test egzaminacyjny GRUPA I
... nazwisko i imię ucznia Sprawdzian test egzaminacyjny GRUPA I 1. Na rys. 1 procesor oznaczony jest numerem A. 2 B. 3 C. 5 D. 8 2. Na rys. 1 karta rozszerzeń oznaczona jest numerem A. 1 B. 4 C. 6 D.
Budowa systemów komputerowych
Budowa systemów komputerowych Krzysztof Patan Instytut Sterowania i Systemów Informatycznych Uniwersytet Zielonogórski k.patan@issi.uz.zgora.pl Współczesny system komputerowy System komputerowy składa
Architektura komputerów
Architektura komputerów Tydzień 11 Wejście - wyjście Urządzenia zewnętrzne Wyjściowe monitor drukarka Wejściowe klawiatura, mysz dyski, skanery Komunikacyjne karta sieciowa, modem Urządzenie zewnętrzne
System mikroprocesorowy i peryferia. Dariusz Chaberski
System mikroprocesorowy i peryferia Dariusz Chaberski System mikroprocesorowy mikroprocesor pamięć kontroler przerwań układy wejścia wyjścia kontroler DMA 2 Pamięć rodzaje (podział ze względu na sposób
Wstęp do informatyki. Interfejsy, urządzenia we/wy i komunikacja. Linie magistrali
Wstęp doinformatyki Architektura interfejsów Interfejsy, urządzenia we/wy i komunikacja Dr inż. Ignacy Pardyka Akademia Świętokrzyska Kielce, 2001 Slajd 1 Slajd 2 Magistrala Linie magistrali Sterowanie
Projektowanie. Projektowanie mikroprocesorów
WYKŁAD Projektowanie mikroprocesorów Projektowanie układ adów w cyfrowych - podsumowanie Algebra Boole a Bramki logiczne i przerzutniki Automat skończony System binarny i reprezentacja danych Synteza logiczna
Architektura komputerów
Architektura komputerów Tydzień 4 Tryby adresowania i formaty Tryby adresowania Natychmiastowy Bezpośredni Pośredni Rejestrowy Rejestrowy pośredni Z przesunięciem stosowy Argument natychmiastowy Op Rozkaz
Układ wykonawczy, instrukcje i adresowanie. Dariusz Chaberski
Układ wykonawczy, instrukcje i adresowanie Dariusz Chaberski System mikroprocesorowy mikroprocesor C A D A D pamięć programu C BIOS dekoder adresów A C 1 C 2 C 3 A D pamięć danych C pamięć operacyjna karta
Budowa komputera. Lubię to! - podręcznik
Budowa komputera Lubię to! - podręcznik Plan na dziś Przypomnienie podstawowych wiadomości z poprzedniej lekcji Założenia teoretyczne komputera Praktyczna realizacja idei Podział elementów: W zależności
Podstawy Informatyki Systemy sterowane przepływem argumentów
Podstawy Informatyki alina.momot@polsl.pl http://zti.polsl.pl/amomot/pi Plan wykładu 1 Komputer i jego architektura Taksonomia Flynna 2 Komputer i jego architektura Taksonomia Flynna Komputer Komputer
Budowa komputerów. Ewelina Langer UTW w Chrzanowie
Budowa komputerów Ewelina Langer UTW w Chrzanowie Zagadnienia: 1. Typy i cechy komputerów. 2. Budowa zewnętrzna. 3. Budowa wewnętrzna. 4. Urządzenia peryferyjne. 1. Typy i cechy komputerów Laptop, Notebook
Dotyczy: Procedury udzielenia zamówienia publicznego w trybie przetargu nieograniczonego na Sprzęt komputerowy i oprogramowanie.
INSTYTUT FIZYKI POLSKIEJ AKADEMII NAUK PL - 02-668 WARSZAWA, AL. LOTNIKÓW 32/46 Tel. (48-22) 843 66 01 Fax. (48-22) 843 09 26 REGON: P-000326061, NIP: 525-000-92-75 DZPIE/001-V/2013 Warszawa, 17 wrzesień
Architektura komputerów
Architektura komputerów PCI EXPRESS Rozwój technologii magistrali Architektura Komputerów 2 Architektura Komputerów 2006 1 Przegląd wersji PCI Wersja PCI PCI 2.0 PCI 2.1/2.2 PCI 2.3 PCI-X 1.0 PCI-X 2.0
Stronicowanie w systemie pamięci wirtualnej
Pamięć wirtualna Stronicowanie w systemie pamięci wirtualnej Stronicowanie z wymianą stron pomiędzy pamięcią pierwszego i drugiego rzędu. Zalety w porównaniu z prostym stronicowaniem: rozszerzenie przestrzeni
Dydaktyka Informatyki budowa i zasady działania komputera
Dydaktyka Informatyki budowa i zasady działania komputera Instytut Matematyki Uniwersytet Gdański System komputerowy System komputerowy układ współdziałania dwóch składowych: szprzętu komputerowego oraz
Architektura systemu komputerowego
Architektura systemu komputerowego Klawiatura 1 2 Drukarka Mysz Monitor CPU Sterownik dysku Sterownik USB Sterownik PS/2 lub USB Sterownik portu szeregowego Sterownik wideo Pamięć operacyjna Działanie
Pamięci masowe. Historia. HDD (ang. Hard Disk Drive) dysk twardy. NEXT, 5/2009. WIKIPEDIA, http://pl.wikipedia.org/wiki/dysk_twardy
Pamięci masowe Dyski twarde HDD Bibliografia: Urządzenia techniki komputerowej część 2, K. Wojtuszkiewicz NEXT, 5/2009 WIKIPEDIA, http://pl.wikipedia.org/wiki/dysk_twardy HDD (ang. Hard Disk Drive) dysk
Architektury komputerów Architektury i wydajność. Tomasz Dziubich
Architektury komputerów Architektury i wydajność Tomasz Dziubich Przetwarzanie potokowe Przetwarzanie sekwencyjne Przetwarzanie potokowe Architektura superpotokowa W przetwarzaniu potokowym podczas niektórych
Test wiedzy z UTK. Dział 1 Budowa i obsługa komputera
Test wiedzy z UTK Dział 1 Budowa i obsługa komputera Pytanie 1 Który z elementów nie jest niezbędny do pracy z komputerem? A. Monitor B. Klawiatura C. Jednostka centralna D. Drukarka Uzasadnienie : Jednostka
Architektura komputera. Cezary Bolek. Uniwersytet Łódzki. Wydział Zarządzania. Katedra Informatyki. System komputerowy
Wstęp do informatyki Architektura komputera Cezary Bolek cbolek@ki.uni.lodz.pl Uniwersytet Łódzki Wydział Zarządzania Katedra Informatyki System komputerowy systemowa (System Bus) Pamięć operacyjna ROM,
Sprzęt komputerowy 2. Autor prezentacji: 1 prof. dr hab. Maria Hilczer
Sprzęt komputerowy 2 Autor prezentacji: 1 prof. dr hab. Maria Hilczer Budowa komputera Magistrala Procesor Pamięć Układy I/O 2 Procesor to CPU (Central Processing Unit) centralny układ elektroniczny realizujący
Sprzęt komputerowy 2. Autor prezentacji: 1 prof. dr hab. Maria Hilczer
Sprzęt komputerowy 2 Autor prezentacji: 1 prof. dr hab. Maria Hilczer Budowa komputera Magistrala Procesor Pamięć Układy I/O 2 Procesor to CPU (Central Processing Unit) centralny układ elektroniczny realizujący
Systemy operacyjne i sieci komputerowe Szymon Wilk Superkomputery 1
i sieci komputerowe Szymon Wilk Superkomputery 1 1. Superkomputery to komputery o bardzo dużej mocy obliczeniowej. Przeznaczone są do symulacji zjawisk fizycznych prowadzonych głównie w instytucjach badawczych:
Budowa komputera KROK PO KROKU! Opis wszystkich części komputera w sposób zrozumiały dla nowatorów
Budowa komputera KROK PO KROKU! Opis wszystkich części komputera w sposób zrozumiały dla nowatorów Poszczególne podzespoły komputera 1. Monitor 2. Płyta główna 3. Procesor 4. Gniazda kontrolerów dysków
PODZESPOŁY KOMPUTERA PC. Autor: Maciej Maciąg
PODZESPOŁY KOMPUTERA PC Autor: Maciej Maciąg Spis treści 1. Płyta główna 4. Dysk twardy 1.1. Formaty płyt głównych 4.1. Interfejsy dysków twardych 1.2. Chipset 4.2. Macierze RAID 1.3. BIOS 2. Mikroprocesor
Technika mikroprocesorowa. Linia rozwojowa procesorów firmy Intel w latach
mikrokontrolery mikroprocesory Technika mikroprocesorowa Linia rozwojowa procesorów firmy Intel w latach 1970-2000 W krótkim pionierskim okresie firma Intel produkowała tylko mikroprocesory. W okresie
Wykład 2. Mikrokontrolery z rdzeniami ARM
Wykład 2 Źródło problemu 2 Wstęp Architektura ARM (Advanced RISC Machine, pierwotnie Acorn RISC Machine) jest 32-bitową architekturą (modelem programowym) procesorów typu RISC. Różne wersje procesorów
KOMPUTER. Zestawy komputerowe podstawowe wiadomości
KOMPUTER Zestawy komputerowe podstawowe wiadomości Budowa zestawu komputerowego Monitor Jednostka centralna Klawiatura Mysz Urządzenia peryferyjne Monitor Monitor wchodzi w skład zestawu komputerowego
Wstęp do informatyki. System komputerowy. Magistrala systemowa. Architektura komputera. Cezary Bolek
Wstęp do informatyki Architektura komputera Cezary Bolek cbolek@ki.uni.lodz.pl Uniwersytet Łódzki Wydział Zarządzania Katedra Informatyki System komputerowy systemowa (System Bus) Pamięć operacyjna ROM,
Specyfikacja sprzętu komputerowego
Załącznik nr 2 Specyfikacja sprzętu komputerowego Zestaw nr 1. 1 Procesor KONFIGURACJA OCZEKIWANA Technologia dwurdzeniowa; Taktowanie min 2,8 Ghz; Pamięć cache min 2 MB; Taktowanie wewnętrzne FSB 1066MHz;
ARCHITEKTURA PROCESORA,
ARCHITEKTURA PROCESORA, poza blokami funkcjonalnymi, to przede wszystkim: a. formaty rozkazów, b. lista rozkazów, c. rejestry dostępne programowo, d. sposoby adresowania pamięci, e. sposoby współpracy
Wydajność systemów a organizacja pamięci. Krzysztof Banaś, Obliczenia wysokiej wydajności. 1
Wydajność systemów a organizacja pamięci Krzysztof Banaś, Obliczenia wysokiej wydajności. 1 Wydajność obliczeń Dla wielu programów wydajność obliczeń można traktować jako wydajność pobierania z pamięci
Architektura współczesna.. Dzisiejsza architektura czołowych producentów chipsetów odbiega od klasycznego układu North and South Bridge. Największe zmiany wprowadzono na poziomie komunikacji między układami
Struktura systemów komputerowych
Struktura systemów komputerowych Działanie systemu komputerowego Struktury WE/WY Struktura pamięci Hierarchia pamięci Ochrona sprzętowa Ogólna architektura systemu Wykład 6, Systemy operacyjne (studia
Architektura systemów komputerowych. dr Artur Bartoszewski
Architektura systemów komputerowych dr Artur Bartoszewski Rozwój płyt głównych - część 2 Magistrale kart rozszerzeń Rozwój magistral komputera PC Płyta główna Czas życia poszczególnych magistral Pentium
Sprawdzian test egzaminacyjny 2 GRUPA I
... nazwisko i imię ucznia Sprawdzian test egzaminacyjny 2 GRUPA I 1. Na rys. 1 procesor oznaczony jest numerem A. 2 B. 3 C. 5 D. 8 2. Na rys. 1 karta rozszerzeń oznaczona jest numerem A. 1 B. 4 C. 6 D.
Na płycie głównej znajduje się szereg różnych typów złączy opracowanych według określonego standardu gwarantującego że wszystkie urządzenia
Magistrale PC Na płycie głównej znajduje się szereg różnych typów złączy opracowanych według określonego standardu gwarantującego że wszystkie urządzenia pochodzące od różnych producentów (zgodne ze standardem
Architektura Komputerów
Architektura systemów Architektura Komputerów komputerowych Wykład nr. 9 dr Artur Bartoszewski PAMIĘCI MASOWE Zasada rejestracji magnetycznej Wszystkie typy pamięci na nośnikach magnetycznych działają
dr inż. Jarosław Forenc
Informatyka 2 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr III, studia stacjonarne I stopnia Rok akademicki 2016/2017 Wykład nr 7 (11.01.2017) Rok akademicki 2016/2017, Wykład
PAKIET nr 7 Instytut Fizyki Doświadczalnej
PAKIET nr 7 Instytut Fizyki Doświadczalnej LP NAZWA ASORTYMENTU Opis urządzeń technicznych minimalne wymagania ILOŚĆ Zaoferowana gwarancja ZAOFEROWANY SPRZĘT (model i/lub parametry) CENA JEDNOSTKOWA NETTO
3.Przeglądarchitektur
Materiały do wykładu 3.Przeglądarchitektur Marcin Peczarski Instytut Informatyki Uniwersytet Warszawski 24 stycznia 2009 Architektura a organizacja komputera 3.1 Architektura komputera: atrybuty widzialne
Podstawy Informatyki. Michał Pazdanowski
Podstawy Informatyki Michał Pazdanowski 30 grudnia 2006 Michał Pazdanowski 2006 2 Jednostki Informacji Bit (b)( - Binary digit - jednostka podstawowa Bajt (B)( - 8 bitów Wielokrotności: 1 kb - 1024 B 1
Materiały dodatkowe do podręcznika Urządzenia techniki komputerowej do rozdziału 5. Płyta główna i jej składniki. Test nr 5
Materiały dodatkowe do podręcznika Urządzenia techniki komputerowej do rozdziału 5. Płyta główna i jej składniki Test nr 5 Test zawiera 63 zadania związane z treścią rozdziału 5. Jest to test zamknięty,
Specyfikacja podstawowa
Specyfikacja podstawowa Opis produktu HPE ProLiant ML350e Gen8 v2 Base - Xeon E5-2407V2 2.2 GHz - 4 GB - 0 GB Wysokość (jednostek w stojaku) Lokalizacja Skalowalność serwera Server - tower 5U Europa Podwójny
Interfejs urządzeń peryferyjnych
Interfejs urządzeń peryferyjnych Terminy - Referaty do 08.05.2010 - Egzamin 09.05.2010 lub 22.05.2010 Typy transmisji informacji Transmisja informacji w komputerach odbywa się przy wykorzystaniu magistrali
Mikroprocesor Operacje wejścia / wyjścia
Definicja Mikroprocesor Operacje wejścia / wyjścia Opracował: Andrzej Nowak Bibliografia: Urządzenia techniki komputerowej, K. Wojtuszkiewicz Operacjami wejścia/wyjścia nazywamy całokształt działań potrzebnych
Wykład 2. Mikrokontrolery z rdzeniami ARM
Źródło problemu 2 Wstęp Architektura ARM (Advanced RISC Machine, pierwotnie Acorn RISC Machine) jest 32-bitową architekturą (modelem programowym) procesorów typu RISC. Różne wersje procesorów ARM są szeroko