Klasyfikacja systemów komputerowych. Architektura von Neumanna i architektura harwardzka Budowa komputera: dr inż. Jarosław Forenc

Wielkość: px
Rozpocząć pokaz od strony:

Download "Klasyfikacja systemów komputerowych. Architektura von Neumanna i architektura harwardzka Budowa komputera: dr inż. Jarosław Forenc"

Transkrypt

1 Rok akademicki 2012/2013, Wykład nr 4 2/81 Plan wykładu nr 4 Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia niestacjonarne I stopnia Rok akademicki 2012/2013 Wykład nr 4 ( ) dr inż. Jarosław Forenc Klasyfikacja systemów komputerowych (Flynna) SISD, SIMD, MISD, MIMD Architektura von Neumanna i architektura harwardzka Budowa komputera: zestaw komputerowy, jednostka centralna płyta główna (przykłady, standardy) procesory Intel (LGA 1366, LGA 1156, LGA 1155, LGA 2011) i AMD (Socket AM2, Socket AM2+, Socket AM3, Socket AM3+, Socket FM1, Socket FM2) moduły pamięci (DIP, SIPP, SIMM, SDR SDRAM, DDR SDRAM, DDR2 SDRAM, DDR3 SDRAM, SO-DIMM) obudowa komputera (architektura AT, ATX) Rok akademicki 2012/2013, Wykład nr 4 3/81 Rok akademicki 2012/2013, Wykład nr 4 4/81 Klasyfikacja systemów komputerowych Taksonomia Flynna Taksonomia Flynna - pierwsza, najbardziej ogólna klasyfikacja architektur komputerowych (1972): Flynn M.J.: Some Computer Organizations and Their Effectiveness, IEEE Transactions on Computers, Vol. C-21, No 9, Opiera się na liczbie przetwarzanych strumieni rozkazów i strumieni danych: strumień rozkazów (Instruction Stream) - odpowiednik licznika rozkazów; system złożony z n procesorów posiada n liczników rozkazów, a więc n strumieni rozkazów strumień danych (Data Stream) - zbiór operandów, np. system rejestrujący temperaturę mierzoną przez n czujników posiada n strumieni danych SI - Single instruction MI - Multiple Instruction SD - Single Data MD - Multiple Data SM - Shared Memory DM - Distributed Memory

2 Rok akademicki 2012/2013, Wykład nr 4 5/81 Rok akademicki 2012/2013, Wykład nr 4 6/81 SISD (Single Instruction, Single Data) SISD (Single Instruction, Single Data) Jeden wykonywany program przetwarza jeden strumień danych Komputer IBM PC/AT Komputer PC Klasyczne komputery zbudowane według architektury von Neumanna Zawierają: jeden procesor jeden blok pamięci operacyjnej zawierający wykonywany program. SISD - instrukcje -dane -wyniki Komputer PC Laptop Rok akademicki 2012/2013, Wykład nr 4 7/81 Rok akademicki 2012/2013, Wykład nr 4 8/81 SIMD (Single Instruction, Multiple Data) SM-SIMDSIMD - Komputer wektorowy Jeden wykonywany program przetwarza wiele strumieni danych Te same operacje wykonywane są na różnych danych Podział: SM-SIMD (Shared Memory SIMD): - komputery wektorowe - rozszerzenia strumieniowe procesorów (MMX, 3DNow!, SSE, SSE2, SSE3, AVX) SIMD - instrukcje -dane -wyniki Podstawowy element to procesor wektorowy Procesor wykonuje rozkazy wektorowe w sposób potokowy Procesor powtarza ciągi elementarnych operacji arytmetycznych na strumieniach danych tworzących wektor. DM-SIMD (Distributed Memory SIMD): - tablice procesorów - procesory kart graficznych (GPGPU)

3 Rok akademicki 2012/2013, Wykład nr 4 9/81 Rok akademicki 2012/2013, Wykład nr 4 10/81 SM-SIMDSIMD - Komputery wektorowe DM-SIMD - Tablice procesorów CDC Cyber 205 (1981) Cray-1 (1976) Cray-2 (1985) Hitachi S3600 (1994) Zawierają jeden procesor sterujący i dużą liczbę prostych procesorów z pamięcią lokalną Procesory wykonują te same operacje wydawane przez procesor sterujący Każdy procesor pracuje na swoich lokalnych danych Wymiana danych możliwa jest pomiędzy sąsiadującymi procesorami Stosowane w latach 70-tych i na początku lat 80-tych. Rok akademicki 2012/2013, Wykład nr 4 11/81 Rok akademicki 2012/2013, Wykład nr 4 12/81 DM-SIMD - Tablice procesorów DM-SIMD - Procesory graficzne (GPU) Illiac IV (1976) MasPar MP-1/MP-2 (1990) GeForce GTX 690 Tesla C2075 Illiac IV (1976) Thinking Machines CM-2 (1987) Tesla M2075 Tesla D870

4 Rok akademicki 2012/2013, Wykład nr 4 13/81 Rok akademicki 2012/2013, Wykład nr 4 14/81 MISD (Multiple Instruction, Single Data) MIMD (Multiple Instruction, Multiple Data) Wiele równolegle wykonywanych programów przetwarza jednocześnie jeden wspólny strumień danych Równolegle wykonywanych jest wiele programów, z których każdy przetwarza własne strumienie danych Systemy tego typu nie są spotykane Najbardziej popularna grupa systemów równoległych Podział: SM-MIMD (Shared Memory): - wieloprocesory DM-MIMD (Distributed Memory): - wielokomputery - klastry - gridy Rok akademicki 2012/2013, Wykład nr 4 15/81 Rok akademicki 2012/2013, Wykład nr 4 16/81 SM-MIMDMIMD - Wieloprocesory SM-MIMD MIMD - Wieloprocesory Systemy z niezbyt dużą liczbą działających niezależnie procesorów Cray YM-P (1988) Cray J90 (1994) Każdy procesor ma dostęp do wspólnej przestrzeni adresowej pamięci Komunikacja procesorów poprzez uzgodniony obszar wspólnej pamięci Do SM-MIMD należą komputery z procesorami wielordzeniowymi Podział: Cray CS6400 (1993) UMA (Uniform Memory Access) NUMA (NonUniform Memory Access) COMA (Cache Only Memory Architecture)

5 Rok akademicki 2012/2013, Wykład nr 4 17/81 Rok akademicki 2012/2013, Wykład nr 4 18/81 SM-MIMD MIMD - Wieloprocesory DM-MIMDMIMD - Wielokomputery NEC SX-4 (1994) NEC SX-6 (2002) Każdy procesor wyposażony jest we własną pamięć operacyjną, niedostępną dla innych procesorów Komunikacja między procesorami odbywa się za pomocą sieci poprzez przesyłanie komunikatów Biblioteki komunikacyjne: NEC SX-5 (1995) NEC SX-8 (2005) MPI (Message Passing Interface) PVM (Parallel Virtual Machine) Najpopularniejsza i najszybciej rozwijająca się grupa maszyn równoległych Rok akademicki 2012/2013, Wykład nr 4 19/81 Rok akademicki 2012/2013, Wykład nr 4 20/81 DM-MIMD MIMD - Wielokomputery DM-MIMDMIMD - Klastry Cray T3E (1995) Thinking Machines CM-5 (1991) Klaster (cluster): równoległy lub rozproszonego system składający się z komputerów komputery połączone są siecią używany jest jako pojedynczy, zintegrowany zespół obliczeniowy ncube 2s (1993) Meiko CS-2 (1993) Węzeł (node) - pojedynczy komputer przyłączony do klastra i wykonujący zadania obliczeniowe KVM - Keyboard, Video, Mouse

6 Rok akademicki 2012/2013, Wykład nr 4 21/81 Rok akademicki 2012/2013, Wykład nr 4 22/81 DM-MIMDMIMD - Klastry DM-MIMDMIMD - Klastry Miejsce instalacji: Politechnika Białostocka Wydział Elektryczny KETiM Klastry Beowulf budowane były ze zwykłych komputerów PC Rok instalacji: Typ klastra: homogeniczny dedykowany Liczba węzłów: 7 Sieć komputerowa: Gigabit Ethernet Odin II Beowulf Cluster Layout, University of Chicago, USA Rok akademicki 2012/2013, Wykład nr 4 23/81 Rok akademicki 2012/2013, Wykład nr 4 24/81 DM-MIMDMIMD - Klastry DM-MIMDMIMD - Klastry Klastry Beowulf budowane były ze zwykłych komputerów PC NASA 128-processor Beowulf cluster: A cluster built from 64 ordinary PC's Early Aspen Systems Beowulf Cluster With RAID

7 Rok akademicki 2012/2013, Wykład nr 4 25/81 Rok akademicki 2012/2013, Wykład nr 4 26/81 DM-MIMDMIMD - Klastry Klaster zbudowany z 336 konsol Sony PlayStation 3 DM-MIMDMIMD - Klastry Najszybszy klaster na świecie (według listy TOP500, miejsce: 3) Air Force Research Laboratory's Rome Laboratory in Rome, N.Y. K computer, SPARC64 VIIIfx 2.0 GHz, Tofu interconnect Rok akademicki 2012/2013, Wykład nr 4 27/81 Rok akademicki 2012/2013, Wykład nr 4 28/81 Taksonomia Flynna - podsumowanie Architektura von Neumanna Procesor wektorowy Architektury systemów komputerów SISD SIMD MISD MIMD Procesor macierzowy UMA Wieloprocesory Wielokomputery COMA NUMA MPP COW/NOW Magistrala Przełączniki CC-NUMA NC-NUMA Krata Hiperkostka Pamięć wspołdzielona Przekazywanie komunikatów Rodzaj architektury komputera, opisanej w 1945 roku przez matematyka Johna von Neumanna Inne spotykane nazwy: architektura z Princeton, store-program computer (koncepcja przechowywanego programu) Zakłada podział komputera na kilka części: jednostka sterująca (CU - Control Unit) jednostka arytmetyczno-logiczna (ALU - Arithmetic Logic Unit) pamięć główna (memory) urządzenia wejścia-wyjścia (input/output)

8 Rok akademicki 2012/2013, Wykład nr 4 29/81 Rok akademicki 2012/2013, Wykład nr 4 30/81 Architektura von Neumanna - podstawowe cechy Architektura von Neumanna - podstawowe cechy Informacje przechowywane są w komórkach pamięci (cell) o jednakowym rozmiarze Praca komputera to sekwencyjne odczytywanie instrukcji z pamięci komputera i ich wykonywanie w procesorze Jednostka informacji to słowo (word) Każda komórka pamięci ma swój numer zwany adresem Zawartość komórki pamięci może zmienić tylko procesor wykonując rozkaz przesłania słowa do pamięci Wykonanie rozkazu: pobranie z pamięci słowa będącego kodem instrukcji pobranie z pamięci danych wykonanie instrukcji zapisanie wyników do pamięci Dane oraz instrukcje programu (rozkazy) przechowywane są w tej samej pamięci i są jednakowo dostępne dla procesora Dane i instrukcje odczytywane są przy wykorzystaniu tej samej magistrali Dane i instrukcje zakodowane są za pomocą liczb Wadą architektury von Neumanna jest ograniczony transfer pomiędzy procesorem a pamięcią (von Neumann bottleneck) Rok akademicki 2012/2013, Wykład nr 4 31/81 Rok akademicki 2012/2013, Wykład nr 4 32/81 Architektura harwardzka Architektura harwardzka Architektura komputera, w której pamięć danych jest oddzielona od pamięci instrukcji Nazwa architektury pochodzi komputera Harward Mark I: zaprojektowany przez Howarda Aikena pamięć instrukcji - taśma dziurkowana, pamięć danych - elektromechaniczne liczniki Pamięci danych i instrukcji mogą różnić się: technologią wykonania strukturą adresowania długością słowa Przykład: ATmega16-16kB Flash, 1 kb SRAM, 512 B EEPROM Procesor może w tym samym czasie czytać instrukcje oraz uzyskiwać dostęp do danych Architektura szybsza od architektury von Neumanna

9 Rok akademicki 2012/2013, Wykład nr 4 33/81 Rok akademicki 2012/2013, Wykład nr 4 34/81 Architektura harwardzka i von Neumanna Zmodyfikowana architektura harwardzka W architekturze harwardzkiej pamięć instrukcji i pamięć danych: zajmują różne przestrzenie adresowe mają oddzielne szyny (magistrale) do procesora zaimplementowane są w inny sposób Łączy w sobie cechy architektury harwardzkiej i von Neumanna Oddzielone pamięci danych i rozkazów, lecz wykorzystujące wspólną magistralę (linie danych i adresów) Magistrala instrukcji Pamięć programu (instrukcje programu) Procesor Magistrala danych Pamięć danych (dane programu) W procesorach stosowanych w komputerach PC występują elementy obu architektur: pamięć operacyjna (RAM) komputera jest to typowa architektura von Neumanna pamięć podręczna (cache) podzielona jest na pamięć instrukcji i pamięć danych Architektura von Neumanna Architektura harwardzka Rok akademicki 2012/2013, Wykład nr 4 35/81 Rok akademicki 2012/2013, Wykład nr 4 36/81 Zestaw komputerowy Jednostka centralna Jednostka centralna Monitor Pendrive Mikrofon, słuchawki Zasilacz Procesor Napęd DVD Myszka Pamięć RAM Stacja dyskietek Dysk zewnętrzny Klawiatura Kamera internetowa Płyta główna Dysk twardy Karta graficzna Drukarka Skaner UPS Głośniki

10 Rok akademicki 2012/2013, Wykład nr 4 37/81 Rok akademicki 2012/2013, Wykład nr 4 38/81 Płyta główna (motherboard) - przykłady Gigabyte GA-7N400 7N400-L Model Gigabyte GA-7N400-L Gigabyte GA-X58A-UD5 Gigabyte G1-Assassin 2 BIOS SIO Audio LAN Rok Gniazdo Socket A Socket 1366 Socket 2011 Procesor AMD Athlon, Athlon XP Intel Core i7 Intel Core i7 Northbridge nvidia nforce 2 Ultra 400 Intel X58 Express Chipset Southbridge nvidia nforce 2 MCP Intel ICH10R Pamięć 4 x 184-pin DDR DIMM sockets, max. 3 GB 6 x 1.5V DDR3 DIMM sockets, max. 24 GB Intel X79 4 x 1.5V DDR3 DIMM sockets, max. 32 GB Format ATX ATX ATX Inne AGP, 5 PCI, 2 IDE, FDD, LPT, 2 COM, 6 USB, IrDA, RJ45, 2 PS/2 4 PCIe x16, 2 PCIe x1, PCI, 8 SATA II 3 Gb/s, 2 SATA II 6 Gb/s, 2 esata, IDE, FDD, 2 RJ45, 10 USB 2.0, 2 USB 3.0, 2 PS/2 3 PCIe x16, 2 PCIe x1, PCI, 4 SATA II 3 Gb/s, 4 SATA III 6 Gb/s, 2 esata, RJ45, 9 USB 2.0, 3 USB 3.0, PS/2 PCI AGP CMOS battery SouthBridge IDE FDD Socket A NorthBridge DIMM socket Power Rok akademicki 2012/2013, Wykład nr 4 39/81 Rok akademicki 2012/2013, Wykład nr 4 40/81 Gigabyte GA-7N400 7N400-L Gigabyte GA-7N400 7N400-L GA-7N400 Pro2 / GA-7N400 / GA-7N400-L AMD Socket A Processor Motherboard User s Manual GA-7N400 Pro2 / GA-7N400 / GA-7N400-L AMD Socket A Processor Motherboard User s Manual

11 Rok akademicki 2012/2013, Wykład nr 4 41/81 Rok akademicki 2012/2013, Wykład nr 4 42/81 Gigabyte GA-X58A X58A-UD5 SIO BIOS LAN PCIe x1 NorthBridge Intel X58(IOH) 8-Pin Power Gigabyte GA-X58A X58A-UD5 PCI FDD LGA1366 PCIe x16 SouthBridge Intel ICH10R DDR3 socket IDE CMOS battery GA-X58A-UD5 LGA1366 socket motherboard for Intel Core i7 processor family User's Manual SATA 3 Gb/s 24-Pin Power Rok akademicki 2012/2013, Wykład nr 4 43/81 Rok akademicki 2012/2013, Wykład nr 4 44/81 Gigabyte G1-Assassin 2 Audio PCIe x16 PCIe x1 LAN Gigabyte G1-Assassin 2 PCI CMOS battery DDR3 socket LGA2011 I/O Controller Intel X79 8-Pin Power DDR3 socket Gigabyte G1.Assassin 2, User's Manual, Rev SATA 24-Pin Power

12 Rok akademicki 2012/2013, Wykład nr 4 45/81 Rok akademicki 2012/2013, Wykład nr 4 46/81 Gigabyte GA-7N400 7N400-L i GA-X58A-UD5 Płyty główne - standardy PS/2 Mouse PS/2 Keyboard PS/2 Mouse PS/2 Keyboard 2 x USB LPT LAN Clear CMOS SPDIF COM IEEE 1394a esata LAN 2 x USB 6 x USB Audio Audio Gigabyte GA-7N400 7N400-L Gigabyte GA-X58A X58A-UD5 Standard AT Baby-AT ATX Rok 1984 (IBM) 1985 (IBM) 1996 (Intel) Micro-ATX 1996 Mini-ITX Nano-ITX (VIA) 2003 (VIA) Wymiary in mm in mm in mm in mm in mm max in mm Pico-ITX 2007 (VIA) mm max. Rok akademicki 2012/2013, Wykład nr 4 47/81 Płyty główne - standardy

13 Rok akademicki 2012/2013, Wykład nr 4 49/81 Rok akademicki 2012/2013, Wykład nr 4 50/81 Procesory Intel - LGA 1366 (Socket B) koniec 2008 roku, liczba pinów: 1366 chipsety: Intel X58 procesory: Celeron, Xeon, Core i7 3-kanałowy kontroler pamięci Procesory Intel - LGA 1155 (Socket H2) początek 2011 roku, liczba pinów: 1155 chipsety: Sandy Bridge: B65, H61, Q67, H67, P67, Z68 Ivy Bridge: B75, Q75, Q77, H77, Z75, Z77 procesory: Sandy Bridge: Celeron, Pentium, Core i3, Core i5, Core i7, Xeon Ivy Bridge: Core i3, Core i5, Core i7 brak wstecznej kompatybilności z LGA 1156 LGA 1366 Intel Core i7-960 LGA 1155 Rok akademicki 2012/2013, Wykład nr 4 51/81 Rok akademicki 2012/2013, Wykład nr 4 52/81 Procesory Intel - LGA 2011 (Socket R) listopad 2011 roku, liczba pinów: 2011 chipsety: Intel X79 procesory: Intel Core i7, Xeon 4-kanałowy kontroler pamięci PCI Express 3.0 Procesory AMD - Socket AM2 (M2) PGA-ZIF - nóżki znajdują się na procesorze 2006 rok, liczba kontaktów: 940 napięcie zasilania: 0,8-1,55 V FSB: 800, 1000 MHz procesory: Athlon 64 FX-62, Athlon 64 X2, Athlon 64, Sempron LGA 2011 Intel Core i Socket AM2 AMD Athlon 64 X2

14 Rok akademicki 2012/2013, Wykład nr 4 53/81 Rok akademicki 2012/2013, Wykład nr 4 54/81 Procesory AMD - Socket AM rok, liczba kontaktów: 940 zgodność z podstawką AM2 procesory: Athlon 64, Athlon 64 X2, Athlon II, Opteron, Phenom, Phenom II obsługa: Hyper Transport 3.0 procesorów 3 i 4 rdzeniowych RAM o prędkości 1066 MHz Procesory AMD - Socket AM rok, liczba kontaktów: 941 obsługa pamięci RAM DDR3 procesory: Phenom II, Athlon II, Sempron, Opteron Socket AM3 AMD Phenom II AMD Phenom II X4 955 Rok akademicki 2012/2013, Wykład nr 4 55/81 Rok akademicki 2012/2013, Wykład nr 4 56/81 Procesory AMD - Socket AM rok, liczba kontaktów: 942 mikroarchitektura Bulldozer większa średnica otworów na nóżki procesora Procesory AMD - Socket FM1 czerwiec 2011, liczba kontaktów: 905 przeznaczenie: APU (Accelerated Processing Unit) pierwszej generacji APU - połączenie tradycyjnego procesora x86 z proc. graficznym AMD Fusion (Llano) Socket AM3+ AMD Fusion Socket FM1

15 Rok akademicki 2012/2013, Wykład nr 4 57/81 Rok akademicki 2012/2013, Wykład nr 4 58/81 Procesory AMD - Socket FM2 wrzesień 2012, liczba kontaktów: 904 przeznaczenie: APU (Accelerated Processing Unit) drugiej generacji AMD Trinity DIP Dual In-line Package zastosowanie: XT, AT rok: 1981 SIPP Single In-line Pin Package liczba pinów: 30 zastosowanie: AT, 286, 386 rok: 1983 Socket FM2 Rok akademicki 2012/2013, Wykład nr 4 59/81 Rok akademicki 2012/2013, Wykład nr 4 60/81 SIMM (30-pins) Single Inline Memory Module liczba styków: 30 (te same styki po obu stronach modułu) pojemność: 256 KB, 1 MB, 4 MB, 16 MB zastosowanie: 286, 386, 486 rok: 1994 SIMM (72-pins) Single Inline Memory Module liczba styków: 72 (te same styki po obu stronach modułu) pojemność [MB]: 1, 2, 4, 8, 16, 32, 64, 128 zastosowanie: 486, Pentium, AMD K5, AMD K6 rok: 1996

16 Rok akademicki 2012/2013, Wykład nr 4 61/81 Rok akademicki 2012/2013, Wykład nr 4 62/81 DIMM Dual In-Line Memory Module styki po przeciwnych stronach modułu mają inne znaczenie najczęściej stosowane moduły DIMM: 72-pinowe, stosowane w SO-DIMM (32-bitowe) 144-pinowe, stosowane w SO-DIMM (64-bitowe) 168-pinowe, stosowane w SDR SDRAM 184-pinowe, stosowane w DDR SDRAM 240-pinowe, stosowane w DDR2 SDRAM 240-pinowe, stosowane w DDR3 SDRAM SDR SDRAM Single Data Rate Synchronous Dynamic Random Access Memory liczba styków: 168 pojemność [MB]: 16, 32, 64, 128, 256, 512 zasilanie: 3,3 V zastosowanie: Pentium, Pentium II, Pentium III, Pentium IV Celeron, AMD K6 Oznaczenie Częstotliwość Przepustowość Czas dostępu Rok PC66 66 MHz 533 MB/s ns 1997 PC MHz 800 MB/s 8-10 ns 1998 PC MHz 1067 MB/s 7,5 ns 1999 Rok akademicki 2012/2013, Wykład nr 4 63/81 Rok akademicki 2012/2013, Wykład nr 4 64/81 SDR SDRAM DDR SDRAM Double Data Rate Synchronous Dynamic Random Access Memory liczba pinów: 184 zasilanie: 2,5 V zastosowanie: Pentium IV, Athlon, Duron, Sempron rok: 1999 DDR przesyła 2 bity w ciągu jednego taktu zegara Oznaczenie Oznaczenie Częstotliwość Przepustowość DDR-200 PC Hz 1,6 GB/s DDR-266 PC Hz 2,1 GB/s DDR-333 PC Hz 2,7 GB/s DDR-400 PC Hz 3,2 GB/s Uwaga: częstotliwość - częstotliwość szyny, przepustowość - przepustowość szczytowa

17 Rok akademicki 2012/2013, Wykład nr 4 65/81 Rok akademicki 2012/2013, Wykład nr 4 66/81 DDR SDRAM DDR2 SDRAM Double Data Rate 2 Synchronous Dynamic Random Access Memory liczba pinów: 240 zasilanie: 1,8 V zastosowanie: Pentium IV/D, Intel Core 2, Athlon 64 AM2 rok: 2003 DDR2 przesyła 4 bity w ciągu jednego taktu zegara Oznaczenie Oznaczenie Częstotliwość Przepustowość DDR2-400 PC MHz 3200 MB/s DDR2-533 PC MHz 4266 MB/s DDR2-667 PC MHz 5333 MB/s DDR2-800 PC MHz 6400 MB/s DDR PC MHz 8533 MB/s Rok akademicki 2012/2013, Wykład nr 4 67/81 Rok akademicki 2012/2013, Wykład nr 4 68/81 DDR2 SDRAM DDR3 SDRAM Double Data Rate 3 Synchronous Dynamic Random Access Memory liczba pinów: 240 zasilanie: 1,5 V zastosowanie: Intel Core i7, Intel Core i5, Intel Core i3, AMD Phenom II, AMD Athlon II rok: 2007 (Intel), 2009 (AMD)

18 Rok akademicki 2012/2013, Wykład nr 4 69/81 Rok akademicki 2012/2013, Wykład nr 4 70/81 DDR3 SDRAM DDR3 SDRAM Oznaczenie Oznaczenie Częstotliwość Przepustowość DDR3-800 PC MHz 6400 MB/s DDR PC MHz 8533 MB/s DDR PC MHz MB/s DDR PC MHz MB/s DDR PC MHz MB/s DDR PC MHz MB/s DDR PC MHz MB/s DDR PC MHz MB/s DDR PC MHz MB/s Rok akademicki 2012/2013, Wykład nr 4 71/81 Rok akademicki 2012/2013, Wykład nr 4 72/81 DDR - porównanie SO-DIMM Small Outline Dual In-line Memory Module stosowane głównie w laptopach, drukarkach, ruterach najczęściej stosowane moduły: 72-pinowe (32-bitowe) 100-pinowe 144-pinowe (64-bitowe) 200-pinowe pamięci DDR SDRAM i DDR-II SDRAM 204-pinowe DDR3

19 Rok akademicki 2012/2013, Wykład nr 4 73/81 Rok akademicki 2012/2013, Wykład nr 4 74/81 SO-DIMM - porównanie Obudowa komputera - podział (wymiary, kształt) Desktop Mini-ITX Mini tower Midi tower Big tower Rok akademicki 2012/2013, Wykład nr 4 75/81 Rok akademicki 2012/2013, Wykład nr 4 76/81 Obudowa komputera - architektura AT Obudowa komputera - architektura AT Zasilacz AT P9/P8 connectors Zasilacz AT 4-pin Berg connectors 4-pin Molex connector psuconnectors/connectors.html 6-pin Auxiliary Power Connector psuconnectors/connectors.html

20 Rok akademicki 2012/2013, Wykład nr 4 77/81 Rok akademicki 2012/2013, Wykład nr 4 78/81 Obudowa komputera - architektura ATX Obudowa komputera - architektura ATX Zasilacz ATX 20-pin ATX power connector Zasilacz ATX 24-pin ATX power connector Złącze 20-pinowe można włożyć do gniazda 24-pinowego Złącze 24-pinowe można włożyć do gniazda 20-pinowego psuconnectors/connectors.html psuconnectors/connectors.html Rok akademicki 2012/2013, Wykład nr 4 79/81 Rok akademicki 2012/2013, Wykład nr 4 80/81 Obudowa komputera - architektura ATX Obudowa komputera - architektura ATX 4-pin ATX 12 V 8-pin ATX 12 V 6-pin PCI Express 8-pin PCI Express Serial ATA power connector 4-pin Berg connector 4-pin Molex connector

21 Rok akademicki 2012/2013, Wykład nr 4 81/81 Koniec wykładu nr 4 Dziękuję za uwagę!

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia stacjonarne I stopnia Rok akademicki 2014/2015 Wykład nr 4 (27.04.2015) Rok akademicki 2014/2015, Wykład

Bardziej szczegółowo

Klasyfikacja systemów komputerowych. Architektura von Neumanna i architektura harwardzka Budowa komputera: dr inż. Jarosław Forenc

Klasyfikacja systemów komputerowych. Architektura von Neumanna i architektura harwardzka Budowa komputera: dr inż. Jarosław Forenc Rok akademicki 2015/2016, Wykład nr 4 2/51 Plan wykładu nr 4 Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia niestacjonarne I stopnia Rok akademicki 2015/2016

Bardziej szczegółowo

Budowa komputera: dr inż. Jarosław Forenc. Zestaw komputerowy Jednostka centralna. płyta główna (przykłady, standardy)

Budowa komputera: dr inż. Jarosław Forenc. Zestaw komputerowy Jednostka centralna. płyta główna (przykłady, standardy) Rok akademicki 2010/2011, Wykład nr 7 2/56 Plan wykładu nr 7 Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia niestacjonarne I stopnia Rok akademicki 2010/2011

Bardziej szczegółowo

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia stacjonarne I stopnia Rok akademicki 2013/2014 Wykład nr 4 (05.05.2014) Rok akademicki 2013/2014, Wykład

Bardziej szczegółowo

Klasyfikacja systemów komputerowych. Architektura von Neumanna i architektura harwardzka Budowa komputera: dr inż. Jarosław Forenc

Klasyfikacja systemów komputerowych. Architektura von Neumanna i architektura harwardzka Budowa komputera: dr inż. Jarosław Forenc Rok akademicki 2014/2015, Wykład nr 4 2/70 Plan wykładu nr 4 Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia stacjonarne I stopnia Rok akademicki 2014/2015

Bardziej szczegółowo

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia stacjonarne I stopnia Rok akademicki 2012/2013 Wykład nr 4 (20.03.2013) Rok akademicki 2012/2013, Wykład

Bardziej szczegółowo

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia stacjonarne I stopnia Rok akademicki 2015/2016 Wykład nr 4 (25.04.2016) Rok akademicki 2015/2016, Wykład

Bardziej szczegółowo

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia niestacjonarne I stopnia Rok akademicki 2010/2011 Wykład nr 7 (13.05.2011) Rok akademicki 2010/2011, Wykład

Bardziej szczegółowo

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia stacjonarne I stopnia Rok akademicki 2011/2012 Wykład nr 6 (30.05.2012) dr inż. Jarosław Forenc Rok akademicki

Bardziej szczegółowo

Architektura von Neumanna i architektura harwardzka Budowa komputera: dr inż. Jarosław Forenc

Architektura von Neumanna i architektura harwardzka Budowa komputera: dr inż. Jarosław Forenc Rok akademicki 2011/2012, Wykład nr 6 2/72 Plan wykładu nr 6 Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia stacjonarne I stopnia Rok akademicki 2011/2012

Bardziej szczegółowo

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia stacjonarne I stopnia Rok akademicki 2018/2019 Wykład nr 10 (17.05.2019) Rok akademicki 2018/2019, Wykład

Bardziej szczegółowo

Klasyfikacja systemów komputerowych. Architektura von Neumanna Architektura harwardzka Zmodyfikowana architektura harwardzka. dr inż.

Klasyfikacja systemów komputerowych. Architektura von Neumanna Architektura harwardzka Zmodyfikowana architektura harwardzka. dr inż. Rok akademicki 2011/2012, Wykład nr 6 2/46 Plan wykładu nr 6 Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia niestacjonarne I stopnia Rok akademicki 2011/2012

Bardziej szczegółowo

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia niestacjonarne I stopnia Rok akademicki 2011/2012 Wykład nr 6 (27.04.2012) dr inż. Jarosław Forenc Rok akademicki

Bardziej szczegółowo

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia niestacjonarne I stopnia Rok akademicki 2013/2014 Wykład nr 4 (04.04.2014) Rok akademicki 2013/2014, Wykład

Bardziej szczegółowo

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia stacjonarne I stopnia Rok akademicki 2018/2019 Wykład nr 11 (24.05.2019) Rok akademicki 2018/2019, Wykład

Bardziej szczegółowo

Budowa komputera: dr inż. Jarosław Forenc

Budowa komputera: dr inż. Jarosław Forenc Rok akademicki 2011/2012, Wykład nr 7 2/83 Plan wykładu nr 7 Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia niestacjonarne I stopnia Rok akademicki 2011/2012

Bardziej szczegółowo

Standard IEEE 754. Klasyfikacja systemów komputerowych (Flynna) Architektura von Neumanna i architektura harwardzka.

Standard IEEE 754. Klasyfikacja systemów komputerowych (Flynna) Architektura von Neumanna i architektura harwardzka. Rok akademicki 2016/2017, Wykład nr 4 2/81 Plan wykładu nr 4 Informatyka 1 Standard IEEE 754 precyzja liczb, wartości specjalne, operacje z wartościami specjalnymi Politechnika Białostocka - Wydział Elektryczny

Bardziej szczegółowo

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia niestacjonarne I stopnia Rok akademicki 2009/2010 Wykład nr 6 (15.05.2010) dr inż. Jarosław Forenc Rok akademicki

Bardziej szczegółowo

Klasyfikacja systemów komputerowych. Architektura von Neumanna. dr inż. Jarosław Forenc

Klasyfikacja systemów komputerowych. Architektura von Neumanna. dr inż. Jarosław Forenc Rok akademicki 2010/2011, Wykład nr 6 2/56 Plan wykładu nr 6 Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia stacjonarne I stopnia Rok akademicki 2010/2011

Bardziej szczegółowo

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia niestacjonarne I stopnia Rok akademicki 2016/2017 Wykład nr 4 (31.03.2017) Rok akademicki 2016/2017, Wykład

Bardziej szczegółowo

Klasyfikacja systemów komputerowych. Architektura harwardzka Zmodyfikowana architektura harwardzka. dr inż. Jarosław Forenc

Klasyfikacja systemów komputerowych. Architektura harwardzka Zmodyfikowana architektura harwardzka. dr inż. Jarosław Forenc Rok akademicki 2010/2011, Wykład nr 6 2/56 Plan wykładu nr 6 Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia niestacjonarne I stopnia Rok akademicki 2010/2011

Bardziej szczegółowo

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia stacjonarne I stopnia Rok akademicki 2010/2011 Wykład nr 6 (28.03.2011) Rok akademicki 2010/2011, Wykład

Bardziej szczegółowo

Architektura von Neumanna

Architektura von Neumanna Architektura von Neumanna Klasyfikacja systemów komputerowych (Flynna) SISD - Single Instruction Single Data SIMD - Single Instruction Multiple Data MISD - Multiple Instruction Single Data MIMD - Multiple

Bardziej szczegółowo

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia niestacjonarne I stopnia Rok akademicki 2010/2011 Wykład nr 6 (06.05.2011) Rok akademicki 2010/2011, Wykład

Bardziej szczegółowo

Płyty główne rodzaje. 1. Płyta główna w formacie AT

Płyty główne rodzaje. 1. Płyta główna w formacie AT Płyty główne rodzaje 1. Płyta główna w formacie AT Jest formatem płyty głównej typu serwerowego będącej następstwem płyty XT o 8-bitowej architekturze. Została stworzona w celu obsługi 16-bitowej architektury

Bardziej szczegółowo

Systemy operacyjne i sieci komputerowe Szymon Wilk Superkomputery 1

Systemy operacyjne i sieci komputerowe Szymon Wilk Superkomputery 1 i sieci komputerowe Szymon Wilk Superkomputery 1 1. Superkomputery to komputery o bardzo dużej mocy obliczeniowej. Przeznaczone są do symulacji zjawisk fizycznych prowadzonych głównie w instytucjach badawczych:

Bardziej szczegółowo

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia stacjonarne I stopnia Rok akademicki 2016/2017 Wykład nr 5 (15.05.2017) Rok akademicki 2016/2017, Wykład

Bardziej szczegółowo

Bajt (Byte) - najmniejsza adresowalna jednostka informacji pamięci komputerowej, z bitów. Oznaczana jest literą B.

Bajt (Byte) - najmniejsza adresowalna jednostka informacji pamięci komputerowej, z bitów. Oznaczana jest literą B. Jednostki informacji Bajt (Byte) - najmniejsza adresowalna jednostka informacji pamięci komputerowej, składająca się z bitów. Oznaczana jest literą B. 1 kb = 1024 B (kb - kilobajt) 1 MB = 1024 kb (MB -

Bardziej szczegółowo

Budowa komputera: dr inż. Jarosław Forenc. Dual In-line Package zastosowanie: XT, AT rok: 1981

Budowa komputera: dr inż. Jarosław Forenc. Dual In-line Package zastosowanie: XT, AT rok: 1981 Rok akademicki 2012/2013, Wykład nr 5 2/62 Plan wykładu nr 5 Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia stacjonarne I stopnia Rok akademicki 2012/2013

Bardziej szczegółowo

16. Taksonomia Flynn'a.

16. Taksonomia Flynn'a. 16. Taksonomia Flynn'a. Taksonomia systemów komputerowych według Flynna jest klasyfikacją architektur komputerowych, zaproponowaną w latach sześćdziesiątych XX wieku przez Michaela Flynna, opierająca się

Bardziej szczegółowo

Technologie informacyjne - wykład 2 -

Technologie informacyjne - wykład 2 - Zakład Fizyki Budowli i Komputerowych Metod Projektowania Instytut Budownictwa Wydział Budownictwa Lądowego i Wodnego Politechnika Wrocławska Technologie informacyjne - wykład 2 - Prowadzący: dr inż. Łukasz

Bardziej szczegółowo

Jednostka centralna. Miejsca na napędy 5,25 :CD-ROM, DVD. Miejsca na napędy 3,5 : stacja dyskietek

Jednostka centralna. Miejsca na napędy 5,25 :CD-ROM, DVD. Miejsca na napędy 3,5 : stacja dyskietek Ćwiczenia 1 Budowa komputera PC Komputer osobisty (Personal Komputer PC) komputer (stacjonarny lub przenośny) przeznaczony dla pojedynczego użytkownika do użytku domowego lub biurowego. W skład podstawowego

Bardziej szczegółowo

Procesory. Schemat budowy procesora

Procesory. Schemat budowy procesora Procesory Procesor jednostka centralna (CPU Central Processing Unit) to sekwencyjne urządzenie cyfrowe którego zadaniem jest wykonywanie rozkazów i sterowanie pracą wszystkich pozostałych bloków systemu

Bardziej szczegółowo

Materiały dodatkowe do podręcznika Urządzenia techniki komputerowej do rozdziału 5. Płyta główna i jej składniki. Test nr 5

Materiały dodatkowe do podręcznika Urządzenia techniki komputerowej do rozdziału 5. Płyta główna i jej składniki. Test nr 5 Materiały dodatkowe do podręcznika Urządzenia techniki komputerowej do rozdziału 5. Płyta główna i jej składniki Test nr 5 Test zawiera 63 zadania związane z treścią rozdziału 5. Jest to test zamknięty,

Bardziej szczegółowo

URZĄDZENIA WEJŚCIA-WYJŚCIA

URZĄDZENIA WEJŚCIA-WYJŚCIA Wykład czwarty URZĄDZENIA WEJŚCIA-WYJŚCIA PLAN WYKŁADU Budowa ogólna komputerów PC Urządzenia zewnętrzne w PC Podział urządzeń zewnętrznych Obsługa przerwań Bezpośredni dostęp do pamięci Literatura 1/24

Bardziej szczegółowo

Numer ogłoszenia: 162458-2015; data zamieszczenia: 01.07.2015 OGŁOSZENIE O ZMIANIE OGŁOSZENIA

Numer ogłoszenia: 162458-2015; data zamieszczenia: 01.07.2015 OGŁOSZENIE O ZMIANIE OGŁOSZENIA Strona 1 z 8 Ogłoszenie powiązane: Ogłoszenie nr 154578-2015 z dnia 2015-06-24 r. Ogłoszenie o zamówieniu - Łódź Przedmiotem zamówienia jest dostawa elementów i podzespołów do serwisowania mikrokomputerów

Bardziej szczegółowo

PODZESPOŁY KOMPUTERA PC. Autor: Maciej Maciąg

PODZESPOŁY KOMPUTERA PC. Autor: Maciej Maciąg PODZESPOŁY KOMPUTERA PC Autor: Maciej Maciąg Spis treści 1. Płyta główna 4. Dysk twardy 1.1. Formaty płyt głównych 4.1. Interfejsy dysków twardych 1.2. Chipset 4.2. Macierze RAID 1.3. BIOS 2. Mikroprocesor

Bardziej szczegółowo

T2: Budowa komputera PC. dr inż. Stanisław Wszelak

T2: Budowa komputera PC. dr inż. Stanisław Wszelak T2: Budowa komputera PC dr inż. Stanisław Wszelak Ogólny schemat płyty Interfejsy wejścia-wyjścia PS2 COM AGP PCI PCI ex USB PS/2 port komunikacyjny opracowany przez firmę IBM. Jest on odmianą portu szeregowego

Bardziej szczegółowo

I. Architektura chipsetu

I. Architektura chipsetu I. Architektura chipsetu Chipset jest najważniejszym elementem płyty głównej, odpowiedzialnym za komunikację między mikroprocesorem a pozostałymi komponentami. Od możliwości chipsetu w dużej mierze zależą

Bardziej szczegółowo

Test wiedzy z UTK. Dział 1 Budowa i obsługa komputera

Test wiedzy z UTK. Dział 1 Budowa i obsługa komputera Test wiedzy z UTK Dział 1 Budowa i obsługa komputera Pytanie 1 Który z elementów nie jest niezbędny do pracy z komputerem? A. Monitor B. Klawiatura C. Jednostka centralna D. Drukarka Uzasadnienie : Jednostka

Bardziej szczegółowo

Architektura Systemów Komputerowych. Rozwój architektury komputerów klasy PC

Architektura Systemów Komputerowych. Rozwój architektury komputerów klasy PC Architektura Systemów Komputerowych Rozwój architektury komputerów klasy PC 1 1978: Intel 8086 29tys. tranzystorów, 16-bitowy, współpracował z koprocesorem 8087, posiadał 16-bitową szynę danych (lub ośmiobitową

Bardziej szczegółowo

Wybrane bloki i magistrale komputerów osobistych (PC) Opracował: Grzegorz Cygan 2010 r. CEZ Stalowa Wola

Wybrane bloki i magistrale komputerów osobistych (PC) Opracował: Grzegorz Cygan 2010 r. CEZ Stalowa Wola Wybrane bloki i magistrale komputerów osobistych (PC) Opracował: Grzegorz Cygan 2010 r. CEZ Stalowa Wola Ogólny schemat komputera Jak widać wszystkie bloki (CPU, RAM oraz I/O) dołączone są do wspólnych

Bardziej szczegółowo

Opis przedmiotu zamówienia. Dział II CZĘŚĆ 1 DVD

Opis przedmiotu zamówienia. Dział II CZĘŚĆ 1 DVD 1. Dysk SSD 512GB 1 sztuka Opis przedmiotu zamówienia Dział II CZĘŚĆ 1 Typ SSD Format dysku 2.5 Pojemność dysku [GB] 512 GB SATA III (6 Gb/s) Zastosowane technologie NCQ S.M.A.R.T. TRIM Szyfrowanie sprzętowe

Bardziej szczegółowo

Architektura współczesna.. Dzisiejsza architektura czołowych producentów chipsetów odbiega od klasycznego układu North and South Bridge. Największe zmiany wprowadzono na poziomie komunikacji między układami

Bardziej szczegółowo

Z parametrów procesora zamieszczonego na zdjęciu powyżej wynika, że jest on taktowany z częstotliwością a) 1,86 GHz b) 540 MHz c) 533 MHz d) 1 GHz

Z parametrów procesora zamieszczonego na zdjęciu powyżej wynika, że jest on taktowany z częstotliwością a) 1,86 GHz b) 540 MHz c) 533 MHz d) 1 GHz Test z przedmiotu Urządzenia techniki komputerowej semestr 1 Zadanie 1 Liczba 200 zastosowana w symbolu opisującym pamięć DDR-200 oznacza a) Efektywną częstotliwość, z jaka pamięć może pracować b) Przepustowość

Bardziej szczegółowo

Futura Policealna Szkoła dla Dorosłych w Lublinie. Kierunek: Technik informatyk

Futura Policealna Szkoła dla Dorosłych w Lublinie. Kierunek: Technik informatyk Futura Policealna Szkoła dla Dorosłych w Lublinie Kierunek: Technik informatyk 351203 Semestr: I Przedmiot: Montaż i eksploatacja urządzenia techniki komputerowej Nauczyciel: Mirosław Ruciński Temat: Zasady

Bardziej szczegółowo

Budowa pamięci RAM Parametry: tcl, trcd, trp, tras, tcr występują w specyfikacjach poszczególnych pamięci DRAM. Czym mniejsze są wartości tych

Budowa pamięci RAM Parametry: tcl, trcd, trp, tras, tcr występują w specyfikacjach poszczególnych pamięci DRAM. Czym mniejsze są wartości tych Budowa pamięci RAM Parametry: tcl, trcd, trp, tras, tcr występują w specyfikacjach poszczególnych pamięci DRAM. Czym mniejsze są wartości tych parametrów, tym szybszy dostęp do komórek, co przekłada się

Bardziej szczegółowo

Płyta główna. podtrzymania zegara.

Płyta główna. podtrzymania zegara. Płyta główna Płyta główna (ang. motherboard, mainboard) obwód drukowany urządzenia elektronicznego, na którym montuje się najważniejsze elementy, umożliwiając komunikację wszystkim pozostałym komponentom

Bardziej szczegółowo

Spis treúci. Księgarnia PWN: Krzysztof Wojtuszkiewicz - Urządzenia techniki komputerowej. Cz. 1. Przedmowa... 9. Wstęp... 11

Spis treúci. Księgarnia PWN: Krzysztof Wojtuszkiewicz - Urządzenia techniki komputerowej. Cz. 1. Przedmowa... 9. Wstęp... 11 Księgarnia PWN: Krzysztof Wojtuszkiewicz - Urządzenia techniki komputerowej. Cz. 1 Spis treúci Przedmowa... 9 Wstęp... 11 1. Komputer PC od zewnątrz... 13 1.1. Elementy zestawu komputerowego... 13 1.2.

Bardziej szczegółowo

Podstawy Informatyki Systemy sterowane przepływem argumentów

Podstawy Informatyki Systemy sterowane przepływem argumentów Podstawy Informatyki alina.momot@polsl.pl http://zti.polsl.pl/amomot/pi Plan wykładu 1 Komputer i jego architektura Taksonomia Flynna 2 Komputer i jego architektura Taksonomia Flynna Komputer Komputer

Bardziej szczegółowo

Dotyczy: Procedury udzielenia zamówienia publicznego w trybie przetargu nieograniczonego na Sprzęt komputerowy i oprogramowanie.

Dotyczy: Procedury udzielenia zamówienia publicznego w trybie przetargu nieograniczonego na Sprzęt komputerowy i oprogramowanie. INSTYTUT FIZYKI POLSKIEJ AKADEMII NAUK PL - 02-668 WARSZAWA, AL. LOTNIKÓW 32/46 Tel. (48-22) 843 66 01 Fax. (48-22) 843 09 26 REGON: P-000326061, NIP: 525-000-92-75 DZPIE/001-V/2013 Warszawa, 17 wrzesień

Bardziej szczegółowo

Architektury komputerów Architektury i wydajność. Tomasz Dziubich

Architektury komputerów Architektury i wydajność. Tomasz Dziubich Architektury komputerów Architektury i wydajność Tomasz Dziubich Przetwarzanie potokowe Przetwarzanie sekwencyjne Przetwarzanie potokowe Architektura superpotokowa W przetwarzaniu potokowym podczas niektórych

Bardziej szczegółowo

3.Przeglądarchitektur

3.Przeglądarchitektur Materiały do wykładu 3.Przeglądarchitektur Marcin Peczarski Instytut Informatyki Uniwersytet Warszawski 17 marca 2014 Architektura a organizacja komputera 3.1 Architektura komputera: atrybuty widzialne

Bardziej szczegółowo

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia niestacjonarne I stopnia Rok akademicki 2015/2016 Wykład nr 5 (09.04.2016) Rok akademicki 2015/2016, Wykład

Bardziej szczegółowo

Architektura Komputerów

Architektura Komputerów 1/3 Architektura Komputerów dr inż. Robert Jacek Tomczak Uniwersytet Przyrodniczy w Poznaniu Architektura a organizacja komputera 3.1 Architektura komputera: atrybuty widzialne dla programisty, atrybuty

Bardziej szczegółowo

Podstawowe parametry płyt głównych

Podstawowe parametry płyt głównych PŁYTA GŁÓWNA Podstawowe parametry płyt głównych Standard płyty (ATX, Micro-ATX, Mini-ITX, ITX) Gniazdo procesora Chipset płyty (H do zastosowań uniwersalnych, B dla biznesu, C dla wydajnych komputerów

Bardziej szczegółowo

GIGABYTE GA-G31M-ES2L VGA CH8 GBLAN SATAII MATX

GIGABYTE GA-G31M-ES2L VGA CH8 GBLAN SATAII MATX GIGABYTE GA-G31M-ES2L VGA CH8 GBLAN SATAII MATX Gniazdo procesora Typ procesora LGA775 Intel Celeron Intel Pentium D Intel Pentium Extreme Edition Intel Pentium 4 Intel Pentium 4 Extreme Edition Intel

Bardziej szczegółowo

PAKIET nr 12 Instytut Fizyki Teoretycznej

PAKIET nr 12 Instytut Fizyki Teoretycznej L.P. NAZWA ASORTYMENTU Opis urządzeń technicznych minimalne wymagania ILOŚĆ PAKIET nr 2 Instytut Fizyki Teoretycznej Zaoferowana gwarancja ZAOFEROWANY SPRZĘT (model i/lub parametry) CENA JEDNOSTKOWA NETTO

Bardziej szczegółowo

Budowa komputera. Magistrala. Procesor Pamięć Układy I/O

Budowa komputera. Magistrala. Procesor Pamięć Układy I/O Budowa komputera Magistrala Procesor Pamięć Układy I/O 1 Procesor to CPU (Central Processing Unit) centralny układ elektroniczny realizujący przetwarzanie informacji Zmiana stanu tranzystorów wewnątrz

Bardziej szczegółowo

3.Przeglądarchitektur

3.Przeglądarchitektur Materiały do wykładu 3.Przeglądarchitektur Marcin Peczarski Instytut Informatyki Uniwersytet Warszawski 24 stycznia 2009 Architektura a organizacja komputera 3.1 Architektura komputera: atrybuty widzialne

Bardziej szczegółowo

Część I Komputery stacjonarne KONFIGURACJA WYMAGANE PARAMETRY PARAMETRY OFEROWANE 1 2 3

Część I Komputery stacjonarne KONFIGURACJA WYMAGANE PARAMETRY PARAMETRY OFEROWANE 1 2 3 Zadanie nr 1 Część I Komputery stacjonarne Katedra Chemii Rolnej Załącznik nr 3 A Do SIWZ DZP04311009/2009 ACAR Dostosowana do zaoferowanego procesora Posiadająca: Socket 775, chipset Intel P45 mostek

Bardziej szczegółowo

Model : Z97-G43 s1150 Z97 4DDR3 RAID/LAN/USB3 ATX. ram sp. j.

Model : Z97-G43 s1150 Z97 4DDR3 RAID/LAN/USB3 ATX. ram sp. j. PŁYTY GŁÓWNE > Model : 102617 Producent : - Koszyk Na stanie: 30 + szt. Ceny: Cena netto: "http://www.alsen.pl/search?query%5bquerystring%5d=kbmsiii8z970a10" target="_blank">produkt na Alsen.pl id="productnettopriceid">

Bardziej szczegółowo

CZĘŚĆ I ZAMÓWIENIA DOSTAWA SPRZĘTU INFORMATYCZNEGO DO PROJEKTU DOMOWY ASYSTENT OSÓB STARSZYCH I CHORYCH

CZĘŚĆ I ZAMÓWIENIA DOSTAWA SPRZĘTU INFORMATYCZNEGO DO PROJEKTU DOMOWY ASYSTENT OSÓB STARSZYCH I CHORYCH ZAŁĄCZNIK I DO SIWZ CZĘŚĆ I ZAMÓWIENIA DOSTAWA SPRZĘTU INFORMATYCZNEGO DO PROJEKTU DOMOWY ASYSTENT OSÓB STARSZYCH I CHORYCH 1. Przedmiot zamówienia dotyczy dostawy komputera - tabletu Liczba - 1 sztuk.

Bardziej szczegółowo

ZAPYTANIE OFERTOWE 6/2014

ZAPYTANIE OFERTOWE 6/2014 Rejowiec Fabryczny, dnia 14.03.2014 r. ZAPYTANIE OFERTOWE 6/2014 Zespół Szkół Samorządowych w Rejowcu Fabrycznym, ul. Lubelska 18, 22-170 Rejowiec Fabryczny zaprasza do złożenia oferty na 10 zestawów komputerów

Bardziej szczegółowo

Opis przedmiotu zamówienia. Dział II DVD

Opis przedmiotu zamówienia. Dział II DVD 1. Dysk SSD 512GB 15 sztuk Opis przedmiotu zamówienia Dział II Typ SSD Format dysku 2.5 Pojemność dysku [GB] 512 GB SATA III (6 Gb/s) Zastosowane technologie NCQ S.M.A.R.T. TRIM Szyfrowanie sprzętowe Szybkość

Bardziej szczegółowo

Sprzęt komputerowy 2. Autor prezentacji: 1 prof. dr hab. Maria Hilczer

Sprzęt komputerowy 2. Autor prezentacji: 1 prof. dr hab. Maria Hilczer Sprzęt komputerowy 2 Autor prezentacji: 1 prof. dr hab. Maria Hilczer Budowa komputera Magistrala Procesor Pamięć Układy I/O 2 Procesor to CPU (Central Processing Unit) centralny układ elektroniczny realizujący

Bardziej szczegółowo

Architektura systemów komputerowych. dr Artur Bartoszewski

Architektura systemów komputerowych. dr Artur Bartoszewski Architektura systemów komputerowych dr Artur Bartoszewski Układy otoczenia procesora (chipset) Rozwiązania sprzętowe CHIPSET Podstawą budowy płyty współczesnego komputera PC jest Chipset. Zawiera on większość

Bardziej szczegółowo

RAP-167/A/2010 Załcznik nr 1a ARKUSZ KALKULACYJNY ( Cennik usług ) Opis przedmiotu zamówienia: Usługi serwisowe sprzetu komputerowego w 2011r.

RAP-167/A/2010 Załcznik nr 1a ARKUSZ KALKULACYJNY ( Cennik usług ) Opis przedmiotu zamówienia: Usługi serwisowe sprzetu komputerowego w 2011r. RAP-67/A/200 Załcznik nr a ARKUSZ KALKULACYJNY ( Cennik usług ) Opis przedmiotu zamówienia: Usługi serwisowe sprzetu komputerowego w 20r. LP. Nazwa podzespołu Zamawiany towar lub usługa Oferowany towar

Bardziej szczegółowo

OPIS PRZEDMIOTU ZAMÓWIENIA

OPIS PRZEDMIOTU ZAMÓWIENIA OPIS PRZEDMIOTU ZAMÓWIENIA Zadanie 1: Zestawy komputerowe... 2 Zadanie 2: Zestawy komputerowe... 4 Zadanie 3: Zestaw komputerowy... 6 Zadanie 4: Zestaw komputerowy... 8 Zadanie 5: Oprogramowanie... 10

Bardziej szczegółowo

Budowa komputera. Magistrala. Procesor Pamięć Układy I/O

Budowa komputera. Magistrala. Procesor Pamięć Układy I/O Budowa komputera Magistrala Procesor Pamięć Układy I/O 1 Procesor to CPU (Central Processing Unit) centralny układ elektroniczny realizujący przetwarzanie informacji Zmiana stanu tranzystorów wewnątrz

Bardziej szczegółowo

Informatyka 1. Wykład nr 5 ( ) Politechnika Białostocka. - Wydział Elektryczny. dr inŝ. Jarosław Forenc

Informatyka 1. Wykład nr 5 ( ) Politechnika Białostocka. - Wydział Elektryczny. dr inŝ. Jarosław Forenc Informatyka Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia stacjonarne I stopnia Rok akademicki 28/29 Wykład nr 5 (6.5.29) Rok akademicki 28/29, Wykład nr 5 2/43 Plan

Bardziej szczegółowo

Komputer PC Lenovo M57e - Cena netto 2 310,00 zł 1USD = 3,90 zł Kod produktu

Komputer PC Lenovo M57e - Cena netto 2 310,00 zł 1USD = 3,90 zł Kod produktu Komputer PC M57e - Cena netto 2 310,00 zł 1USD = 3,90 zł Nazwa produktu Producent Klasa produktu Typ obudowy komputera Typ zainstalowanego procesora Częstotliwość procesora Częstotliwość szyny FSB Pojemność

Bardziej szczegółowo

Sprzęt komputerowy 2. Autor prezentacji: 1 prof. dr hab. Maria Hilczer

Sprzęt komputerowy 2. Autor prezentacji: 1 prof. dr hab. Maria Hilczer Sprzęt komputerowy 2 Autor prezentacji: 1 prof. dr hab. Maria Hilczer Budowa komputera Magistrala Procesor Pamięć Układy I/O 2 Procesor to CPU (Central Processing Unit) centralny układ elektroniczny realizujący

Bardziej szczegółowo

Adres strony internetowej, na której Zamawiający udostępnia Specyfikację Istotnych Warunków Zamówienia: www.iczmp.edu.pl

Adres strony internetowej, na której Zamawiający udostępnia Specyfikację Istotnych Warunków Zamówienia: www.iczmp.edu.pl 1 z 6 2015-06-24 14:53 Adres strony internetowej, na której Zamawiający udostępnia Specyfikację Istotnych Warunków Zamówienia: www.iczmp.edu.pl Łódź: ZP/69/2015 Dostawę elementów i podzespołów do serwisowania

Bardziej szczegółowo

LEKCJA. TEMAT: Pamięć operacyjna.

LEKCJA. TEMAT: Pamięć operacyjna. TEMAT: Pamięć operacyjna. LEKCJA 1. Wymagania dla ucznia: zna pojęcia: pamięci półprzewodnikowej, pojemności, czas dostępu, transfer, ROM, RAM; zna podział pamięci RAM i ROM; zna parametry pamięci (oznaczone

Bardziej szczegółowo

Wprowadzenie do architektury komputerów. Taksonomie architektur Podstawowe typy architektur komputerowych

Wprowadzenie do architektury komputerów. Taksonomie architektur Podstawowe typy architektur komputerowych Wprowadzenie do architektury komputerów Taksonomie architektur Podstawowe typy architektur komputerowych Taksonomie Służą do klasyfikacji architektur komputerowych podział na kategorie określenie własności

Bardziej szczegółowo

Specyfikacja sprzętu komputerowego

Specyfikacja sprzętu komputerowego Załącznik nr 2 Specyfikacja sprzętu komputerowego Zestaw nr 1. 1 Procesor KONFIGURACJA OCZEKIWANA Technologia dwurdzeniowa; Taktowanie min 2,8 Ghz; Pamięć cache min 2 MB; Taktowanie wewnętrzne FSB 1066MHz;

Bardziej szczegółowo

SYSTEMY OPERACYJNE WYKŁAD 1 INTEGRACJA ZE SPRZĘTEM

SYSTEMY OPERACYJNE WYKŁAD 1 INTEGRACJA ZE SPRZĘTEM SYSTEMY OPERACYJNE WYKŁAD 1 INTEGRACJA ZE SPRZĘTEM Marcin Tomana marcin@tomana.net SKRÓT WYKŁADU Zastosowania systemów operacyjnych Architektury sprzętowe i mikroprocesory Integracja systemu operacyjnego

Bardziej szczegółowo

Lp. Nazwa Parametry techniczne

Lp. Nazwa Parametry techniczne Załącznik do Zaproszenia Nr sprawy 1/N/2012 Opis Przedmiotu Zamówienia Przedmiotem zamówienia jest dostawa stacjonarnych zestawów komputerowych oraz komputerów przenośnych wraz z oprogramowaniem o parametrach

Bardziej szczegółowo

Budowa komputerów. Ewelina Langer UTW w Chrzanowie

Budowa komputerów. Ewelina Langer UTW w Chrzanowie Budowa komputerów Ewelina Langer UTW w Chrzanowie Zagadnienia: 1. Typy i cechy komputerów. 2. Budowa zewnętrzna. 3. Budowa wewnętrzna. 4. Urządzenia peryferyjne. 1. Typy i cechy komputerów Laptop, Notebook

Bardziej szczegółowo

PYTANIA BUDOWA KOMPUTERA kartkówki i quizy

PYTANIA BUDOWA KOMPUTERA kartkówki i quizy PYTANIA BUDOWA KOMPUTERA kartkówki i quizy OGÓLNE INFORMACJE 1. Najmniejsza jednostka pamięci przetwarzana przez komputer to: Bit Bajt Kilobajt 1 2. Jaką wartość może przyjąć jeden bit: 0 lub 1 0-12 od

Bardziej szczegółowo

Załącznik nr 4 do SIWZ Szczegółowa kalkulacja cenowa

Załącznik nr 4 do SIWZ Szczegółowa kalkulacja cenowa Załącznik nr 4 do SIWZ Szczegółowa kalkulacja cenowa Lp. Nazwa artykułu Model/typ/nazwa Ilość 1. kabel USB 2.0 typu A-B 3.0 m 1 2. kabel USB 2.0 typu A-B 5.0 m 1 3. kabel USB 2.0 typu A-A 3.0 m 1 4. Kabel

Bardziej szczegółowo

Chipset i magistrala Chipset Mostek północny (ang. Northbridge) Mostek południowy (ang. Southbridge) -

Chipset i magistrala Chipset Mostek północny (ang. Northbridge) Mostek południowy (ang. Southbridge) - Chipset i magistrala Chipset - Układ ten organizuje przepływ informacji pomiędzy poszczególnymi podzespołami jednostki centralnej. Idea chipsetu narodziła się jako potrzeba zintegrowania w jednym układzie

Bardziej szczegółowo

Załącznik nr 2 do SIWZ. Wykaz zamawianego sprzętu oraz oprogramowania

Załącznik nr 2 do SIWZ. Wykaz zamawianego sprzętu oraz oprogramowania Załącznik nr 2 do SIWZ Wykaz zamawianego sprzętu oraz oprogramowania 1. Komputerowa stacja robocza: 4 szt Ilość zainstalowanych procesorów: 1 szt.; Maksymalna ilość procesorów: 1 szt.; Typ zainstalowanego

Bardziej szczegółowo

W sklepie komputerowym sprzedawca zachwala klientowi swój najnowszy towar: -Ten komputer wykona za pana połowę pracy! - W takim razie biorę dwa.

W sklepie komputerowym sprzedawca zachwala klientowi swój najnowszy towar: -Ten komputer wykona za pana połowę pracy! - W takim razie biorę dwa. W sklepie komputerowym sprzedawca zachwala klientowi swój najnowszy towar: -Ten komputer wykona za pana połowę pracy! - W takim razie biorę dwa. Rys. wg Z. Postawa, UJ 1 pamięć ROM system operacyjny procesor

Bardziej szczegółowo

PAKIET nr 14 Instytut Fizyki Teoretycznej

PAKIET nr 14 Instytut Fizyki Teoretycznej Załącznik nr 4 do SIWZ Pieczęć Wykonawcy strona z ogólnej liczby stron 1 L.P. NAZWA ASORTYMENTU Opis urządzeń technicznych minimalne wymagania ILOŚĆ PAKIET nr 14 Instytut Fizyki Teoretycznej Zaoferowana

Bardziej szczegółowo

WYMAGANE PARAMETRY OFEROWANEGO SPRZĘTU. Część I Komputery stacjonarne

WYMAGANE PARAMETRY OFEROWANEGO SPRZĘTU. Część I Komputery stacjonarne WYMAGANE PARAMETRY OFEROWANEGO SPRZĘTU Załącznik nr 3A do SIWZ DZP-0431-1402/2009 Zadanie nr 1 Część I Komputery stacjonarne Katedra Inżynierii i Aparatury Przemysłu Spożywczego Posiadająca: gniazdo procesora

Bardziej szczegółowo

Opis Przedmiotu zamówienia

Opis Przedmiotu zamówienia Opis Przedmiotu zamówienia I. 12 sztuk kompletnych zestawów komputerowych złożonych z podanych poniżej identycznych części: Skład jednego zestawu: 1.Płyta główna o nie gorszych parametrach niż: rodzaj

Bardziej szczegółowo

Architektura mikroprocesorów TEO 2009/2010

Architektura mikroprocesorów TEO 2009/2010 Architektura mikroprocesorów TEO 2009/2010 Plan wykładów Wykład 1: - Wstęp. Klasyfikacje mikroprocesorów Wykład 2: - Mikrokontrolery 8-bit: AVR, PIC Wykład 3: - Mikrokontrolery 8-bit: 8051, ST7 Wykład

Bardziej szczegółowo

Architektura komputerów

Architektura komputerów Architektura komputerów Wykład 12 Jan Kazimirski 1 Magistrale systemowe 2 Magistrale Magistrala medium łączące dwa lub więcej urządzeń Sygnał przesyłany magistralą może być odbierany przez wiele urządzeń

Bardziej szczegółowo

Znak sprawy: CIOR2/30/10 Załącznik nr 1 do SIWZ

Znak sprawy: CIOR2/30/10 Załącznik nr 1 do SIWZ Znak sprawy: CIOR2/30/10 Załącznik nr 1 do SIWZ Opis przedmiotu zamówienia Dostawa jednorazowa Pamięci notebook Obsługiwane urządzenie Opis ilość Dell D820 1GB, (PC2-5300) w jednym module 3 Uniwersalna

Bardziej szczegółowo

Który z podzespołów komputera przy wyłączonym zasilaniu przechowuje program rozpoczynający ładowanie systemu operacyjnego? A. CPU B. RAM C. ROM D.

Który z podzespołów komputera przy wyłączonym zasilaniu przechowuje program rozpoczynający ładowanie systemu operacyjnego? A. CPU B. RAM C. ROM D. 1 WERSJA X Zadanie 1 Który z podzespołów komputera przy wyłączonym zasilaniu przechowuje program rozpoczynający ładowanie systemu operacyjnego? A. CPU B. RAM C. ROM D. I/O Zadanie 2 Na podstawie nazw sygnałów

Bardziej szczegółowo

Urządzenia Techniki. Klasa I TI 3. PŁYTA GŁÓWNA. BIOS.

Urządzenia Techniki. Klasa I TI 3. PŁYTA GŁÓWNA. BIOS. 3. PŁYTA GŁÓWNA. BIOS. Płyta główna (ang. motherboard lub mainboard) - wielowarstwowa, laminowana płyta drukowana z odpowiednio przygotowanymi miedzianymi ścieżkami, na której montuje się najważniejsze

Bardziej szczegółowo

I STAWKI ZA! GODZINĘ

I STAWKI ZA! GODZINĘ ARKUSZ KALKULACYJNY Sprawa:RAP.272.52.203 zał. nr a do SIWZ LP. Nazwa podzespołu Zamawiany towar lub usługa Oferowany towar nazwa typ i model wraz z usługą instalacji Ilość (szt) Wartość netto (zł ) Stawka

Bardziej szczegółowo

Wykaz zestawów komputerowych

Wykaz zestawów komputerowych Załącznik nr 1 WT 2370/ 3 /07 Opis przedmiotu zamówienia w przetargu nieograniczonym na zakup 14 fabrycznie nowych zestawów komputerowych dla KW PSP w Kielcach Wykaz zestawów komputerowych Zestaw komputerowy

Bardziej szczegółowo

Komputer IBM PC niezależnie od modelu składa się z: Jednostki centralnej czyli właściwego komputera Monitora Klawiatury

Komputer IBM PC niezależnie od modelu składa się z: Jednostki centralnej czyli właściwego komputera Monitora Klawiatury 1976 r. Apple PC Personal Computer 1981 r. pierwszy IBM PC Komputer jest wart tyle, ile wart jest człowiek, który go wykorzystuje... Hardware sprzęt Software oprogramowanie Komputer IBM PC niezależnie

Bardziej szczegółowo

GNIAZDA PROCESORÓW AMD

GNIAZDA PROCESORÓW AMD GNIAZDA PROCESORÓW AMD Co to jest gniazdo? Gniazdo to jest specjalne miejsce gdzie montuje się procesor na płycie głównej. W gnieździe znajdują się specjalne piny lub nóżki które umożliwiają wymianę informacji

Bardziej szczegółowo

Arkusz: Badanie komponentów komputera.

Arkusz: Badanie komponentów komputera. 11.3.7 Arkusz: Badanie komponentów komputera. Wydrukuj i uzupełnij to ćwiczenie. W tym ćwiczeniu, będziesz korzystał z Internetu, gazet oraz lokalnych sklepów, aby zebrać informacje na temat komponentów,

Bardziej szczegółowo

Dotyczy: odpowiedzi na pytania do przetargu nieograniczonego na dostawę sprzętu laboratoryjnego i komputerowego Zp/pn/103/2017 ODPOWIEDZI NA PYTANIA

Dotyczy: odpowiedzi na pytania do przetargu nieograniczonego na dostawę sprzętu laboratoryjnego i komputerowego Zp/pn/103/2017 ODPOWIEDZI NA PYTANIA Dęblin, dn. 09.11.2017 r. WYŻSZA SZKOŁA OFICERSKA SIŁ POWIETRZNYCH PION KANCLERZA Do wszystkich Wykonawców nr sprawy Zp/pn/103/2017 Dotyczy: odpowiedzi na pytania do przetargu nieograniczonego na dostawę

Bardziej szczegółowo

RODZAJE PAMIĘCI RAM. Cz. 1

RODZAJE PAMIĘCI RAM. Cz. 1 RODZAJE PAMIĘCI RAM Cz. 1 1 1) PAMIĘĆ DIP DIP (ang. Dual In-line Package), czasami nazywany DIL - w elektronice rodzaj obudowy elementów elektronicznych, głównie układów scalonych o małej i średniej skali

Bardziej szczegółowo