Ogólny schemat inwertera MOS

Podobne dokumenty
Ogólny schemat inwertera MOS

Różnicowe układy cyfrowe CMOS

Cyfrowe układy kombinacyjne. 5 grudnia 2013 Wojciech Kucewicz 2

Logiczne układy bistabilne przerzutniki.

Projekt Układów Logicznych

Różnicowe układy cyfrowe CMOS

Podstawy Elektroniki dla Tele-Informatyki. Tranzystory unipolarne MOS

Układy cyfrowe w technologii CMOS

Wprowadzenie do techniki Cyfrowej i Mikroelektroniki

Instrukcja do ćwiczenia laboratoryjnego nr 10

Wzmacniacz operacyjny

Ćwiczenie 24 Temat: Układy bramek logicznych pomiar napięcia i prądu. Cel ćwiczenia

Podstawy Elektroniki dla Informatyki. Tranzystory unipolarne MOS

Katedra Przyrządów Półprzewodnikowych i Optoelektronicznych Laboratorium Przyrządów Półprzewodnikowych. Ćwiczenie 4

Katedra Przyrządów Półprzewodnikowych i Optoelektronicznych pokój:

Wydział Elektryczny. Temat i plan wykładu. Politechnika Białostocka. Wzmacniacze

Bramki TTL i CMOS 7400, 74S00, 74HC00, 74HCT00, 7403, 74132

LABORATORIUM z przedmiotu ALGORYTMY I PROJEKTOWANIE UKŁADÓW VLSI

ELEMENTY UKŁADÓW ENERGOELEKTRONICZNYCH

Przyrządy półprzewodnikowe część 5 FET

TRANZYSTOR UNIPOLARNY MOS

Zadanie 1 Projekt bramki NAND lub NOR optymalizacja charakterystyk przejściowych

Technika Cyfrowa 2 wykład 4: FPGA odsłona druga technologie i rodziny układów logicznych

INSTRUKCJA DO ĆWICZENIA BADANIE STANDARDOWEJ BRAMKI NAND TTL (UCY 7400)

10. KLUCZE DWUKIERUNKOWE, MULTIPLEKSERY I DEMULTIPLEKSERY CMOS

Zbudować 2wejściową bramkę (narysować schemat): a) NANDCMOS, b) NORCMOS, napisać jej tabelkę prawdy i wyjaśnić działanie przy pomocy charakterystyk

Materiały używane w elektronice

Ćw. 8 Bramki logiczne

Zapoznanie się z podstawowymi strukturami funktorów logicznych realizowanymi w technice RTL (Resistor Transistor Logic) oraz zasadą ich działania.

2.2. Metoda przez zmianę strumienia magnetycznego Φ Metoda przez zmianę napięcia twornika Układ Ward-Leonarda

LABORATORIUM PROJEKTOWANIA UKŁADÓW VLSI

Tranzystory polowe. Podział. Tranzystor PNFET (JFET) Kanał N. Kanał P. Drain. Gate. Gate. Source. Tranzystor polowy (FET) Z izolowaną bramką (IGFET)

Politechnika Białostocka

Ćwiczenie ZINTEGROWANE SYSTEMY CYFROWE. Pakiet edukacyjny DefSim Personal. Analiza prądowa IDDQ

Podstawy układów mikroelektronicznych

ANALOGOWE I MIESZANE STEROWNIKI PRZETWORNIC. Ćwiczenie 3. Przetwornica podwyższająca napięcie Symulacje analogowego układu sterowania

LABORATORIUM PRZYRZĄDÓW PÓŁPRZEWODNIKOWYCH

PRZERZUTNIKI: 1. Należą do grupy bloków sekwencyjnych, 2. podstawowe układy pamiętające

Elementy elektroniczne Wykłady 7: Tranzystory polowe

Przerzutnik ma pewną liczbę wejść i z reguły dwa wyjścia.

Uniwersytet Pedagogiczny

Podstawowe bramki logiczne

Wzmacniacze napięciowe z tranzystorami komplementarnymi CMOS

Bramki logiczne V MAX V MIN

Właściwości tranzystora MOSFET jako przyrządu (klucza) mocy

PL B1 H03K 17/687 G05F 1/44. Fig. 1 (19) PL (11) (12) OPIS PATENTOWY (13) B1. Siemens Aktiengesellschaft, Monachium, DE

Ćwiczenie 9 TRANZYSTORY POLOWE MOS

Przetwarzanie energii elektrycznej w fotowoltaice lato 2015/16. dr inż. Łukasz Starzak

Tranzystory polowe FET(JFET), MOSFET

Inwerter logiczny. Ilustracja 1: Układ do symulacji inwertera (Inverter.sch)

LABORATORIUM PRZYRZĄDÓW PÓŁPRZEWODNIKOWYCH

TRANZYSTOR UNIPOLARNY MOS

Cyfrowe układy sekwencyjne. 5 grudnia 2013 Wojciech Kucewicz 2

2 Dana jest funkcja logiczna w następującej postaci: f(a,b,c,d) = Σ(0,2,5,8,10,13): a) zminimalizuj tę funkcję korzystając z tablic Karnaugh,

Podstawy elektroniki cz. 2 Wykład 2

Wzmacniacze napięciowe z tranzystorami komplementarnymi CMOS

Parametry układów cyfrowych

Ćwiczenie nr 9 Układy scalone CMOS

Ćwiczenie 2b. Pomiar napięcia i prądu z izolacją galwaniczną Symulacje układów pomiarowych CZUJNIKI POMIAROWE I ELEMENTY WYKONAWCZE

Cyfrowe układy scalone

Ćwiczenie 1b. Silnik prądu stałego jako element wykonawczy Modelowanie i symulacja napędu CZUJNIKI POMIAROWE I ELEMENTY WYKONAWCZE

1 Tranzystor MOS. 1.1 Stanowisko laboratoryjne. 1 TRANZYSTOR MOS

płytka montażowa z tranzystorami i rezystorami, pokazana na rysunku 1. płytka montażowa do badania przerzutnika astabilnego U CC T 2 masa

Ćwiczenie 3p. Pomiar parametrów dynamicznych i statycznych diod szybkich OPTYMALIZACJA PARAMETRÓW PRZEKSZTAŁTNIKÓW

LABORATORIUM TECHNIKA CYFROWA BRAMKI. Rev.1.0

BADANIE UKŁADÓW CYFROWYCH. CEL: Celem ćwiczenia jest poznanie właściwości statycznych układów cyfrowych serii TTL. PRZEBIEG ĆWICZENIA

LABORATORIUM. Technika Cyfrowa. Badanie Bramek Logicznych

Tranzystor jako element cyfrowy

Politechnika Białostocka

CHARAKTERYSTYKI BRAMEK CYFROWYCH TTL

8. UKŁADY UZALEŻNIEŃ CZASOWYCH

Działanie tranzystorów polowych MOS. (powtórka)

TEORIA TRANZYSTORÓW MOS. Charakterystyki statyczne

Cyfrowe układy scalone

Politechnika Białostocka

Cyfrowe układy scalone

Komparator napięcia. Komparator a wzmacniacz operacyjny. Vwe1. Vwy. Vwe2

Pamięci RAM i ROM. R. J. Baker, "CMOS Circuit Design, Layout, and Simulation", Wiley-IEEE Press, 2 wyd. 2007

Instrukcja do ćwiczenia laboratoryjnego nr 5

AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE. Wydział Informatyki, Elektroniki i Telekomunikacji LABORATORIUM.

Ćwiczenie 4. Parametry statyczne tranzystorów polowych JFET i MOSFET

A-7. Tranzystor unipolarny JFET i jego zastosowania

P ob 2. UCY 74S416N UCY 74S426N 4-bitowy nadajni k/odbiornik szyny danych. ib UIN "]lh. 11 DSEN 13 do 3. I! Dl 3. 3 di 2

Funkcje logiczne X = A B AND. K.M.Gawrylczyk /55

Badanie tranzystorów MOSFET

Plan wykładu. Architektura systemów komputerowych. Cezary Bolek

Tranzystory. 1. Tranzystory bipolarne 2. Tranzystory unipolarne. unipolarne. bipolarny

Miernik i regulator temperatury

Cyfrowe układy scalone c.d. funkcje

Podzespoły i układy scalone mocy część II

Politechnika Poznańska, Instytut Elektrotechniki i Elektroniki Przemysłowej, Zakład Energoelektroniki i Sterowania Laboratorium energoelektroniki

Podział układów cyfrowych. rkijanka

Politechnika Poznańska, Instytut Elektrotechniki i Elektroniki Przemysłowej, Zakład Energoelektroniki i Sterowania Laboratorium energoelektroniki

Laboratorium KOMPUTEROWE PROJEKTOWANIE UKŁADÓW

Wstęp do Techniki Cyfrowej... Synchroniczne układy sekwencyjne

Ćwiczenie 23. Temat: Własności podstawowych bramek logicznych. Cel ćwiczenia

Temat: Pamięci. Programowalne struktury logiczne.

BRAMKI. Konspekt do ćwiczeń laboratoryjnych z przedmiotu TECHNIKA CYFROWA

3. Funktory CMOS cz.1

LABORATORIUM PODSTAW ELEKTRONIKI. Komputerowe pomiary parametrów bramki NAND TTL

Transkrypt:

Ogólny schemat inwertera MOS Obciążenie V i Sterowanie Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 1

Rodzaje cyfrowych układów scalonych MOS Układy cyfrowe MOS PMOS NMOS MOS imos z obciążeniem zubożanym z obciążeniem wzbogacanym statyczne dynamiczne Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 2

ramki NMOS T L T L V GG T D T D V i L V i L z obciążeniem typu wzbogacanego z obciążeniem typu zubożanego Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 3

ramki NMOS z obciążeniem typu wzbogacanego (V GG -V TL ) 2 (V GG -V TL ) 2 wyłączanie 1 1 załączanie V T D 1. VGG<VDD+VTL - tranzystor obciążający pracuje w zakresie nasycenia 2. VGG VDD+VTL - tranzystor obciążający pracuje w zakresie nienasycenia.v i t Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 4

Porównanie bramek NMOS z różnymi obciążeniami (V GG -V TL ) D R E-N E-S (V GG -V TL ) E-N E-S R D V QL t V QL V T D V i Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 5

ramki logiczne NMOS: NND i NOR T L Y T L 1 2 Y 1 2 n n Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 6

Inwerter MOS T L PMOS V i T D L NMOS Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 7

harakterystyka przejściowa i prąd inwertera MOS D E I DS =I DSn =I DSp V i V i V Tn V inv +V Tp V Tn V inv +V Tp Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 8

Wpływ współczynnika β na charakterystykę przejściową i napięcie progowe inwertera MOS V inv +V Tp b=10 b=1 b=0.1 /2 V Tn b 1 Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 9

Definicja marginesów szumów nachylenie= -1 NM H V OH NM H V OH V IH V OH V IH V IL NM L NM L V IL V OL V OL V OL 0 V IL V IH Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 10

Opóźnienia wnoszone przez inwerter MOS V i /2 t dhl t dlh t T 2 g4 gd2 db2 V i w db1 T 4 gd1 T 3 /2 T 1 g3 t Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 11

Obliczanie czasów opóźnień t dhl i t dlh I DN V i T 1 /2 0 t 0 t dhl t V i T 2 I DP /2 0 t 0 t dlh t Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 12

Ogólny schemat bramki MOS Siec podciągająca Y Siec ściągająca Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 13

Schematy sieci ściągających w bramkach MOS Y Y Y Y= Y=+ Y=+ Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 14

Schematy sieci podciągających w bramkach MOS Y Y Y Y= Y=+ Y=+ Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 15

ramki MOS: NND i NOR Y= Y=+ Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 16

Dobór szerokości tranzystorów w bramkach MOS 4mw 4mw 2mw 2mw 4mw 2mw Y=+ D 4mw Y=+++D 2w w w w w D w 2w Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 17

Inwerter pseudo-nmos T L nachylenie=+1 ( =V i ) T D V i L V QL V QL V inv V i Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 18

ramki pseudo-nmos: NND i NOR T L Y T L 1 2 Y 1 2 n n Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 19

Tranzystor NMOS jako klucz V in,ut in out -V Tn V SS L V in ut 0 t Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 20

Tranzystor PMOS jako klucz V in,ut V in in out ut L V Tp 0 t Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 21

ramka transmisyjna MOS in out in out V SS in out Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 22

Dwuwejściowy multiplekser z bramek transmisyjnych Y=+ Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 23

Inwerter trójstanowy in out in out in out Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 24

Przerzutnik D wyzwalany poziomem D Q Q D Q Q D Q Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 25

Przerzutnik D wyzwalany zboczem D master M slave Q D Q Q D M Q Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 26

ramki dynamiczne T p precharge evaluate Y=+ Y siec sciagajaca L V in ut T e 0 t Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 27

harge sharing czyli zjawisko podziału ładunku = T p Y T 1 L 0V T 2 1 Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 28

Łączenie bramek dynamicznych T p1 T p2 Y 2 Y Y 1 T 1 T 2 L2 L1 T e1 T e2 Katedra Mikroelektroniki i Technik Informatycznych (DMS), Politechnika Łódzka (TUL) 29