Klasyfikacja systemów komputerowych. Architektura von Neumanna i architektura harwardzka Budowa komputera: dr inż. Jarosław Forenc

Podobne dokumenty
dr inż. Jarosław Forenc

dr inż. Jarosław Forenc

Klasyfikacja systemów komputerowych. Architektura von Neumanna i architektura harwardzka Budowa komputera: dr inż. Jarosław Forenc

dr inż. Jarosław Forenc

Klasyfikacja systemów komputerowych. Architektura von Neumanna i architektura harwardzka Budowa komputera: dr inż. Jarosław Forenc

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc

Budowa komputera: dr inż. Jarosław Forenc. Zestaw komputerowy Jednostka centralna. płyta główna (przykłady, standardy)

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc

Standard IEEE 754. Klasyfikacja systemów komputerowych (Flynna) Architektura von Neumanna i architektura harwardzka.

Klasyfikacja systemów komputerowych. Architektura von Neumanna Architektura harwardzka Zmodyfikowana architektura harwardzka. dr inż.

dr inż. Jarosław Forenc

Architektura von Neumanna i architektura harwardzka Budowa komputera: dr inż. Jarosław Forenc

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc

Budowa komputera: dr inż. Jarosław Forenc

Klasyfikacja systemów komputerowych. Architektura von Neumanna. dr inż. Jarosław Forenc

dr inż. Jarosław Forenc

dr inż. Jarosław Forenc

Płyty główne rodzaje. 1. Płyta główna w formacie AT

Systemy operacyjne i sieci komputerowe Szymon Wilk Superkomputery 1

Budowa komputera: dr inż. Jarosław Forenc. Dual In-line Package zastosowanie: XT, AT rok: 1981

Architektura von Neumanna

Jednostka centralna. Miejsca na napędy 5,25 :CD-ROM, DVD. Miejsca na napędy 3,5 : stacja dyskietek

Materiały dodatkowe do podręcznika Urządzenia techniki komputerowej do rozdziału 5. Płyta główna i jej składniki. Test nr 5

Technologie informacyjne - wykład 2 -

16. Taksonomia Flynn'a.

Klasyfikacja systemów komputerowych. Architektura harwardzka Zmodyfikowana architektura harwardzka. dr inż. Jarosław Forenc

PODZESPOŁY KOMPUTERA PC. Autor: Maciej Maciąg

Bajt (Byte) - najmniejsza adresowalna jednostka informacji pamięci komputerowej, z bitów. Oznaczana jest literą B.

Procesory. Schemat budowy procesora

URZĄDZENIA WEJŚCIA-WYJŚCIA

Numer ogłoszenia: ; data zamieszczenia: OGŁOSZENIE O ZMIANIE OGŁOSZENIA

Test wiedzy z UTK. Dział 1 Budowa i obsługa komputera

3.Przeglądarchitektur

Opis przedmiotu zamówienia. Dział II CZĘŚĆ 1 DVD

Architektura Komputerów

Podstawowe parametry płyt głównych

Futura Policealna Szkoła dla Dorosłych w Lublinie. Kierunek: Technik informatyk

3.Przeglądarchitektur

Budowa pamięci RAM Parametry: tcl, trcd, trp, tras, tcr występują w specyfikacjach poszczególnych pamięci DRAM. Czym mniejsze są wartości tych

I. Architektura chipsetu

T2: Budowa komputera PC. dr inż. Stanisław Wszelak

Z parametrów procesora zamieszczonego na zdjęciu powyżej wynika, że jest on taktowany z częstotliwością a) 1,86 GHz b) 540 MHz c) 533 MHz d) 1 GHz

Sprzęt komputerowy 2. Autor prezentacji: 1 prof. dr hab. Maria Hilczer

Wybrane bloki i magistrale komputerów osobistych (PC) Opracował: Grzegorz Cygan 2010 r. CEZ Stalowa Wola

Podstawy Informatyki Systemy sterowane przepływem argumentów

Architektura Systemów Komputerowych. Rozwój architektury komputerów klasy PC

dr inż. Jarosław Forenc

Model : Z97-G43 s1150 Z97 4DDR3 RAID/LAN/USB3 ATX. ram sp. j.

Opis przedmiotu zamówienia. Dział II DVD


Dotyczy: Procedury udzielenia zamówienia publicznego w trybie przetargu nieograniczonego na Sprzęt komputerowy i oprogramowanie.

Architektura systemów komputerowych. dr Artur Bartoszewski

Część I Komputery stacjonarne KONFIGURACJA WYMAGANE PARAMETRY PARAMETRY OFEROWANE 1 2 3

GIGABYTE GA-G31M-ES2L VGA CH8 GBLAN SATAII MATX

I STAWKI ZA! GODZINĘ

Artur Janus GNIAZDA PROCESORÓW INTEL

GNIAZDA PROCESORÓW AMD

PAKIET nr 12 Instytut Fizyki Teoretycznej

Budowa komputera. Magistrala. Procesor Pamięć Układy I/O

Płyta główna. podtrzymania zegara.

ZAPYTANIE OFERTOWE 6/2014

SYSTEMY OPERACYJNE WYKŁAD 1 INTEGRACJA ZE SPRZĘTEM

Informatyka 1. Wykład nr 5 ( ) Politechnika Białostocka. - Wydział Elektryczny. dr inŝ. Jarosław Forenc

Spis treúci. Księgarnia PWN: Krzysztof Wojtuszkiewicz - Urządzenia techniki komputerowej. Cz. 1. Przedmowa Wstęp... 11

RAP-167/A/2010 Załcznik nr 1a ARKUSZ KALKULACYJNY ( Cennik usług ) Opis przedmiotu zamówienia: Usługi serwisowe sprzetu komputerowego w 2011r.

Architektury komputerów Architektury i wydajność. Tomasz Dziubich

Changed with the DEMO VERSION of CAD-KAS PDF-Editor (

Który z podzespołów komputera przy wyłączonym zasilaniu przechowuje program rozpoczynający ładowanie systemu operacyjnego? A. CPU B. RAM C. ROM D.

Sprzęt komputerowy 2. Autor prezentacji: 1 prof. dr hab. Maria Hilczer

PYTANIA BUDOWA KOMPUTERA kartkówki i quizy

WYMAGANE PARAMETRY OFEROWANEGO SPRZĘTU. Część I Komputery stacjonarne

Arkusz: Badanie komponentów komputera.

RODZAJE PAMIĘCI RAM. Cz. 1

Pamięci. Pamięci DDR DIMM SDR SDRAM

CZĘŚĆ I ZAMÓWIENIA DOSTAWA SPRZĘTU INFORMATYCZNEGO DO PROJEKTU DOMOWY ASYSTENT OSÓB STARSZYCH I CHORYCH

Komputer PC Lenovo M57e - Cena netto 2 310,00 zł 1USD = 3,90 zł Kod produktu

LEKCJA. TEMAT: Pamięć operacyjna.

Gniazdo procesora. Gniazdo procesora to rodzaj złącza na płycie głównej komputera, w którym umieszczany jest procesor.

Budowa komputera. Magistrala. Procesor Pamięć Układy I/O

OPIS PRZEDMIOTU ZAMÓWIENIA

Specyfikacja podstawowa

PAKIET nr 14 Instytut Fizyki Teoretycznej

1. Serwer. 2. Komputer desktop 9szt. Załącznik nr 1 do SIWZ

W sklepie komputerowym sprzedawca zachwala klientowi swój najnowszy towar: -Ten komputer wykona za pana połowę pracy! - W takim razie biorę dwa.

Załącznik nr 4 do SIWZ Szczegółowa kalkulacja cenowa

Dotyczy: odpowiedzi na pytania do przetargu nieograniczonego na dostawę sprzętu laboratoryjnego i komputerowego Zp/pn/103/2017 ODPOWIEDZI NA PYTANIA

Adres strony internetowej, na której Zamawiający udostępnia Specyfikację Istotnych Warunków Zamówienia:

Załącznik nr 2 do SIWZ. Wykaz zamawianego sprzętu oraz oprogramowania

Znak sprawy: CIOR2/30/10 Załącznik nr 1 do SIWZ

Architektura komputera

Szczegółowy opis przedmiotu zamówienia

Budowa komputerów. Ewelina Langer UTW w Chrzanowie

Chipset i magistrala Chipset Mostek północny (ang. Northbridge) Mostek południowy (ang. Southbridge) -

Dell Inspiron 560/570: Szczegółowe dane techniczne

Transkrypt:

Rok akademicki 2014/2015, Wykład nr 4 2/70 Plan wykładu nr 4 Informatyka 1 Politechnika Białostocka - Wydział Elektryczny Elektrotechnika, semestr II, studia stacjonarne I stopnia Rok akademicki 2014/2015 Wykład nr 4 (27.04.2015) Klasyfikacja systemów komputerowych (Flynna) SISD, SIMD, MISD, MIMD Architektura von Neumanna i architektura harwardzka Budowa komputera: zestaw komputerowy, jednostka centralna, płyta główna procesory Intel (LGA 1156, LGA 1155, LGA 1150, LGA 2011) i AMD (Socket AM2/AM2+, Socket AM3/AM3+, Socket FM1, Socket FM2/FM2+) moduły pamięci (DIP, SIPP, SIMM, SDR SDRAM, DDR SDRAM, DDR2 SDRAM, DDR3 SDRAM, DDR4 SDRAM, SO-DIMM) obudowa komputera (architektura AT) Rok akademicki 2014/2015, Wykład nr 4 3/70 Rok akademicki 2014/2015, Wykład nr 4 4/70 Klasyfikacja systemów komputerowych Taksonomia Flynna Taksonomia Flynna - pierwsza, najbardziej ogólna klasyfikacja architektur komputerowych (1972): Flynn M.J.: Some Computer Organizations and Their Effectiveness, IEEE Transactions on Computers, Vol. C-21, No 9, 1972. Opiera się na liczbie przetwarzanych strumieni rozkazów i strumieni danych: strumień rozkazów (Instruction Stream) - odpowiednik licznika rozkazów; system złożony z n procesorów posiada n liczników rozkazów, a więc n strumieni rozkazów strumień danych (Data Stream) - zbiór operandów, np. system rejestrujący temperaturę mierzoną przez n czujników posiada n strumieni danych SI - Single instruction MI - Multiple Instruction SD - Single Data MD - Multiple Data SM - Shared Memory DM - Distributed Memory

Rok akademicki 2014/2015, Wykład nr 4 5/70 Rok akademicki 2014/2015, Wykład nr 4 6/70 SISD (Single Instruction, Single Data) SISD (Single Instruction, Single Data) Jeden wykonywany program przetwarza jeden strumień danych Komputer IBM PC/AT Komputer PC Klasyczne komputery zbudowane według architektury von Neumanna Zawierają: jeden procesor jeden blok pamięci operacyjnej zawierający wykonywany program. SISD - instrukcje -dane -wyniki Komputer PC Laptop Rok akademicki 2014/2015, Wykład nr 4 7/70 Rok akademicki 2014/2015, Wykład nr 4 8/70 SIMD (Single Instruction, Multiple Data) SM-SIMD SIMD - Komputery wektorowe Jeden wykonywany program przetwarza wiele strumieni danych CDC Cyber 205 (1981) Cray-1 (1976) Te same operacje wykonywane są na różnych danych SIMD Podział: SM-SIMD (Shared Memory SIMD): - komputery wektorowe - rozszerzenia strumieniowe procesorów (MMX, 3DNow!, SSE, SSE2, SSE3, AVX, ) - instrukcje -dane -wyniki Cray-2 (1985) Hitachi S3600 (1994) DM-SIMD (Distributed Memory SIMD): - tablice procesorów - procesory kart graficznych (GPGPU)

Rok akademicki 2014/2015, Wykład nr 4 9/70 Rok akademicki 2014/2015, Wykład nr 4 10/70 DM-SIMD - Tablice procesorów DM-SIMD - Procesory graficzne (GPU) Illiac IV (1976) MasPar MP-1/MP-2 (1990) GeForce GTX Titan Tesla K80 Illiac IV (1976) Thinking Machines CM-2 (1987) Tesla S2050 Tesla D870 Rok akademicki 2014/2015, Wykład nr 4 11/70 Rok akademicki 2014/2015, Wykład nr 4 12/70 MISD (Multiple Instruction, Single Data) MIMD (Multiple Instruction, Multiple Data) Wiele równolegle wykonywanych programów przetwarza jednocześnie jeden wspólny strumień danych Równolegle wykonywanych jest wiele programów, z których każdy przetwarza własne strumienie danych Systemy tego typu nie są spotykane Podział: SM-MIMD (Shared Memory): - wieloprocesory DM-MIMD (Distributed Memory): - wielokomputery - klastry - gridy

Rok akademicki 2014/2015, Wykład nr 4 13/70 Rok akademicki 2014/2015, Wykład nr 4 14/70 SM-MIMDMIMD - Wieloprocesory SM-MIMD MIMD - Wieloprocesory Systemy z niezbyt dużą liczbą działających niezależnie procesorów Cray YM-P (1988) Cray J90 (1994) Każdy procesor ma dostęp do wspólnej przestrzeni adresowej pamięci Komunikacja procesorów poprzez uzgodniony obszar wspólnej pamięci Do SM-MIMD należą komputery z procesorami wielordzeniowymi Podział: Cray CS6400 (1993) UMA (Uniform Memory Access) NUMA (NonUniform Memory Access) COMA (Cache Only Memory Architecture) Rok akademicki 2014/2015, Wykład nr 4 15/70 Rok akademicki 2014/2015, Wykład nr 4 16/70 DM-MIMDMIMD - Wielokomputery DM-MIMD MIMD - Wielokomputery Każdy procesor wyposażony jest we własną pamięć operacyjną, niedostępną dla innych procesorów Komunikacja między procesorami odbywa się za pomocą sieci poprzez przesyłanie komunikatów Biblioteki komunikacyjne: MPI (Message Passing Interface) PVM (Parallel Virtual Machine) Cray T3E (1995) ncube 2s Thinking Machines CM-5 (1991) (1993) Meiko CS-2 (1993)

Rok akademicki 2014/2015, Wykład nr 4 17/70 Rok akademicki 2014/2015, Wykład nr 4 18/70 DM-MIMDMIMD - Klastry DM-MIMDMIMD - Klastry Klaster (cluster): równoległy lub rozproszonego system składający się z komputerów komputery połączone są siecią używany jest jako pojedynczy, zintegrowany zespół obliczeniowy Miejsce instalacji: Politechnika Białostocka Wydział Elektryczny KETiM Rok instalacji: 2004-2006 Węzeł (node) - pojedynczy komputer przyłączony do klastra i wykonujący zadania obliczeniowe Typ klastra: homogeniczny dedykowany Liczba węzłów: 7 źródło: http://leda.elfak.ni.ac.rs/projects/seegrid/see_grid.htm KVM - Keyboard, Video, Mouse Sieć komputerowa: Gigabit Ethernet Rok akademicki 2014/2015, Wykład nr 4 19/70 Rok akademicki 2014/2015, Wykład nr 4 20/70 DM-MIMDMIMD - Klastry DM-MIMDMIMD - Klastry Klastry Beowulf budowane były ze zwykłych komputerów PC Klastry Beowulf budowane były ze zwykłych komputerów PC Odin II Beowulf Cluster Layout, University of Chicago, USA NASA 128-processor Beowulf cluster: A cluster built from 64 ordinary PC's

Rok akademicki 2014/2015, Wykład nr 4 21/70 Rok akademicki 2014/2015, Wykład nr 4 22/70 DM-MIMDMIMD - Klastry Architektura von Neumanna Early Aspen Systems Beowulf Cluster With RAID Rodzaj architektury komputera, opisanej w 1945 roku przez matematyka Johna von Neumanna Inne spotykane nazwy: architektura z Princeton, store-program computer (koncepcja przechowywanego programu) Zakłada podział komputera na kilka części: jednostka sterująca (CU - Control Unit) jednostka arytmetyczno-logiczna (ALU - Arithmetic Logic Unit) pamięć główna (memory) urządzenia wejścia-wyjścia (input/output) Rok akademicki 2014/2015, Wykład nr 4 23/70 Rok akademicki 2014/2015, Wykład nr 4 24/70 Architektura von Neumanna - podstawowe cechy Architektura harwardzka Informacje przechowywane są w komórkach pamięci (cell) o jednakowym rozmiarze, każda komórka ma numer - adres Architektura komputera, w której pamięć danych jest oddzielona od pamięci instrukcji Dane oraz instrukcje programu (rozkazy) zakodowane są za pomocą liczb i przechowywane w tej samej pamięci Praca komputera to sekwencyjne odczytywanie instrukcji z pamięci komputera i ich wykonywanie w procesorze Wykonanie rozkazu: pobranie z pamięci słowa będącego kodem instrukcji pobranie z pamięci danych wykonanie instrukcji zapisanie wyników do pamięci Dane i instrukcje czytane są przy wykorzystaniu tej samej magistrali Nazwa architektury pochodzi komputera Harward Mark I: zaprojektowany przez Howarda Aikena pamięć instrukcji - taśma dziurkowana, pamięć danych - elektromechaniczne liczniki

Rok akademicki 2014/2015, Wykład nr 4 25/70 Rok akademicki 2014/2015, Wykład nr 4 26/70 Architektura harwardzka Architektura harwardzka i von Neumanna Pamięci danych i instrukcji mogą różnić się: technologią wykonania strukturą adresowania długością słowa W architekturze harwardzkiej pamięć instrukcji i pamięć danych: zajmują różne przestrzenie adresowe mają oddzielne szyny (magistrale) do procesora zaimplementowane są w inny sposób Przykład: ATmega16-16 kb Flash, 1 kb SRAM, 512 B EEPROM Procesor Procesor może w tym samym czasie czytać instrukcje oraz uzyskiwać dostęp do danych Magistrala instrukcji Pamięć programu (instrukcje programu) Magistrala danych Pamięć danych (dane programu) Architektura von Neumanna Architektura harwardzka Rok akademicki 2014/2015, Wykład nr 4 27/70 Rok akademicki 2014/2015, Wykład nr 4 28/70 Zmodyfikowana architektura harwardzka Zestaw komputerowy Łączy w sobie cechy architektury harwardzkiej i von Neumanna Monitor Oddzielone pamięci danych i rozkazów, lecz wykorzystujące wspólną magistralę (linie danych i adresów) Jednostka centralna Pendrive Mikrofon, słuchawki W procesorach stosowanych w komputerach PC występują elementy obu architektur: pamięć operacyjna (RAM) komputera jest to typowa architektura von Neumanna pamięć podręczna (cache) podzielona jest na pamięć instrukcji i pamięć danych Dysk zewnętrzny Klawiatura Myszka Kamera internetowa Drukarka Skaner UPS Głośniki

Rok akademicki 2014/2015, Wykład nr 4 29/70 Rok akademicki 2014/2015, Wykład nr 4 30/70 Jednostka centralna Płyta główna (motherboard) - przykłady Zasilacz Procesor Pamięć RAM Płyta główna Karta graficzna Napęd DVD Stacja dyskietek Dysk twardy Model Gigabyte GA-7N400-L Gigabyte GA-X58A-UD5 Gigabyte G1-Assassin 2 Rok 2003 2009 2011 Gniazdo Socket A Socket 1366 Socket 2011 Procesor AMD Athlon, Athlon XP Intel Core i7 Intel Core i7 Northbridge nvidia nforce 2 Ultra 400 Intel X58 Express Chipset Southbridge nvidia nforce 2 MCP Intel ICH10R Pamięć 4 x 184-pin DDR DIMM sockets, max. 3 GB 6 x 1.5V DDR3 DIMM sockets, max. 24 GB Intel X79 4 x 1.5V DDR3 DIMM sockets, max. 32 GB Format ATX ATX ATX Inne AGP, 5 PCI, 2 IDE, FDD, LPT, 2 COM, 6 USB, IrDA, RJ45, 2 PS/2 4 PCIe x16, 2 PCIe x1, PCI, 8 SATA II 3 Gb/s, 2 SATA II 6 Gb/s, 2 esata, IDE, FDD, 2 RJ45, 10 USB 2.0, 2 USB 3.0, 2 PS/2 3 PCIe x16, 2 PCIe x1, PCI, 4 SATA II 3 Gb/s, 4 SATA III 6 Gb/s, 2 esata, RJ45, 9 USB 2.0, 3 USB 3.0, PS/2 Rok akademicki 2014/2015, Wykład nr 4 31/70 Rok akademicki 2014/2015, Wykład nr 4 32/70 Gigabyte GA-7N400 7N400-L BIOS SIO Audio LAN Gigabyte GA-7N400-L PCI AGP Socket A NorthBridge CMOS battery SouthBridge DIMM socket źródło: http://www.3cvillage.com IDE FDD Power źródło: GA-7N400 Pro2 / GA-7N400 / GA-7N400-L AMD Socket A Processor Motherboard User s Manual

Rok akademicki 2014/2015, Wykład nr 4 33/70 Rok akademicki 2014/2015, Wykład nr 4 34/70 Gigabyte GA-7N400 7N400-L Gigabyte GA-X58A-UD5 SIO BIOS LAN PCIe x1 NorthBridge Intel X58(IOH) 8-Pin Power PCI FDD LGA1366 PCIe x16 SouthBridge Intel ICH10R DDR3 socket IDE źródło: GA-7N400 Pro2 / GA-7N400 / GA-7N400-L AMD Socket A Processor Motherboard User s Manual CMOS battery SATA 3 Gb/s 24-Pin Power Rok akademicki 2014/2015, Wykład nr 4 35/70 Rok akademicki 2014/2015, Wykład nr 4 36/70 Gigabyte GA-X58A X58A-UD5 Gigabyte G1-Assassin 2 Audio PCIe x16 PCIe x1 LAN PCI CMOS battery DDR3 socket LGA2011 źródło: GA-X58A-UD5 LGA1366 socket motherboard for Intel Core i7 processor family User's Manual I/O Controller Intel X79 8-Pin Power DDR3 socket SATA 24-Pin Power

Rok akademicki 2014/2015, Wykład nr 4 37/70 Rok akademicki 2014/2015, Wykład nr 4 38/70 Gigabyte G1-Assassin 2 Gigabyte GA-7N400-L i GA-X58A-UD5 PS/2 Mouse PS/2 Keyboard 2 x USB LPT LAN Gigabyte GA-7N400-L Clear CMOS COM IEEE 1394a LAN 2 x USB Audio źródło: Gigabyte G1.Assassin 2, User's Manual, Rev. 1001 PS/2 Mouse PS/2 Keyboard Gigabyte GA-X58A-UD5 SPDIF esata 6 x USB Audio Rok akademicki 2014/2015, Wykład nr 4 39/70 Rok akademicki 2014/2015, Wykład nr 4 40/70 Płyty główne - standardy Płyty główne - standardy Standard AT Baby-AT ATX Rok 1984 (IBM) 1985 (IBM) 1996 (Intel) Micro-ATX 1996 Mini-ITX Nano-ITX źródło: http://en.wikipedia.org 2001 (VIA) 2003 (VIA) Wymiary 12 11 13 in 305 279 330 mm 8.5 10 13 in 216 254 330 mm 12 9.6 in 305 244 mm 9.6 9.6 in 244 244 mm 6.7 6.7 in 170 170 mm max. 4.7 4.7 in 120 120 mm Pico-ITX 2007 (VIA) 100 72 mm max.

Rok akademicki 2014/2015, Wykład nr 4 41/70 Rok akademicki 2014/2015, Wykład nr 4 42/70 Procesory Intel - LGA 1156 (Socket H, H1) LGA (Land Grid Array) - na procesorze złocone, miedziane, płaskie styki, dociskane do pinów w gnieździe płyty głównej 2009 rok, liczba pinów: 1156 procesory: (Lynnfield i Clarkdale): Core i3, Core i5, Core i7, Xeon chipsety: Intel H55, H57, P55, Q57, P57 2-kanałowy kontroler pamięci Procesory Intel - LGA 1155 (Socket H2) początek 2011 roku, liczba pinów: 1155 procesory: Sandy Bridge (32 nm): Celeron, Pentium, Core i3, Core i5, Core i7, Xeon Ivy Bridge (22 nm): Core i3, Core i5, Core i7 chipsety: Sandy Bridge: B65, H61, Q67, H67, P67, Z68 Ivy Bridge: B75, Q75, Q77, H77, Z75, Z77 brak wstecznej kompatybilności z LGA 1156 LGA 1156 Intel Core i3-530 LGA 1155 Rok akademicki 2014/2015, Wykład nr 4 43/70 Rok akademicki 2014/2015, Wykład nr 4 44/70 Procesory Intel - LGA 1150 (Socket H3) czerwiec 2013 roku, liczba pinów: 1150 procesory: Haswell (22 nm): Celeron, Pentium, Core i3 / i5 / i7 Broadwell (14 nm): Core M, (Celeron, Pentium, Core i3 / i5 / i7) chipsety: Haswell: H81, B85, Q85, Q87, H87, Z87 Broadwell: Z97, H97 brak wstecznej kompatybilności z LGA 1155 i LGA 1156 Procesory Intel - LGA 2011 (Socket R) listopad 2011 roku, liczba pinów: 2011 procesory: Sandy Bridge-E/EP (22 nm): Core i7, Xeon Ivy Bridge-E/EP (14 nm): Core i7, Xeon Haswell-E (22 nm): Core i7 chipsety: Intel X79, X99 4-kanałowy kontroler pamięci PCI Express 3.0 inne wersje: LGA 2011-1 (luty 2014) LGA 2011-v3 (sierpień 2014) LGA 1150 LGA 2011

Rok akademicki 2014/2015, Wykład nr 4 45/70 Rok akademicki 2014/2015, Wykład nr 4 46/70 Procesory AMD - Socket AM2/AM2+ (M2) PGA-ZIF - nóżki znajdują się na procesorze 2006 rok (AM2), 2007 rok (AM2+), liczba kontaktów: 940 napięcie zasilania: 0,8-1,55 V FSB: 800, 1000 MHz procesory: Athlon 64, Athlon 64 X2, Sempron, Opteron, Phenom Procesory AMD - Socket AM3 2009 rok, liczba kontaktów: 941 obsługa pamięci RAM DDR3 procesory: Phenom II, Athlon II, Sempron, Opteron Socket AM3 AMD Phenom II Socket AM2 AMD Athlon 64 X2 Rok akademicki 2014/2015, Wykład nr 4 47/70 Rok akademicki 2014/2015, Wykład nr 4 48/70 Procesory AMD - Socket AM3+ 2011 rok, liczba kontaktów: 942 mikroarchitektura Bulldozer większa średnica otworów na nóżki procesora Procesory AMD - Socket FM1 czerwiec 2011, liczba kontaktów: 905 przeznaczenie: APU (Accelerated Processing Unit) pierwszej generacji APU - połączenie tradycyjnego procesora x86 z proc. graficznym AMD Fusion (Llano) Socket AM3+ AMD Fusion Socket FM1

Rok akademicki 2014/2015, Wykład nr 4 49/70 Rok akademicki 2014/2015, Wykład nr 4 50/70 Procesory AMD - Socket FM2/FM2+ FM2: wrzesień 2012, liczba kontaktów: 904, AMD Trinity FM2+: 2013, liczba kontaktów: 906, AMD Kaveri przeznaczenie: APU (Accelerated Processing Unit) drugiej generacji DIP Dual In-line Package zastosowanie: XT, AT rok: 1981 SIPP Single In-line Pin Package liczba pinów: 30 zastosowanie: AT, 286, 386 rok: 1983 Rok akademicki 2014/2015, Wykład nr 4 51/70 Rok akademicki 2014/2015, Wykład nr 4 52/70 SIMM (30-pins) Single Inline Memory Module liczba styków: 30 (te same styki po obu stronach modułu) pojemność: 256 KB, 1 MB, 4 MB, 16 MB zastosowanie: 286, 386, 486 rok: 1994 SIMM (72-pins) Single Inline Memory Module liczba styków: 72 (te same styki po obu stronach modułu) pojemność [MB]: 1, 2, 4, 8, 16, 32, 64, 128 zastosowanie: 486, Pentium, AMD K5, AMD K6 rok: 1996

Rok akademicki 2014/2015, Wykład nr 4 53/70 Rok akademicki 2014/2015, Wykład nr 4 54/70 DIMM Dual In-Line Memory Module styki po przeciwnych stronach modułu mają inne znaczenie najczęściej stosowane moduły DIMM: 72-pinowe, stosowane w SO-DIMM (32-bitowe) 144-pinowe, stosowane w SO-DIMM (64-bitowe) 168-pinowe, stosowane w SDR SDRAM 184-pinowe, stosowane w DDR SDRAM 240-pinowe, stosowane w DDR2 SDRAM 240-pinowe, stosowane w DDR3 SDRAM SDR SDRAM Single Data Rate Synchronous Dynamic Random Access Memory liczba styków: 168 pojemność [MB]: 16, 32, 64, 128, 256, 512 zasilanie: 3,3 V zastosowanie: Pentium, Pentium II, Pentium III, Pentium IV Celeron, AMD K6 Oznaczenie Częstotliwość Przepustowość Czas dostępu Rok PC66 66 MHz 533 MB/s 12-15 ns 1997 PC100 100 MHz 800 MB/s 8-10 ns 1998 PC133 133 MHz 1067 MB/s 7,5 ns 1999 Rok akademicki 2014/2015, Wykład nr 4 55/70 Rok akademicki 2014/2015, Wykład nr 4 56/70 SDR SDRAM DDR SDRAM Double Data Rate Synchronous Dynamic Random Access Memory liczba pinów: 184 zasilanie: 2,5 V zastosowanie: Pentium IV, Athlon, Duron, Sempron rok: 1999 DDR przesyła 2 bity w ciągu jednego taktu zegara Oznaczenie Oznaczenie Częstotliwość Przepustowość DDR-200 PC-1600 100 Hz 1,6 GB/s DDR-266 PC-2100 133 Hz 2,1 GB/s DDR-333 PC-2700 166 Hz 2,7 GB/s DDR-400 PC-3200 200 Hz 3,2 GB/s Uwaga: częstotliwość - częstotliwość szyny, przepustowość - przepustowość szczytowa

Rok akademicki 2014/2015, Wykład nr 4 57/70 Rok akademicki 2014/2015, Wykład nr 4 58/70 DDR SDRAM DDR2 SDRAM Double Data Rate 2 Synchronous Dynamic Random Access Memory liczba pinów: 240 zasilanie: 1,8 V zastosowanie: Pentium IV/D, Intel Core 2, Athlon 64 AM2 rok: 2003 DDR2 przesyła 4 bity w ciągu jednego taktu zegara Oznaczenie Oznaczenie Częstotliwość Przepustowość DDR2-400 PC2-3200 200 MHz 3200 MB/s DDR2-533 PC2-4200 266 MHz 4266 MB/s DDR2-667 PC2-5300 333 MHz 5333 MB/s DDR2-800 PC2-6400 400 MHz 6400 MB/s DDR2-1066 PC2-8500 533 MHz 8533 MB/s Rok akademicki 2014/2015, Wykład nr 4 59/70 Rok akademicki 2014/2015, Wykład nr 4 60/70 DDR2 SDRAM DDR3 SDRAM Double Data Rate 3 Synchronous Dynamic Random Access Memory liczba pinów: 240 zasilanie: 1,5 V zastosowanie: Intel Core i7, Intel Core i5, Intel Core i3, AMD Phenom II, AMD Athlon II rok: 2007 (Intel), 2009 (AMD)

Rok akademicki 2014/2015, Wykład nr 4 61/70 Rok akademicki 2014/2015, Wykład nr 4 62/70 DDR3 SDRAM DDR3 SDRAM Oznaczenie Oznaczenie Częstotliwość Przepustowość DDR3-800 PC3-6400 400 MHz 6400 MB/s DDR3-1066 PC3-8500 533 MHz 8533 MB/s DDR3-1333 PC3-10600 666 MHz 10666 MB/s DDR3-1600 PC3-12800 800 MHz 12800 MB/s DDR3-1866 PC3-15000 933 MHz 14933 MB/s DDR3-2000 PC3-16000 1000 MHz 16000 MB/s DDR3-2133 PC3-17000 1066 MHz 17066 MB/s DDR3-2400 PC3-19200 1200 MHz 19200 MB/s DDR3-2600 PC3-20800 1300 MHz 20800 MB/s Rok akademicki 2014/2015, Wykład nr 4 63/70 Rok akademicki 2014/2015, Wykład nr 4 64/70 DDR - porównanie DDR DDR4 SDRAM Double Data Rate 4 Synchronous Dynamic Random Access Memory liczba pinów: 288 zasilanie: 1,2 V rok: połowa 2014 zastosowanie: Intel Haswell E, Intel Broadwell (chipset X99) źródło: http://en.wikipedia.org

Rok akademicki 2014/2015, Wykład nr 4 65/70 Rok akademicki 2014/2015, Wykład nr 4 66/70 SO-DIMM - porównanie SO-DIMM Small Outline Dual In-line Memory Module stosowane głównie w laptopach, drukarkach, ruterach najczęściej stosowane moduły: 72-pinowe (32-bitowe) 100-pinowe 144-pinowe (64-bitowe) 200-pinowe pamięci DDR SDRAM i DDR-II SDRAM 204-pinowe DDR3 260-pinowe DDR4 Rok akademicki 2014/2015, Wykład nr 4 67/70 Rok akademicki 2014/2015, Wykład nr 4 68/70 Obudowa komputera - podział (wymiary, kształt) Obudowa komputera - architektura AT Desktop Zasilacz AT P9/P8 connectors źródło: Mini-ITX Mini tower Midi tower Big tower 4-pin Molex connector http://www.playtool.com/pages/ psuconnectors/connectors.html

Rok akademicki 2014/2015, Wykład nr 4 69/70 Rok akademicki 2014/2015, Wykład nr 4 70/70 Obudowa komputera - architektura AT Koniec wykładu nr 4 Zasilacz AT 4-pin Berg connectors Dziękuję za uwagę! 6-pin Auxiliary Power Connector źródło: http://www.playtool.com/pages/ psuconnectors/connectors.html