CHARAKTERYSTYKI BRAMEK CYFROWYCH TTL



Podobne dokumenty
PRZERZUTNIKI BI- I MONO-STABILNE

PRZERZUTNIKI CYFROWE BISTABILNE I MONOSTABILNE

P.Rz. K.P.E. Laboratorium Elektroniki 2FD 2003/11/06 LICZNIKI CYFROWE

UKŁADY Z PĘTLĄ SPRZĘŻENIA FAZOWEGO (wkładki DA171A i DA171B) 1. OPIS TECHNICZNY UKŁADÓW BADANYCH

Rys.1. Układy przełączników tranzystorowych

Modulatory PWM CELE ĆWICZEŃ PODSTAWY TEORETYCZNE

Wydział Elektrotechniki, Automatyki, Informatyki i Elektroniki Katedra Elektroniki

LABORATORIUM TECHNIKA CYFROWA BRAMKI. Rev.1.0

płytka montażowa z tranzystorami i rezystorami, pokazana na rysunku 1. płytka montażowa do badania przerzutnika astabilnego U CC T 2 masa

LABORATORIUM. Technika Cyfrowa. Badanie Bramek Logicznych

TECHNIKA CYFROWA ELEKTRONIKA ANALOGOWA I CYFROWA. Układy czasowe

TRANZYSTOROWY UKŁAD RÓŻNICOWY (DN 031A)

BADANIE PRZERZUTNIKÓW ASTABILNEGO, MONOSTABILNEGO I BISTABILNEGO

Ćwiczenie - 9. Wzmacniacz operacyjny - zastosowanie nieliniowe

U 2 B 1 C 1 =10nF. C 2 =10nF

Wzmacniacz operacyjny

1 Badanie aplikacji timera 555

Zapoznanie się z podstawowymi strukturami liczników asynchronicznych szeregowych modulo N, zliczających w przód i w tył oraz zasadą ich działania.

Państwowa Wyższa Szkoła Zawodowa

Państwowa Wyższa Szkoła Zawodowa

Instrukcja do ćwiczenia laboratoryjnego nr 4

BADANIE UKŁADÓW CYFROWYCH. CEL: Celem ćwiczenia jest poznanie właściwości statycznych układów cyfrowych serii TTL. PRZEBIEG ĆWICZENIA

WZMACNIACZE RÓŻNICOWE

Państwowa Wyższa Szkoła Zawodowa

ELEMENTY ELEKTRONICZNE. Układy polaryzacji i stabilizacji punktu pracy tranzystora

TRANZYSTOROWY UKŁAD RÓŻNICOWY

Badanie przerzutników astabilnych i monostabilnych

Katedra Przyrządów Półprzewodnikowych i Optoelektronicznych Laboratorium Przyrządów Półprzewodnikowych. Ćwiczenie 4

LABORATORIUM TECHNIKI IMPULSOWEJ I CYFROWEJ (studia zaoczne) Układy uzależnień czasowych 74121, 74123

Podstawy Elektroniki dla Teleinformatyki. Generator relaksacyjny

PRZEŁĄCZANIE DIOD I TRANZYSTORÓW

Wzmacniacze napięciowe z tranzystorami komplementarnymi CMOS

WZMACNIACZ NAPIĘCIOWY RC

Podstawowe układy cyfrowe

Generatory przebiegów niesinusoidalnych

Politechnika Białostocka

WZMACNIACZ OPERACYJNY W UKŁADACH LINIOWYCH

Bramki TTL i CMOS 7400, 74S00, 74HC00, 74HCT00, 7403, 74132

WZMACNIACZE OPERACYJNE Instrukcja do zajęć laboratoryjnych

Instrukcja do ćwiczenia laboratoryjnego nr 10

Ćwiczenie 22. Temat: Przerzutnik monostabilny. Cel ćwiczenia

Ćwiczenie 10. Badanie przerzutników 1.Cel ćwiczenia Celem ćwiczenia jest praktyczne poznanie własności układów przerzutniowych i sposobów ich badania.

Podstawy Elektroniki dla Informatyki. Generator relaksacyjny

WZMACNIACZ OPERACYJNY

POMIARY OSCYLOSKOPOWE. Instrukcja wykonawcza

Ćwiczenie nr 11. Projektowanie sekcji bikwadratowej filtrów aktywnych

Filtry aktywne filtr środkowoprzepustowy

Badanie właściwości multipleksera analogowego

ELEMENTY ELEKTRONICZNE TS1C

KATEDRA ELEKTRONIKI AGH WYDZIAŁ EAIIE. Dydaktyczny model 4-bitowego przetwornika C/A z siecią rezystorów o wartościach wagowych

Instrukcja do ćwiczenia laboratoryjnego nr 6b

Podstawy Elektroniki dla Informatyki. Tranzystory unipolarne MOS

LABORATORIUM ELEKTRONIKA I ENERGOELEKTRONIKA BADANIE GENERATORÓW PRZEBIEGÓW PROSTOKĄTNYCH I GENERATORÓW VCO

Politechnika Białostocka

Ćwiczenie 21. Badanie właściwości dynamicznych obiektów II rzędu. Zakres wymaganych wiadomości do kolokwium wstępnego: Program ćwiczenia:

Politechnika Białostocka

Badanie działania bramki NAND wykonanej w technologii TTL oraz układów zbudowanych w oparciu o tę bramkę.

Instrukcja do ćwiczenia laboratoryjnego nr 9

Statyczne badanie wzmacniacza operacyjnego - ćwiczenie 7

Instrukcja do ćwiczenia laboratoryjnego nr 7

Statyczne i dynamiczne badanie przerzutników - ćwiczenie 2

Ćwiczenie 23. Temat: Własności podstawowych bramek logicznych. Cel ćwiczenia

UKŁADY PRZEKSZTAŁCAJĄCE

1. Nadajnik światłowodowy

Przerzutnik ma pewną liczbę wejść i z reguły dwa wyjścia.

Statyczne badanie przerzutników - ćwiczenie 3

Podstawy Elektroniki dla Tele-Informatyki. Tranzystory unipolarne MOS

Oscyloskop. Dzielnik napięcia. Linia długa

Ćwiczenie nr 65. Badanie wzmacniacza mocy

TRANZYSTORY BIPOLARNE

ELEKTRONIKA WYPOSAŻENIE LABORATORIUM DYDAKTYCZNEGO POMOC DYDAKTYCZNA DLA STUDENTÓW WYDZIAŁU ELEKTRYCZNEGO SERIA: PODSTAWY ELEKTRONIKI

Ćw. 5 Wzmacniacze operacyjne

Państwowa Wyższa Szkoła Zawodowa

TEORIA OBWODÓW I SYGNAŁÓW LABORATORIUM

PRZED PRZYSTĄPIENIEM DO ZAJĘĆ PROSZĘ O BARDZO DOKŁADNE

Układy sekwencyjne. Podstawowe informacje o układach cyfrowych i przerzutnikach (rodzaje, sposoby wyzwalania).

Politechnika Białostocka

METROLOGIA. Dr inż. Eligiusz PAWŁOWSKI Politechnika Lubelska Wydział Elektrotechniki i Informatyki

Instrukcja do ćwiczenia laboratoryjnego

Ćw. 8 Bramki logiczne

Zapoznanie się z podstawowymi strukturami funktorów logicznych realizowanymi w technice RTL (Resistor Transistor Logic) oraz zasadą ich działania.

ZASTOSOWANIA WZMACNIACZY OPERACYJNYCH

Data oddania sprawozdania

Ćw. 7 Przetworniki A/C i C/A

Instrukcja do ćwiczenia laboratoryjnego nr 11

PRZED PRZYSTĄPIENIEM DO ZAJĘĆ PROSZĘ O BARDZO DOKŁADNE

Politechnika Białostocka

GENERATORY SINUSOIDALNE RC, LC i KWARCOWE

Układy sekwencyjne. 1. Czas trwania: 6h

Wzmacniacze operacyjne

UKŁADY RC oraz TIMER 555

1.2 Funktory z otwartym kolektorem (O.C)

Komputerowa symulacja generatorów cyfrowych

Podstawy Elektroniki dla Informatyki. Wzmacniacze operacyjne

Systemy cyfrowe z podstawami elektroniki i miernictwa Wyższa Szkoła Zarządzania i Bankowości w Krakowie Informatyka II rok studia

3. Funktory CMOS cz.1

Ćw. 3: Wzmacniacze operacyjne

Temat: Scalone przerzutniki monostabilne

Ćwiczenie 21 Temat: Komparatory ze wzmacniaczem operacyjnym. Przerzutnik Schmitta i komparator okienkowy Cel ćwiczenia

Transkrypt:

CHARAKTERYSTYKI BRAMEK CYFROWYCH TTL. CEL ĆWICZENIA Celem ćwiczenia jest poznanie zasad działania, budowy i właściwości podstawowych funktorów logicznych wykonywanych w jednej z najbardziej rozpowszechnionych technik realizacji układów cyfrowych. WSTĘP Tematem ćwiczenia są podstawowe właściwości elementarnych bramek logicznych TTL. Układ badany umożliwia określenie tablic stanów logicznych dwuwejściowych bramek NAND i, obserwacje statycznych charakterystyk przejściowych u wy (u we ) podstawowej bramki TTL, bramki z otwartym kolektorem oraz bramki z histerezą (tzw. układem Schmitta). Pozwala on także na analizę przebiegów czasowych na wyjściu bramek NAND i sterowanych impulsowo. 3. OPIS TECHNICZNY BADANEGO UKŁADU (WKŁADKA DN0A) Wkładka DN0A zawiera kilka niezależnych układów, badanych w poszczególnych etapach. Układ przedstawiony na Rys.a) służy do określania tablicy stanów bramek NAND i. Wskaźnikiem stanu wysokiego są diody świecące o barwie czerwonej, umieszczone na płytce drukowanej w pobliżu odpowiedniego układu scalonego. a) Wejścia TTL B R 50 D4 CQYP 40 b) Wejścia impulsowe B3 WY NAND B4 B R 50 D5 CQYP 40 B5 B6 c) 3 WY 03 B7 B8 R C k +5V WE XY D6 B9 B0 WY XY 00 AAY37 B B Rys.. Schemat wkładki DN0A (część pierwsza) Obserwacje przebiegów czasowych na wyjściach bramek NAND i, sterowanych przebiegami impulsowymi, przeprowadza się w układzie pokazanym na Rys.b) Bramki B 4 i B 6 stanowią obciążenie bramek badanych B 3 i B 5. Na Rys.c) przedstawiono schemat układu, w którym dokonuje się obserwacji charakterystyk przejściowych trzech rodzajów bramek TTL: standardowej 7400, z otwartym kolektorem 7403 lub z pętlą histerezy 743, wybieranych przełącznikiem klawiszowym Wygląd płyty czołowej i rozmieszczenie elementów na wkładce DN0A przedstawiają odpowiednio Rys. i Rys.3)

DN 0A Rys.. Płyta czołowa wkładki DN0A, transfer charakteristics 3 03 00 input X Y output pulse NAND inputs outputs TTL inputs ECL inputs OR B, B B B, B B NAND 5, 6 3, 4 743 7403 7400 B, 7 B8 B, 9 B0 B, B D5 D4 b US UL a c d Bramka ECL e ECL outputs Rys.3. Rozmieszczenie elementów na wkładce. nor ipe 4. WYKAZ WKŁADEK POMOCNICZYCH: Do wykonania ćwiczenia potrzebne są następujące przyrządy pomocnicze: - generator stanów logicznych dwuwyjściowy SN, - wkładka charakterograficzna dwukanałowa SN7, - podwójny generator impulsów TTL SN3, 5. OPIS TECHNICZNY WKŁADEK POMOCNICZYCH 5. Generator stanów logicznych TTL SN (SN) Generator stanów logicznych TTL SN służy do niezależnego sterowania dwu wejść dowolnego układu logicznego TTL (generator SN - czterech) statycznym, ręcznie przełączanym sygnałem logicznym. Przełączanie wartości tego sygnału dokonuje się przełącznikiem suwakowym, znajdującym się na płycie czołowej, osobno dla każdego wyjścia Napięcie stanu wysokiego typ. 3.30 V Napięcie stanu niskiego typ. 0. V Obciążalność wyjścia 9 Maks. pobór prądu z zasilacza 0 (SN 0) ma Rys.4. Schemat ideowy dwuwyjciowego generatora stanów logicznych TTL SN Rys.5. Płyty czołowe generatorów stanów logicznych TTL SN i SN

Generator stanów logicznych TTL SN składa się z dwóch (SN - czterech) przerzutników bistabilnych RS (złożonych z dwu bramek NAND każdy) przełączanych przełącznikami suwakowymi (Rys.4 i Rys.5). Przerzutniki te eliminują ewentualne drgania zestyków i chwilowe niepewności działania przełączników oraz standaryzują parametry sygnału wyjściowego. 5. Dwukanałowa wkładka charakterograficzna SN7 Dwukanałowa wkładka charakterograficzna SN7 (Rys.6) umożliwia jednoczesną obserwację na ekranie oscyloskopu dwóch napięciowych charakterystyk przejściowych układu badanego, bez konieczności stosowania dodatkowego przełącznika elektronicznego. Działanie tej wkładki polega na wykorzystaniu do rysowania drugiej charakterystyki powrotnego biegu strumienia elektronowego. Rozwiązanie to ma również zalety przy pracy jednokanałowej: strumień powrotny rysuje w tym przypadku oś napięć wejściowych, a więc zerowy poziom odniesienia. Dla wygody posługiwania się tą wkładką napięcie wyjściowe ma kształt trapezowy, z dodatkowym płaskim odcinkiem na poziomie zera. Na obserwowanej charakterystyce widoczne są zatem trzy rozjaśnione punkty odpowiadające minimalnemu, zerowemu i maksymalnemu poziomowi napięcia wyjściowego. Na płycie czołowej wkładki znajdują się dwa pokrętła regulacji poziomów minimalnego i maksymalnego oraz gniazda odchylania oscyloskopu X i Y, gniazdo sterowania układu badanego (output) i dwa gniazda wejściowe (input A, input B), do których dołącza się wyjścia układu badanego. Rys.6. Płyta czołowa wkładki Amplituda napięcia wyjściowego regulowana w zakresie: charakterograficznej XY połówka dodatnia 0 6.5 V dwukanałowej SN7 połówka ujemna 0-6.5 V 5.3 Podwójny generator impulsów TTL SN3 Podwójny generator impulsów TTL SN3 służy do wytwarzania dwóch niezależnych przebiegów impulsowych o częstotliwości powtarzania rzędu kilkudziesięciu khz i o regulowanym w określonych granicach przesunięciu czasowym między tymi przebiegami. Generator ten przeznaczony jest do sterowania dwuwejściowych lub wielowejściowych układów impulsowych i cyfrowych - np. bramek logicznych, przerzutników itp. - dwoma impulsami prostokątnymi o różnych czasach trwania i różnym względem siebie położeniu czasowym, w celu określenia funkcji układu badanego lub jego reakcji na takie sekwencje impulsów. Na płycie czołowej (Rys.7) znajdują się gniazda wyjściowe obu przebiegów (dla obu polaryzacji impulsów), gniazdo impulsów wyzwalających podstawę czasu oscyloskopu oraz pokrętło regulacji opóźnienia delay. Układ generatora składa się z przerzutnika astabilnego (bramki B, B, B 3 ), determinującego częstotliwość przebiegów wyjściowych, oraz dwóch podwójnych-scalonych przerzutników monostabilnych (US, US 3 ), które realizują określone opóźnienia i generują impulsy wyjściowe (Rys.8). Impulsy na wyjściu pierwszym generowane są w drugim przerzutniku monostabilnym układu scalonego US, z opóźnieniem wnoszonym przez pierwszy przerzutnik tego układu (por. rysunek Rys.7. Płyta czołowa podwójnego generatora impulsów SN3

przebiegów na Rys.8). Impulsy na wyjściu drugim generowane są natomiast w drugim przerzutniku monostabilnym układu scalonego US 3, również z opóźnieniem wnoszonym przez przerzutnik pierwszy tego układu, przy czym opóźnienie to jest regulowane za pomocą potencjometru R 0. Rys.8, Schemat ideowy podwójnego generatora impulsów SN3 Impulsy wyzwalające kształtowane są w układzie różniczkującym C, R 3 współpracującym z bramką B 4 Impuls "pierwszy" (WY ) czas trwania 5 ms opóźnienie względem impulsów wyzwalających 3,5 ms Impuls "drugi" (WY ) czas trwania czas trwania ms opóźnienie względem impulsów wyzwalających regulowane w zakresie 0 ms opóźnienie względem impulsu "pierwszego" -.5 6.5 ms Pozostałe parametry impulsów zgodne z standard TTL Maksymalny pobór prądu z zasilacza +5 V 60 ma 6. OBSERWACJE I POMIARY 6.. Określanie stanów logicznych bramek Wykorzystując wkładkę DN 0A określić tablicę stanów logicznych bramek i NAND 6.. Obserwacja przebiegów czasowych na wyjściu bramek NAND i sterowanych impulsowo a) Wykorzystując oscyloskop dwukanałowy zbadać działanie generatora impulsów (wkładka SN3) b) Wykorzystując różne kombinacje sygnałów impulsowych wejściowych, jakie można uzyskać z podwójnego generatora impulsów TTL SN3, zrealizować dla bramki lub NAND kilka przebiegów czasowych.. Uzyskane przebiegi przerysować do protokołu łącznie z przebiegami wejściowymi. c) Ustalić jak są traktowane przez bramki NAND i wejścia nigdzie nie podłączone 6.3. Obserwacja charakterystyk przejściowych bramek TTL a) Obejrzeć na ekranie oscyloskopu i przerysować do protokołu charakterystyki przejściowe bramek logicznych TTL typu 7400, 7403 i 743.. Obserwacji charakterystyk należy dokonać za pomocą wkładki charakterograficznej SN7.

7. OPRACOWANIE WYNIKÓW. Wykazać związek uzyskanych w p 6..b przebiegów z tablicą stanów funkcji, lub NAND, np. przez opisanie stanów wejść i wyjścia bramki na narysowanych przebiegach w poszczególnych odcinkach czasu.. Wyjaśnić, uwzględniając budowę wewnętrzną bramek NAND i, jakie stany logiczne posiadają wejścia nigdzie nie podłączone 3. Na podstawie dokonanych rysunków oszacować amplitudy logiczne oraz marginesy szumowe dla stu niskiego i wysokiego bramek 4. Określić na podstawie pomiarów w p 6.3. charakterystyczne wartości napięć wejściowych i wyjściowych dla charakterystyki przejściowej bramki NAND. Porównać te wartości z obliczonymi teoretycznie 5. Określić szerokość pętli histerezy bramki z układem Schmitta. Wyjaśnić przyczynę jej powstawania 6. Podać przykłady i uzasadnić zastosowanie bramek z pętlą histerezy. 7. Podać przykłady i uzasadnić zastosowanie bramek z otwartym kolektorem