Komparator napięcia. Komparator a wzmacniacz operacyjny. Vwe1. Vwy. Vwe2

Podobne dokumenty
Układy akwizycji danych. Komparatory napięcia Przykłady układów

Liniowe układy scalone. Wykład 2 Wzmacniacze różnicowe i sumujące

BADANIE PRZERZUTNIKÓW ASTABILNEGO, MONOSTABILNEGO I BISTABILNEGO

Liniowe układy scalone w technice cyfrowej

Liniowe układy scalone. Komparatory napięcia i ich zastosowanie

Liniowe układy scalone

Wzmacniacze operacyjne

Analogowy układ mnożący

Podstawy Elektroniki dla Informatyki. Tranzystory unipolarne MOS

Wzmacniacze. Klasyfikacja wzmacniaczy Wtórniki Wzmacniacz różnicowy Wzmacniacz operacyjny

Temat: Wzmacniacze operacyjne wprowadzenie

Instrukcja nr 6. Wzmacniacz operacyjny i jego aplikacje. AGH Zespół Mikroelektroniki Układy Elektroniczne J. Ostrowski, P. Dorosz Lab 6.

Demonstracja: konwerter prąd napięcie

Różnicowe układy cyfrowe CMOS

Wzmacniacze operacyjne

Liniowe układy scalone w technice cyfrowej

Logiczne układy bistabilne przerzutniki.

Podstawy Elektroniki dla Tele-Informatyki. Tranzystory unipolarne MOS

płytka montażowa z tranzystorami i rezystorami, pokazana na rysunku 1. płytka montażowa do badania przerzutnika astabilnego U CC T 2 masa

Liniowe układy scalone. Budowa scalonego wzmacniacza operacyjnego

Ujemne sprzężenie zwrotne, WO przypomnienie

Źródła i zwierciadła prądowe

Wzmacniacze operacyjne

Wzmacniacze operacyjne

Wzmacniacze prądu stałego

Stopnie wzmacniające

Statyczne badanie wzmacniacza operacyjnego - ćwiczenie 7

LABORATORIUM PRZYRZĄDÓW PÓŁPRZEWODNIKOWYCH

P-1a. Dyskryminator progowy z histerezą

Wzmacniacze, wzmacniacze operacyjne

Analiza ustalonego punktu pracy dla układu zamkniętego

PRZETWORNIKI C / A PODSTAWOWE PARAMETRY

PL B1. INSTYTUT MECHANIKI GÓROTWORU POLSKIEJ AKADEMII NAUK, Kraków, PL BUP 21/08. PAWEŁ LIGĘZA, Kraków, PL

Realizacja regulatorów analogowych za pomocą wzmacniaczy operacyjnych. Instytut Automatyki PŁ

Wzmacniacz operacyjny

PODSTAWY ELEKTRONIKI I TECHNIKI CYFROWEJ

ĆWICZENIE 2 Wzmacniacz operacyjny z ujemnym sprzężeniem zwrotnym.

Przetworniki C/A. Ryszard J. Barczyński, 2016 Materiały dydaktyczne do użytku wewnętrznego

Podstawowe zastosowania wzmacniaczy operacyjnych wzmacniacz odwracający i nieodwracający

Politechnika Białostocka

PRACOWNIA ELEKTRONIKI

Ćwiczenie 2: pomiar charakterystyk i częstotliwości granicznych wzmacniacza napięcia REGIONALNE CENTRUM EDUKACJI ZAWODOWEJ W BIŁGORAJU

Zaprojektowanie i zbadanie dyskryminatora amplitudy impulsów i generatora impulsów prostokątnych (inaczej multiwibrator astabilny).

WZMACNIACZE OPERACYJNE Instrukcja do zajęć laboratoryjnych

Technologia BiCMOS Statystyka procesów produkcji

W celu obliczenia charakterystyki częstotliwościowej zastosujemy wzór 1. charakterystyka amplitudowa 0,

Ćwiczenie 21 Temat: Komparatory ze wzmacniaczem operacyjnym. Przerzutnik Schmitta i komparator okienkowy Cel ćwiczenia

Badanie przetworników A/C i C/A

Katedra Przyrządów Półprzewodnikowych i Optoelektronicznych Laboratorium Przyrządów Półprzewodnikowych. Ćwiczenie 4

Wzmacniacze operacyjne.

Wzmacniacz operacyjny

ZASADA DZIAŁANIA miernika V-640

Liniowe układy scalone. Elementy miernictwa cyfrowego

WSTĘP DO ELEKTRONIKI

Filtry aktywne filtr środkowoprzepustowy

PRZETWORNIKI A/C I C/A.

Struktury specjalizowane wykorzystywane w mikrokontrolerach

Przykładowe zadanie praktyczne

Elementy elektroniczne Wykłady 7: Tranzystory polowe

Politechnika Wrocławska Wydział Elektroniki, Katedra K-4. Klucze analogowe. Wrocław 2017

Podstawowe zastosowania wzmacniaczy operacyjnych wzmacniacz odwracający i nieodwracający

Tranzystory polowe. Podział. Tranzystor PNFET (JFET) Kanał N. Kanał P. Drain. Gate. Gate. Source. Tranzystor polowy (FET) Z izolowaną bramką (IGFET)

Generatory przebiegów niesinusoidalnych

Przetworniki cyfrowo analogowe oraz analogowo - cyfrowe

Ogólny schemat inwertera MOS

Zespół Szkół Łączności w Krakowie. Badanie parametrów wzmacniacza mocy. Nr w dzienniku. Imię i nazwisko

Tranzystorowe wzmacniacze OE OB OC. na tranzystorach bipolarnych

Wykład 2 Projektowanie cyfrowych układów elektronicznych

Tranzystory bipolarne elementarne układy pracy i polaryzacji

Układy cyfrowe w technologii CMOS

Zapoznanie się z podstawowymi strukturami funktorów logicznych realizowanymi w technice RTL (Resistor Transistor Logic) oraz zasadą ich działania.

Politechnika Białostocka

BADANIE WŁAŚCIWOŚCI UKŁADÓW PÓBKUJĄCO- PAMIĘTAJĄCYCH

ĆWICZENIE 14 BADANIE SCALONYCH WZMACNIACZY OPERACYJNYCH

A-3. Wzmacniacze operacyjne w układach liniowych

Filtry aktywne filtr górnoprzepustowy

Podstaw Elektroniki Cyfrowej Wykonał zespół w składzie (nazwiska i imiona): Dzień tygodnia:

Część 4. Zagadnienia szczególne. b. Sterowanie prądowe i tryb graniczny prądu dławika

Część 5. Mieszane analogowo-cyfrowe układy sterowania

Kompensator PID. 1 sω z 1 ω. G cm. aby nie zmienić częstotliwości odcięcia f L. =G c0. s =G cm. G c. f c. /10=500 Hz aby nie zmniejszyć zapasu fazy

LABORATORIUM z przedmiotu ALGORYTMY I PROJEKTOWANIE UKŁADÓW VLSI

EL_w06: Wzmacniacze operacyjne zastosowania (1)

Rys. 1. Wzmacniacz odwracający

Proste układy sekwencyjne

Wzmacniacz operacyjny zastosowania liniowe. Wrocław 2009

Generatory. Podział generatorów

Komparatory napięcia. Wprowadzenie. Wprowadzenie. Definicja. Najważniejsze parametry komparatorów napięcia:

Ćw. 7 Wyznaczanie parametrów rzeczywistych wzmacniaczy operacyjnych (płytka wzm. I)

POLITECHNIKA BIAŁOSTOCKA

A-6. Wzmacniacze operacyjne w układach nieliniowych (diody)

Wzmacniacz operacyjny

Badanie działania bramki NAND wykonanej w technologii TTL oraz układów zbudowanych w oparciu o tę bramkę.

Przetworniki A/C. Ryszard J. Barczyński, Materiały dydaktyczne do użytku wewnętrznego

Lekcja 19. Temat: Wzmacniacze pośrednich częstotliwości.

Wejścia analogowe w sterownikach, regulatorach, układach automatyki

ĆWICZENIE 15 BADANIE WZMACNIACZY MOCY MAŁEJ CZĘSTOTLIWOŚCI

Układy transmisji przewodowej. na przykładzie USB

Część 2. Sterowanie fazowe

Liniowe układy scalone. Filtry aktywne w oparciu o wzmacniacze operacyjne

Wydział Elektryczny. Temat i plan wykładu. Politechnika Białostocka. Wzmacniacze

Transkrypt:

PUAV Wykład 11

Komparator a wzmacniacz operacyjny Vwe1 Vwe2 + Vwy

Komparator a wzmacniacz operacyjny Vwe1 Vwe2 + Vwy Wzmacniacz operacyjny ( ) V wy = k u V we2 V we1

Komparator a wzmacniacz operacyjny Wzmacniacz operacyjny ( ) V wy = k u V we2 V we1 Vwe1 Vwe2 Liniowa zależność napięcia wyjściowego od napięcia różnicowego na wejściu + Vwy

Komparator a wzmacniacz operacyjny Vwe1 Vwe2 + Vwy Wzmacniacz operacyjny ( ) V wy = k u V we2 V we1 Liniowa zależność napięcia wyjściowego od napięcia różnicowego na wejściu Zwykle sygnały zmieniające się w czasie w sposób ciągły

Komparator a wzmacniacz operacyjny Vwe1 Vwe2 + Vwy Wzmacniacz operacyjny ( ) V wy = k u V we2 V we1 Liniowa zależność napięcia wyjściowego od napięcia różnicowego na wejściu Zwykle sygnały zmieniające się w czasie w sposób ciągły Praca w pętli ujemnego sprzężenia zwrotnego

Komparator a wzmacniacz operacyjny Vwe1 Vwe2 + Vwy Wzmacniacz operacyjny ( ) V wy = k u V we2 V we1 Komparator napięcia V wy = 0 dlav we2 V we1,v DD dlav we2 > V we1 Liniowa zależność napięcia wyjściowego od napięcia różnicowego na wejściu Zwykle sygnały zmieniające się w czasie w sposób ciągły Praca w pętli ujemnego sprzężenia zwrotnego

Komparator a wzmacniacz operacyjny Vwe1 Vwe2 + Vwy Wzmacniacz operacyjny ( ) V wy = k u V we2 V we1 Liniowa zależność napięcia wyjściowego od napięcia różnicowego na wejściu Zwykle sygnały zmieniające się w czasie w sposób ciągły Praca w pętli ujemnego sprzężenia zwrotnego Komparator napięcia V wy = 0 dlav we2 V we1,v DD dlav we2 > V we1 Napięcie na wyjściu może mieć tylko dwie wartości odpowiadające logicznym 0 i 1

Komparator a wzmacniacz operacyjny Vwe1 Vwe2 + Vwy Wzmacniacz operacyjny ( ) V wy = k u V we2 V we1 Liniowa zależność napięcia wyjściowego od napięcia różnicowego na wejściu Zwykle sygnały zmieniające się w czasie w sposób ciągły Praca w pętli ujemnego sprzężenia zwrotnego Komparator napięcia V wy = 0 dlav we2 V we1,v DD dlav we2 > V we1 Napięcie na wyjściu może mieć tylko dwie wartości odpowiadające logicznym 0 i 1 Często praca z sygnałami próbkowanymi

Komparator a wzmacniacz operacyjny Vwe1 Vwe2 + Vwy Wzmacniacz operacyjny ( ) V wy = k u V we2 V we1 Liniowa zależność napięcia wyjściowego od napięcia różnicowego na wejściu Zwykle sygnały zmieniające się w czasie w sposób ciągły Praca w pętli ujemnego sprzężenia zwrotnego Komparator napięcia V wy = 0 dlav we2 V we1,v DD dlav we2 > V we1 Napięcie na wyjściu może mieć tylko dwie wartości odpowiadające logicznym 0 i 1 Często praca z sygnałami próbkowanymi Bez sprzężenia zwrotnego (dla sygnału wejściowego)

Komparator a wzmacniacz operacyjny Vwe1 Vwe2 + Vwy Wzmacniacz operacyjny ( ) V wy = k u V we2 V we1 Liniowa zależność napięcia wyjściowego od napięcia różnicowego na wejściu Zwykle sygnały zmieniające się w czasie w sposób ciągły Praca w pętli ujemnego sprzężenia zwrotnego Komparator napięcia V wy = 0 dlav we2 V we1,v DD dlav we2 > V we1 Napięcie na wyjściu może mieć tylko dwie wartości odpowiadające logicznym 0 i 1 Często praca z sygnałami próbkowanymi Bez sprzężenia zwrotnego (dla sygnału wejściowego) Odpowiednio zaprojektowany wzmacniacz operacyjny może być wykorzystany jako komparator napięcia, ale nie odwrotnie

Typowe zastosowania

Typowe zastosowania Przetworniki analogowo-cyfrowe

Typowe zastosowania Przetworniki analogowo-cyfrowe Układy automatyki

Typowe zastosowania Przetworniki analogowo-cyfrowe Układy automatyki Regeneracja sygnałów cyfrowych

Typowe zastosowania Przetworniki analogowo-cyfrowe Układy automatyki Regeneracja sygnałów cyfrowych Najważniejsze wymagania

Typowe zastosowania Przetworniki analogowo-cyfrowe Układy automatyki Regeneracja sygnałów cyfrowych Najważniejsze wymagania Szybkość (czas, jaki upływa od zmiany stanu na wejściu do zmiany wartości logicznej na wyjściu)

Typowe zastosowania Przetworniki analogowo-cyfrowe Układy automatyki Regeneracja sygnałów cyfrowych Najważniejsze wymagania Szybkość (czas, jaki upływa od zmiany stanu na wejściu do zmiany wartości logicznej na wyjściu) Czułość (rzędu 1 mv lub lepsza w wielu zastosowaniach)

Typowe zastosowania Przetworniki analogowo-cyfrowe Układy automatyki Regeneracja sygnałów cyfrowych Najważniejsze wymagania Szybkość (czas, jaki upływa od zmiany stanu na wejściu do zmiany wartości logicznej na wyjściu) Czułość (rzędu 1 mv lub lepsza w wielu zastosowaniach) Niezrównoważenie - jak najmniejsze (określa błąd porównania napięć)

Dwa rodzaje Komparator działający w sposób ciągły: reaguje na każdą zmianę stanu (znaku różnicy napięć) na wejściu. Podobny w budowie do wzmacniacza operacyjnego, ale:

Dwa rodzaje Komparator działający w sposób ciągły: reaguje na każdą zmianę stanu (znaku różnicy napięć) na wejściu. Podobny w budowie do wzmacniacza operacyjnego, ale: poziomy min. i max. napięcia wyjściowego muszą odpowiadać poziomom zera i jedynki logicznej

Dwa rodzaje Komparator działający w sposób ciągły: reaguje na każdą zmianę stanu (znaku różnicy napięć) na wejściu. Podobny w budowie do wzmacniacza operacyjnego, ale: poziomy min. i max. napięcia wyjściowego muszą odpowiadać poziomom zera i jedynki logicznej pracuje bez pętli sprzężenia zwrotnego, może mieć dowolną liczbę stopni

Dwa rodzaje Komparator działający w sposób ciągły: reaguje na każdą zmianę stanu (znaku różnicy napięć) na wejściu. Podobny w budowie do wzmacniacza operacyjnego, ale: poziomy min. i max. napięcia wyjściowego muszą odpowiadać poziomom zera i jedynki logicznej pracuje bez pętli sprzężenia zwrotnego, może mieć dowolną liczbę stopni kształt charakterystyki przejściowej jest nieistotny, nie jest wymagana liniowość

Dwa rodzaje Komparator działający w sposób ciągły: reaguje na każdą zmianę stanu (znaku różnicy napięć) na wejściu. Podobny w budowie do wzmacniacza operacyjnego, ale: poziomy min. i max. napięcia wyjściowego muszą odpowiadać poziomom zera i jedynki logicznej pracuje bez pętli sprzężenia zwrotnego, może mieć dowolną liczbę stopni kształt charakterystyki przejściowej jest nieistotny, nie jest wymagana liniowość poważnym problemem jest niezrównoważenie

Dwa rodzaje

Dwa rodzaje Komparator próbkujący: dokonuje porównania napięć wejściowych w ściśle określonych chwilach czasowych i pamięta wynik.

Dwa rodzaje Komparator próbkujący: dokonuje porównania napięć wejściowych w ściśle określonych chwilach czasowych i pamięta wynik. Zwykle zbudowany ze stopnia wzmacniającego (może być ich więcej) oraz zatrzasku (latch).

Dwa rodzaje Komparator próbkujący: dokonuje porównania napięć wejściowych w ściśle określonych chwilach czasowych i pamięta wynik. Zwykle zbudowany ze stopnia wzmacniającego (może być ich więcej) oraz zatrzasku (latch). wymaga taktowania zegarem

Dwa rodzaje Komparator próbkujący: dokonuje porównania napięć wejściowych w ściśle określonych chwilach czasowych i pamięta wynik. Zwykle zbudowany ze stopnia wzmacniającego (może być ich więcej) oraz zatrzasku (latch). wymaga taktowania zegarem możliwa jest autokompensacja niezrównoważenia

Dwa rodzaje Komparator próbkujący: dokonuje porównania napięć wejściowych w ściśle określonych chwilach czasowych i pamięta wynik. Zwykle zbudowany ze stopnia wzmacniającego (może być ich więcej) oraz zatrzasku (latch). wymaga taktowania zegarem możliwa jest autokompensacja niezrównoważenia 1 Vodn 2 Vwe S/H wzm. + zatrzask Wyjście

Parametry komparatorów

Parametry komparatorów Czas opóźnienia: czas potrzebny na ustalenie się stanu wyjścia przy minimalnej wartości napięcia różnicowego na wejściu.

Parametry komparatorów Czas opóźnienia: czas potrzebny na ustalenie się stanu wyjścia przy minimalnej wartości napięcia różnicowego na wejściu. Czułość: minimalna różnica napięć na wejściu, która daje w ustalonym czasie prawidłową odpowiedź na wyjściu

Parametry komparatorów Czas opóźnienia: czas potrzebny na ustalenie się stanu wyjścia przy minimalnej wartości napięcia różnicowego na wejściu. Czułość: minimalna różnica napięć na wejściu, która daje w ustalonym czasie prawidłową odpowiedź na wyjściu Błąd niezrównoważenia: różnicowe napięcie wejściowe, przy którym następuje zmiana stanu wyjścia (powinno być równe zeru)

Parametry komparatorów Czas opóźnienia: czas potrzebny na ustalenie się stanu wyjścia przy minimalnej wartości napięcia różnicowego na wejściu. Czułość: minimalna różnica napięć na wejściu, która daje w ustalonym czasie prawidłową odpowiedź na wyjściu Błąd niezrównoważenia: różnicowe napięcie wejściowe, przy którym następuje zmiana stanu wyjścia (powinno być równe zeru) Histereza: napięcie przełączania 0 -> 1 może różnić się od napięcia przełączania 1 -> 0. Histereza może być szkodliwa lub korzystna zależnie od zastosowania

Parametry komparatorów Czas opóźnienia: czas potrzebny na ustalenie się stanu wyjścia przy minimalnej wartości napięcia różnicowego na wejściu. Czułość: minimalna różnica napięć na wejściu, która daje w ustalonym czasie prawidłową odpowiedź na wyjściu Błąd niezrównoważenia: różnicowe napięcie wejściowe, przy którym następuje zmiana stanu wyjścia (powinno być równe zeru) Histereza: napięcie przełączania 0 -> 1 może różnić się od napięcia przełączania 1 -> 0. Histereza może być szkodliwa lub korzystna zależnie od zastosowania Inne podobne jak dla wzmacniacza operacyjnego

Wymagania dla czułości - przykład

Wymagania dla czułości - przykład Komparator dla 10-bitowego przetwornika A/C:

Wymagania dla czułości - przykład Komparator dla 10-bitowego przetwornika A/C: Min. napięcie wejściowe: 0 V, max. napięcie wejściowe: 1V

Wymagania dla czułości - przykład Komparator dla 10-bitowego przetwornika A/C: Min. napięcie wejściowe: 0 V, max. napięcie wejściowe: 1V Dla 10 bitów liczba rozróżnialnych wartości napięcia wynosi 2 10 = 1024

Wymagania dla czułości - przykład Komparator dla 10-bitowego przetwornika A/C: Min. napięcie wejściowe: 0 V, max. napięcie wejściowe: 1V Dla 10 bitów liczba rozróżnialnych wartości napięcia wynosi 2 10 = 1024 stąd dla dokładności przetwarzania równej 0,5 LSB wymagana czułość wynosi 1V * 0,5/1024 = 0,488 mv

Wymagania dla czułości - przykład Komparator dla 10-bitowego przetwornika A/C: Min. napięcie wejściowe: 0 V, max. napięcie wejściowe: 1V Dla 10 bitów liczba rozróżnialnych wartości napięcia wynosi 2 10 = 1024 stąd dla dokładności przetwarzania równej 0,5 LSB wymagana czułość wynosi 1V * 0,5/1024 = 0,488 mv a wejściowe napięcie niezrównoważenia powinno być co najmniej o rząd wielkości mniejsze!

Minimalizacja czasu opóźnienia Idea: zaprojektować komparator tak, by osiągnięcie stanu zera lub jedynki na wyjściu następowało już na początku narastania (lub opadania) napięcia różnicowego na wejściu komparatora.

Minimalizacja czasu opóźnienia Idea: zaprojektować komparator tak, by osiągnięcie stanu zera lub jedynki na wyjściu następowało już na początku narastania (lub opadania) napięcia różnicowego na wejściu komparatora. Dla komparatora pracującego w trybie ciągłym: dobór optymalnej liczby stopni wzmacniających.

Minimalizacja czasu opóźnienia Idea: zaprojektować komparator tak, by osiągnięcie stanu zera lub jedynki na wyjściu następowało już na początku narastania (lub opadania) napięcia różnicowego na wejściu komparatora. Dla komparatora pracującego w trybie ciągłym: dobór optymalnej liczby stopni wzmacniających. Dla komparatora z zatrzaskiem: podobnie, do tego projekt zatrzasku wymagającego możliwie małej zmiany napięcia wejściowego do wywołania przełączenia

Optymalna liczba stopni gm R C... gm n jednakowych stopni

Optymalna liczba stopni gm R C... gm n jednakowych stopni Traktujemy układ jako liniowy u wy = u we g m R 1 e t RC

Optymalna liczba stopni gm R C... gm n jednakowych stopni Traktujemy układ jako liniowy u wy = u we g m R 1 e t RC i chcemy wykorzystywać tylko początek odpowiedzi czasowej: t<<rc

Optymalna liczba stopni gm R C... gm n jednakowych stopni Traktujemy układ jako liniowy u wy = u we g m R 1 e t RC i chcemy wykorzystywać tylko początek odpowiedzi czasowej: t<<rc 1 e x x dla x 1 skąd dla t<<rc u wy u we g m C t

Optymalna liczba stopni gm R C... gm n jednakowych stopni

Optymalna liczba stopni gm R C... gm Dla dwóch stopni splot dwóch funkcji wykładniczych u wy2 u we g m C 2 t 2 2 n jednakowych stopni

Optymalna liczba stopni gm R C... gm Dla dwóch stopni splot dwóch funkcji wykładniczych u wy2 u we g m C 2 t 2 2 i ogólnie dla n stopni n jednakowych stopni u wy n u we g m C t n n!

Optymalna liczba stopni gm R C... gm n jednakowych stopni Dla dwóch stopni splot dwóch funkcji wykładniczych u wy2 u we g m C 2 t 2 2 i ogólnie dla n stopni u wy n u we g m C t n n! u wy n u we n= 4 3 2 1 C g m t

Optymalna liczba stopni gm R C... gm n jednakowych stopni Dla dwóch stopni splot dwóch funkcji wykładniczych u wy n n= 4 3 u wy2 u we g m C 2 t 2 2 i ogólnie dla n stopni u wy n u we g m C t n n! zakres optymalnego wzmocnienia dla n=3 u we 2 1 C g m t

Redukcja niezrównoważenia - idea

Redukcja niezrównoważenia - idea Vwe 2 = 0 1 = 1 Symbolizuje napięcie niezrównoważenia - + ku 1 = 1 zatrzask, 2 ( opóźniona) 2 Vn

Redukcja niezrównoważenia - idea Vwe 2 = 0 1 = 1 Symbolizuje napięcie niezrównoważenia Vn - + ku 1 = 1 V n k u 1 k u zatrzask, 2 ( opóźniona) 2

Redukcja niezrównoważenia - idea Vwe 2 = 0 1 = 1 V C = V n k u 1 k u Symbolizuje napięcie niezrównoważenia Vn - + ku 1 = 1 V n k u 1 k u zatrzask, 2 ( opóźniona) 2

Redukcja niezrównoważenia - idea Vwe 2 = 0 1 = 1 V C = V n k u 1 k u Symbolizuje napięcie niezrównoważenia Vn - + ku 1 = 1 V n k u 1 k u zatrzask, 2 ( opóźniona) 2 Vwe 2 = 1 Vc - 1 = 0, ( opóźniona) 2 2 1 = 0 Vn + ku Vwy zatrzask

Vwe 2 = 0 1 = 1 Komparator napięcia Redukcja niezrównoważenia - idea V C = V n k u 1 k u Symbolizuje napięcie niezrównoważenia Vn - + ku 1 = 1 V n k u 1 k u zatrzask, 2 ( opóźniona) 2 Vwe 2 = 1 Vc - 1 = 0, ( opóźniona) 2 2 1 = 0 Vn + ku Vwy zatrzask V wy = k u V we V n k u

Redukcja niezrównoważenia - problemy 2 1, 2 ( opóźniona) 2 1 - + ku zatrzask Problemy:

Redukcja niezrównoważenia - problemy 2 1, 2 ( opóźniona) 2 1 - + ku zatrzask Problemy: Podczas fazy 1 wzmacniacz pracuje z głębokim sprzężeniem zwrotnym - potrzebna kompensacja charakterystyki a/f

Redukcja niezrównoważenia - problemy 2 1, 2 ( opóźniona) 2 1 - + ku zatrzask Problemy: Podczas fazy 1 wzmacniacz pracuje z głębokim sprzężeniem zwrotnym - potrzebna kompensacja charakterystyki a/f Dodajemy pojemność CC

Redukcja niezrównoważenia - problemy 2 1, 2 ( opóźniona) 2 1 - + ku CC zatrzask Problemy: Podczas fazy 1 wzmacniacz pracuje z głębokim sprzężeniem zwrotnym - potrzebna kompensacja charakterystyki a/f Dodajemy pojemność CC

Redukcja niezrównoważenia - problemy 2 1, 2 ( opóźniona) 2 1 - + ku CC zatrzask Problemy: Podczas fazy 1 wzmacniacz pracuje z głębokim sprzężeniem zwrotnym - potrzebna kompensacja charakterystyki a/f Dodajemy pojemność CC - ale ona wprowadza opóźnienie

Redukcja niezrównoważenia - problemy 2 1, 2 ( opóźniona) 2 1 - + ku zatrzask Problemy: Podczas fazy 1 wzmacniacz pracuje z głębokim sprzężeniem zwrotnym - potrzebna kompensacja charakterystyki a/f Dodajemy pojemność CC - ale ona wprowadza opóźnienie

Redukcja niezrównoważenia - problemy 2 1, 2 ( opóźniona) 2-1 + ku 1 CC zatrzask Problemy: Podczas fazy 1 wzmacniacz pracuje z głębokim sprzężeniem zwrotnym - potrzebna kompensacja charakterystyki a/f Dodajemy pojemność CC - ale ona wprowadza opóźnienie Odłączamy pojemność na czas fazy 2

Redukcja niezrównoważenia - problemy 2 1, 2 ( opóźniona) 2-1 + ku 1 CC zatrzask Problemy: Podczas fazy 1 wzmacniacz pracuje z głębokim sprzężeniem zwrotnym - potrzebna kompensacja charakterystyki a/f Dodajemy pojemność CC - ale ona wprowadza opóźnienie Odłączamy pojemność na czas fazy Ponadto redukcję psuje nieidealność kluczy (bramek transmisyjnych) 2

Bramka transmisyjna Pojedynczy tranzystor NMOS Vster Vwe C Vwy Typowe zastosowania: układ próbkująco-pamiętający kasowanie niezrównoważenia multiplekser analogowy

Bramka transmisyjna Pojedynczy tranzystor NMOS Vster Vwe C Vwy Typowe zastosowania: układ próbkująco-pamiętający kasowanie niezrównoważenia multiplekser analogowy Warunek konieczny: napięcie włączające V ster > V we max + V TH

Bramka transmisyjna Pojedynczy tranzystor NMOS Vster Vwe C Vwy Typowe zastosowania: układ próbkująco-pamiętający kasowanie niezrównoważenia multiplekser analogowy Warunek konieczny: napięcie włączające V ster > V we max + V TH Przypomnienie: konduktacja wyjściowa tranzystora w zakresie liniowym W g ds = µc ( ox L V GS V TH V ) DS

Bramka transmisyjna Pojedynczy tranzystor NMOS Vster Vwe C Vwy Typowe zastosowania: układ próbkująco-pamiętający kasowanie niezrównoważenia multiplekser analogowy Warunek konieczny: napięcie włączające V ster > V we max + V TH Przypomnienie: konduktacja wyjściowa tranzystora w zakresie liniowym W g ds = µc ( ox L V GS V TH V ) DS Stąd rezystancja w stanie włączenia wynosi (w przybliżeniu, gdy V we =V wy ) R on = 1 g ds = 1 W = 1 µc ( ox L V V W ) GS TH µc ox L V V V ster wy TH ( )

Bramka transmisyjna Pojedynczy tranzystor NMOS Vwe Vster C Vwy Stała czasowa włączania: τ = R on C

Bramka transmisyjna Pojedynczy tranzystor NMOS Vwe Vster C Vwy Stała czasowa włączania: τ = R on C Jeżeli włączenie trwa przez czas t, to napięcie końcowe osiąga V konc V we 1 e t τ

Bramka transmisyjna Pojedynczy tranzystor NMOS Vwe Vster C Vwy Stała czasowa włączania: τ = R on C Jeżeli włączenie trwa przez czas t, to napięcie końcowe osiąga V konc V we 1 e t τ Jeżeli błąd V wy w stosunku do V we ma być poniżej 0.01%, to t powinno być co najmniej równe 7 stałym czasowym włączania.

Bramka transmisyjna Pojedynczy tranzystor NMOS Vwe Vster C Vwy Problem: wstrzykiwanie ładunku ( charge injection ), przenikanie sygnału zegara ( clock feedthrough )

Bramka transmisyjna Pojedynczy tranzystor NMOS Vwe Vster C Vwy Problem: wstrzykiwanie ładunku ( charge injection ), przenikanie sygnału zegara ( clock feedthrough ) CGS CGD Tranzystor w stanie włączenia zawiera: ładunek w kanale Q ch = WLC ox ( V GS V TH ) oraz ładunek w pojemnościach C GS i C GD Q zakl = Wd zakl C ox V GS

Bramka transmisyjna Pojedynczy tranzystor NMOS Vwe Vster C Vwy Problem: wstrzykiwanie ładunku ( charge injection ), przenikanie sygnału zegara ( clock feedthrough ) CGS CGD Tranzystor w stanie włączenia zawiera: ładunek w kanale Q ch = WLC ox ( V GS V TH ) oraz ładunek w pojemnościach C GS i C GD Q zakl = Wd zakl C ox V GS Gdy tranzystor zostaje wyłączony, ten ładunek przepływa do węzłów: wejściowego i wyjściowego

Bramka transmisyjna Pojedynczy tranzystor NMOS VG VDD VG(t) Vwe C Vwy VTH Vwe+VTH Vwe twyl t

Bramka transmisyjna Pojedynczy tranzystor NMOS VG VDD VG(t) Vwe C Vwy VTH Vwe+VTH Vwe ładunek odpływa w obu kierunkach twyl t

Bramka transmisyjna Pojedynczy tranzystor NMOS VG VDD VG(t) Vwe C Vwy VTH Vwe+VTH Vwe ładunek odpływa w obu kierunkach twyl ładunek z CGD odpływa do wyjścia t

Bramka transmisyjna Pojedynczy tranzystor NMOS VG VDD VG(t) Vwe C Vwy VTH Vwe+VTH Vwe Napięcie na wyjściu: ładunek odpływa w obu kierunkach twyl ładunek z CGD odpływa do wyjścia t

Bramka transmisyjna Pojedynczy tranzystor NMOS VG VDD VG(t) Vwe C Vwy VTH Vwe+VTH Vwe Napięcie na wyjściu: ΔU = ΔQ C ładunek odpływa w obu kierunkach twyl ładunek z CGD odpływa do wyjścia t

Bramka transmisyjna Pojedynczy tranzystor NMOS VG VDD VG(t) Vwe C Vwy VTH Vwe+VTH Vwe Napięcie na wyjściu: gdzie ΔU = ΔQ C ładunek odpływa w obu kierunkach twyl ładunek z CGD odpływa do wyjścia t

Bramka transmisyjna Pojedynczy tranzystor NMOS VG VDD VG(t) Vwe C Vwy VTH Vwe+VTH Vwe Napięcie na wyjściu: gdzie ΔU = ΔQ C ładunek odpływa w obu kierunkach twyl ładunek z CGD odpływa do wyjścia t ΔQ = a WLC ox ( ) V ster V we V TH Wd + b zakl C ox C Wd zakl C ox + C V V V ster we TH ( ) + Wd C C zakl ox Wd zakl C ox + C V + V we TH ( )

Bramka transmisyjna Pojedynczy tranzystor NMOS VG VDD VG(t) Vwe C Vwy VTH Vwe+VTH Vwe Napięcie na wyjściu: gdzie ΔU = ΔQ C ładunek odpływa w obu kierunkach twyl ładunek z CGD odpływa do wyjścia t ΔQ = a WLC ox ( ) V ster V we V TH Wd + b zakl C ox C Wd zakl C ox + C V V V ster we TH ( ) + Wd C C zakl ox Wd zakl C ox + C V + V we TH ( ) a i b: mniejsze od 1 współczynniki zależne od warunków przełączania

Bramka transmisyjna Kompensacja przenikania ładunku Φ1 Φ2 Φ1,Φ2 Vwe Vwy M1 M2 C t Idea: gdy M1 się wyłącza, włącza się M2 i przejmuje ładunek z M1. Orientacyjna reguła: L1 = L2, W2 = 0.5 W1

Bramka transmisyjna Kompensacja przenikania ładunku Φ1 Φ1,Φ2 Vwe M1 Vwy M2 Φ2 C t

Bramka transmisyjna Kompensacja przenikania ładunku Φ1 Φ1,Φ2 Vwe M1 Vwy M2 Φ2 C t M1: duża wartość W/L zapewnia dostatecznie małą rezystancję w stanie włączenia

Bramka transmisyjna Kompensacja przenikania ładunku Φ1 Φ1,Φ2 Vwe M1 Vwy M2 Φ2 C t M1: duża wartość W/L zapewnia dostatecznie małą rezystancję w stanie włączenia M2: mała wartość W/L zapewnia mały ładunek w kanale

Bramka transmisyjna Kompensacja przenikania ładunku Φ1 Φ1,Φ2 Vwe M1 Vwy M2 Φ2 C t M1: duża wartość W/L zapewnia dostatecznie małą rezystancję w stanie włączenia M2: mała wartość W/L zapewnia mały ładunek w kanale Idea: po wyłączeniu M1 włącza się M2 i odprowadza ładunek do węzła wejściowego. Do węzła wyjściowego odpływa tylko mały ładunek z M2

Bramka transmisyjna Kompensacja przenikania ładunku Vwe Vwy C Idea: tranzystor n-kanałowy wstrzykuje ładunek ujemny, p-kanałowy dodatni - wzajemna kompensacja

Bramka transmisyjna Kompensacja przenikania ładunku Vwe Vwy C Idea: tranzystor n-kanałowy wstrzykuje ładunek ujemny, p-kanałowy dodatni - wzajemna kompensacja... w praktyce jednak trudno uzyskać jednakowy ładunek wstrzykiwany z obu tranzystorów

Kompensacja niezrównoważenia we wzmacniaczu kilkustopniowym 2 1, (faza wydłużona w 1 stosunku do 1) - 2 - - 1 ku ku ku + 1 + +, 1 Dzięki wydłużeniu fazy redukowane jest również niezrównoważenie resztkowe pierwszego stopnia, w tym niezrównoważenie pochodzące od przenikania ładunku

Kompensacja niezrównoważenia we wzmacniaczu kilkustopniowym 2 1, (faza wydłużona w 1 stosunku do 1) - - - 1 ku ku ku + + +, 1 Dzięki wydłużeniu fazy redukowane jest również niezrównoważenie resztkowe pierwszego stopnia, w tym niezrównoważenie pochodzące od przenikania ładunku

Symetryczna kompensacja niezrównoważenia 2 Cwe 1 Vwe 1 - + 2 Cwe + - ku Vodn 1 1 Do obu wejść przenika taki sam ładunek, jest to sygnał wspólny, który jest tłumiony

Prosty wzmacniacz symetryczny - przykład VDD M4 M5 Vwe1 M1 M2 CL CL Vwe2 M8 M3

Prosty wzmacniacz symetryczny - przykład VDD M4 M5 Wzmocnienie: Vwe1 M1 M2 CL CL k u = g m1 g m4 = W µ n L 1 W µ p L 4 Vwe2 M8 M3

Prosty wzmacniacz symetryczny - przykład VDD M4 M5 Wzmocnienie: Vwe1 M1 M2 CL CL k u = g m1 g m4 = W µ n L 1 W µ p L 4 M8 Vwe2 M3 Pojemność obciążająca: C obc = C ox ( WL) 3 + C DB + C L

Prosty wzmacniacz symetryczny - przykład VDD M4 M5 Wzmocnienie: Vwe1 M1 M2 CL CL k u = g m1 g m4 = W µ n L 1 W µ p L 4 M8 Vwe2 M3 Pojemność obciążająca: C obc = C ox ( WL) 3 + C DB + C L W tym układzie duże wzmocnienie wymaga długich tranzystorów M4, M5, to oznacza dużą pojemność obciążającą, czyli długi czas opóźnienia

Prosty wzmacniacz symetryczny - przykład VDD M4 M5 Wzmocnienie: Vwe1 M1 M2 CL CL k u = g m1 g m4 = W µ n L 1 W µ p L 4 M8 Vwe2 M3 Pojemność obciążająca: C obc = C ox ( WL) 3 + C DB + C L W tym układzie duże wzmocnienie wymaga długich tranzystorów M4, M5, to oznacza dużą pojemność obciążającą, czyli długi czas opóźnienia Zaleta: nie jest potrzebna stabilizacja punktu pracy

Lepszy wzmacniacz symetryczny - przykład VDD M4 M5 Vp1 Vwe1 M1 M2 CL CL Vwe2 Vp2 M3 M6 M7

Lepszy wzmacniacz symetryczny - przykład VDD Vp1 M4 M5 Wzmocnienie: Vwe1 M1 M2 CL CL k u = g m1 g ds4 Vwe2 Vp2 M3 M6 M7

Lepszy wzmacniacz symetryczny - przykład VDD Vp1 M4 M5 Wzmocnienie: Vwe1 M1 M2 CL CL k u = g m1 g ds4 Vwe2 Vp2 M3 M6 M7 W tym układzie pojemność obciążająca jest znacznie mniejsza, ale potrzebne jest sprzężenie zwrotne stabilizujące punkt pracy

Przykład zatrzasku V DD V P A B V wy1 V wy2 V we1 V we2 CLK

Przykład zatrzasku V DD V P A B V wy1 V wy2 V we1 V we2 CLK Dla CLK= 1 różnica napięć wejściowych powoduje różnicę napięć w węzłach A i B, co powoduje przełączenie zatrzasku do jednego z dwóch możliwych stanów stabilnych

Przykład komparatora ze wzmacniaczem i zatrzaskiem Wzmacniacz Zatrzask

Przykład komparatora ze wzmacniaczem i zatrzaskiem VDD VP1 Vwe1 Vwe2 CLK Wzmacniacz Zatrzask

Przykład komparatora ze wzmacniaczem i zatrzaskiem VDD VP1 VP2 Vwe1 Vwy1 Vwe2 Vwy2 CLK Wzmacniacz Zatrzask

Przykład komparatora ze wzmacniaczem i zatrzaskiem VDD VP1 VP2 Vwe1 Vwy1 Vwe2 Vwy2 CLK Wzmacniacz Zatrzask

Bramka transmisyjna Topografia: oddzielenie sygnału analogowego od cyfrowego Uster Część cyfrowa Część cyfrowa GNDA Część analogowa Część analogowa Pojedynczy tranzystor Uwe Uwy Pierścień ochronny (fragment) Oddzielenie bloków analogowych od bloków cyfrowych jest niezbędne dla uniknięcia zakłóceń przenoszonych przez podłoże

Bramka transmisyjna Topografia: oddzielenie sygnału analogowego od cyfrowego Uster2 Część cyfrowa Uster1 Część cyfrowa Część analogowa GNDA Część analogowa Bramka dwutranzystorowa Pierścień ochronny (fragment) Uwe Uwy UDDA

Układy analogowo-cyfrowe Topografia: oddzielenie sygnału analogowego od cyfrowego Analogowe zasilanie, masa, wejścia, wyjścia A Pierścień ochronny C Pierścień ochronny Cyfrowe zasilanie, masa, wejścia, wyjścia...obowiązuje zawsze, gdy w układzie są bloki analogowe i cyfrowe

Nawet inwerter może być komparatorem... 1 1 2 Vwe Vwy 1

Nawet inwerter może być komparatorem... 1 1 2 Vwe Vwy 1...pod warunkiem zastosowania układu kompensacji niezrównoważenia

Nawet inwerter może być komparatorem... 1 1 2 Vwe Vwy 1...pod warunkiem zastosowania układu kompensacji niezrównoważenia Napięcie, z któtym następuje porównanie: 0 V

Nawet inwerter może być komparatorem... V 6.0 Φ1,Φ2 v(30) v(20) 4.0 2.0 0.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns V V(8) V(12) 6.0 4.0 Vwy 2.0 0.0 Vwe -2.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns

Nawet inwerter może być komparatorem... V 6.0 Φ1,Φ2 v(30) v(20) 4.0 2.0 0.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns V V(8) V(12) 6.0 4.0 Vwy 2.0 0.0 Vwe -2.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns

Nawet inwerter może być komparatorem... V 6.0 Φ1,Φ2 v(30) v(20) 4.0 2.0 0.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns V V(8) V(12) 6.0 4.0 Vwy 2.0 0.0 Vwe -2.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns

Nawet inwerter może być komparatorem... V 6.0 Φ1,Φ2 v(30) v(20) 4.0 2.0 0.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns V V(8) V(12) 6.0 4.0 Vwy 2.0 0.0 Vwe -2.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns

Nawet inwerter może być komparatorem... V 6.0 Φ1,Φ2 v(30) v(20) 4.0 2.0 0.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns V V(8) V(12) 6.0 4.0 Vwy 2.0 0.0 Vwe -2.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns

Nawet inwerter może być komparatorem... V 6.0 Φ1,Φ2 v(30) v(20) 4.0 2.0 0.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns V V(8) V(12) 6.0 4.0 Vwy 2.0 0.0 Vwe -2.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns

Nawet inwerter może być komparatorem... V 6.0 Φ1,Φ2 v(30) v(20) 4.0 2.0 0.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns V V(8) V(12) 6.0 4.0 Vwy 2.0 0.0 Vwe -2.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns

Nawet inwerter może być komparatorem... V 6.0 Φ1,Φ2 v(30) v(20) 4.0 2.0 0.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns V V(8) V(12) 6.0 4.0 Vwy 2.0 0.0 Vwe -2.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns

Nawet inwerter może być komparatorem... 1 1 2 Vwe Vwy 1 0,5 V

Nawet inwerter może być komparatorem... 1 1 2 Vwe Vwy 1 0,5 V Napięcie, z któtym następuje porównanie: -0,5 V

Nawet inwerter może być komparatorem... V 6.0 Φ1,Φ2 v(30) v(20) 4.0 2.0 0.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns Units v(12) -0.5 v(8) 6.0 5.0 4.0 Vwy 3.0 2.0 1.0 0.0-1.0 Vwe -2.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns

Nawet inwerter może być komparatorem... V 6.0 Φ1,Φ2 v(30) v(20) 4.0 2.0 0.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns Units v(12) -0.5 v(8) 6.0 5.0 4.0 Vwy 3.0 2.0 1.0 0.0-1.0 Vwe -2.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns

Nawet inwerter może być komparatorem... V 6.0 Φ1,Φ2 v(30) v(20) 4.0 2.0 0.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns Units v(12) -0.5 v(8) 6.0 5.0 4.0 Vwy 3.0 2.0 1.0 0.0-1.0 Vwe -2.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns

Nawet inwerter może być komparatorem... V 6.0 Φ1,Φ2 v(30) v(20) 4.0 2.0 0.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns Units v(12) -0.5 v(8) 6.0 5.0 4.0 Vwy 3.0 2.0 1.0 0.0-1.0 Vwe -2.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns

Nawet inwerter może być komparatorem... V 6.0 Φ1,Φ2 v(30) v(20) 4.0 2.0 0.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns Units v(12) -0.5 v(8) 6.0 5.0 4.0 Vwy 3.0 2.0 1.0 0.0-1.0 Vwe -2.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns

Nawet inwerter może być komparatorem... V 6.0 Φ1,Φ2 v(30) v(20) 4.0 2.0 0.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns Units v(12) -0.5 v(8) 6.0 5.0 4.0 Vwy 3.0 2.0 1.0 0.0-1.0 Vwe -2.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns

Nawet inwerter może być komparatorem... V 6.0 Φ1,Φ2 v(30) v(20) 4.0 2.0 0.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns Units v(12) -0.5 v(8) 6.0 5.0 4.0 Vwy 3.0 2.0 1.0 0.0-1.0 Vwe -2.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns

Nawet inwerter może być komparatorem... V 6.0 Φ1,Φ2 v(30) v(20) 4.0 2.0 0.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns Units v(12) -0.5 v(8) 6.0 5.0 4.0 Vwy 3.0 2.0 1.0 0.0-1.0 Vwe -2.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns

Nawet inwerter może być komparatorem... V 6.0 Φ1,Φ2 v(30) v(20) 4.0 2.0 0.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns Units v(12) -0.5 v(8) 6.0 5.0 4.0 Vwy 3.0 2.0 1.0 0.0-1.0 Vwe -2.0 0.0 20.0 40.0 60.0 80.0 100.0 120.0 140.0 160.0 180.0 200.0 time ns