Zbudować 2wejściową bramkę (narysować schemat): a) NANDCMOS, b) NORCMOS, napisać jej tabelkę prawdy i wyjaśnić działanie przy pomocy charakterystyk

Podobne dokumenty
Technika Cyfrowa 2 wykład 4: FPGA odsłona druga technologie i rodziny układów logicznych

Sprawdzenie poprawności podstawowych bramek logicznych: NOT, NAND, NOR

Elementy cyfrowe i układy logiczne

Ćwiczenie 24 Temat: Układy bramek logicznych pomiar napięcia i prądu. Cel ćwiczenia

Cyfrowe układy scalone

Układy scalone. wstęp układy hybrydowe

Podstawowe bramki logiczne

Cyfrowe układy scalone

Cyfrowe układy scalone

Projekt Układów Logicznych

Parametry układów cyfrowych

Katedra Przyrządów Półprzewodnikowych i Optoelektronicznych Laboratorium Przyrządów Półprzewodnikowych. Ćwiczenie 4

Funkcje logiczne X = A B AND. K.M.Gawrylczyk /55

Zapoznanie się z podstawowymi strukturami funktorów logicznych realizowanymi w technice RTL (Resistor Transistor Logic) oraz zasadą ich działania.

Tranzystor jako element cyfrowy

Badanie działania bramki NAND wykonanej w technologii TTL oraz układów zbudowanych w oparciu o tę bramkę.

BADANIE UKŁADÓW CYFROWYCH. CEL: Celem ćwiczenia jest poznanie właściwości statycznych układów cyfrowych serii TTL. PRZEBIEG ĆWICZENIA

LABORATORIUM PRZYRZĄDÓW PÓŁPRZEWODNIKOWYCH

ĆWICZENIE 15 BADANIE WZMACNIACZY MOCY MAŁEJ CZĘSTOTLIWOŚCI

Zwykle układ scalony jest zamknięty w hermetycznej obudowie metalowej, ceramicznej lub wykonanej z tworzywa sztucznego.

Politechnika Wrocławska Wydział Elektroniki, Katedra K-4. Klucze analogowe. Wrocław 2017

płytka montażowa z tranzystorami i rezystorami, pokazana na rysunku 1. płytka montażowa do badania przerzutnika astabilnego U CC T 2 masa

Porty wejścia/wyjścia w układach mikroprocesorowych i w mikrokontrolerach

WSTĘP. Budowa bramki NAND TTL, ch-ka przełączania, schemat wewnętrzny, działanie 2

Technika Cyfrowa. dr inż. Marek Izdebski Kontakt: Instytut Fizyki PŁ, ul. Wólczańska 219, pok. 111, tel ,

3. Funktory CMOS cz.1

INSTRUKCJA DO ĆWICZENIA BADANIE STANDARDOWEJ BRAMKI NAND TTL (UCY 7400)

BRAMKI. Konspekt do ćwiczeń laboratoryjnych z przedmiotu TECHNIKA CYFROWA

Ćwiczenie nr 9 Układy scalone CMOS

LABORATORIUM PRZYRZĄDÓW PÓŁPRZEWODNIKOWYCH

Ćwiczenie 25 Temat: Interfejs między bramkami logicznymi i kombinacyjne układy logiczne. Układ z bramkami NOR. Cel ćwiczenia

Opracowane przez D. Kasprzaka aka 'master' i D. K. aka 'pastakiller' z Technikum Elektronicznego w ZSP nr 1 w Inowrocławiu.

Ćwiczenie 7 PARAMETRY MAŁOSYGNAŁOWE TRANZYSTORÓW BIPOLARNYCH

2. Który oscylogram przedstawia przebieg o następujących parametrach amplitudowo-czasowych: Upp=4V, f=5khz.

Bramki logiczne. 2. Cele ćwiczenia Badanie charakterystyk przejściowych inwertera. tranzystorowego, bramki 7400 i bramki

4. Funktory CMOS cz.2

Tranzystory bipolarne. Właściwości wzmacniaczy w układzie wspólnego kolektora.

Komputerowa symulacja bramek w technice TTL i CMOS

Podstawy elektroniki cz. 2 Wykład 2

P-1a. Dyskryminator progowy z histerezą

Podstawy Elektroniki dla Tele-Informatyki. Tranzystory unipolarne MOS

Bramki logiczne. (spadek napięcia na diodzie D oraz złączu BE tranzystora R 2

Ćwiczenie 23. Temat: Własności podstawowych bramek logicznych. Cel ćwiczenia

Tranzystorowe wzmacniacze OE OB OC. na tranzystorach bipolarnych

Politechnika Białostocka

Ćwiczenie - 3. Parametry i charakterystyki tranzystorów

PL B1. AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE, Kraków, PL BUP 14/12

Tranzystory. 1. Tranzystory bipolarne 2. Tranzystory unipolarne. unipolarne. bipolarny

Komputerowa symulacja bramek w technice TTL i CMOS

Laboratorium Przyrządów Półprzewodnikowych test kompetencji zagadnienia

Komparatory napięcia. Wprowadzenie. Wprowadzenie. Definicja. Najważniejsze parametry komparatorów napięcia:

LABORATORIUM TECHNIKA CYFROWA BRAMKI. Rev.1.0

Ćwiczenie nr 4 Tranzystor bipolarny (npn i pnp)

Laboratorium Elektroniki

Ćwiczenie 5. Zastosowanie tranzystorów bipolarnych cd. Wzmacniacze MOSFET

Politechnika Białostocka

Podstawy Elektroniki dla Informatyki. Tranzystory unipolarne MOS

PODSTAWY ELEKTRONIKI I TECHNIKI CYFROWEJ

Instrukcja do ćwiczenia laboratoryjnego

BADANIE PRZERZUTNIKÓW ASTABILNEGO, MONOSTABILNEGO I BISTABILNEGO

Układy TTL i CMOS. Trochę logiki

Ćwiczenie 4- tranzystor bipolarny npn, pnp

Temat i cel wykładu. Tranzystory

Badanie charakterystyk elementów półprzewodnikowych

(12) OPIS PATENTOWY (19) PL (11) (13) B1

Liniowe układy scalone. Wykład 4 Parametry wzmacniaczy operacyjnych

Tranzystory bipolarne elementarne układy pracy i polaryzacji

Tranzystory bipolarne elementarne układy pracy i polaryzacji

Politechnika Białostocka

Elektronika cyfrowa i mikroprocesory. Dr inż. Aleksander Cianciara

1. Funktory TTL cz.1

Ćwiczenie 3 LABORATORIUM ELEKTRONIKI POLITECHNIKA ŁÓDZKA KATEDRA PRZYRZĄDÓW PÓŁPRZEWODNIKOWYCH I OPTOELEKTRONICZNYCH

Zjawiska w niej występujące, jeśli jest ona linią długą: Definicje współczynników odbicia na początku i końcu linii długiej.

11. Wzmacniacze mocy. Klasy pracy tranzystora we wzmacniaczach mocy. - kąt przepływu

Pracownia pomiarów i sterowania Ćwiczenie 3 Proste przyrządy elektroniczne

PRZERZUTNIKI: 1. Należą do grupy bloków sekwencyjnych, 2. podstawowe układy pamiętające

Wydział Elektrotechniki, Automatyki, Informatyki i Elektroniki Katedra Elektroniki

Wykład X TRANZYSTOR BIPOLARNY

Systemy i architektura komputerów

PARAMETRY MAŁOSYGNAŁOWE TRANZYSTORÓW BIPOLARNYCH

Instrukcja do ćwiczenia laboratoryjnego nr 5

LABORATORIUM. Technika Cyfrowa. Badanie Bramek Logicznych

A-7. Tranzystor unipolarny JFET i jego zastosowania

PRZEŁĄCZANIE DIOD I TRANZYSTORÓW

LABORATORIUM ELEKTRONIKA I ENERGOELEKTRONIKA BADANIE GENERATORÓW PRZEBIEGÓW PROSTOKĄTNYCH I GENERATORÓW VCO

Lekcja 19. Temat: Wzmacniacze pośrednich częstotliwości.

Bramki TTL i CMOS 7400, 74S00, 74HC00, 74HCT00, 7403, 74132

Podstaw Elektroniki Cyfrowej Wykonał zespół w składzie (nazwiska i imiona): Dzień tygodnia:

CHARAKTERYSTYKI BRAMEK CYFROWYCH TTL

Układy scalone. wstęp

1. Zarys właściwości półprzewodników 2. Zjawiska kontaktowe 3. Diody 4. Tranzystory bipolarne

Cyfrowe Elementy Automatyki. Bramki logiczne, przerzutniki, liczniki, sterowanie wyświetlaczem

ASTOR IC200ALG320 4 wyjścia analogowe prądowe. Rozdzielczość 12 bitów. Kod: B8. 4-kanałowy moduł ALG320 przetwarza sygnały cyfrowe o rozdzielczości 12

Nanoeletronika. Temat projektu: Wysokoomowa i o małej pojemności sonda o dużym paśmie przenoszenia (DC-200MHz lub 1MHz-200MHz). ang.

Wykład VIII TRANZYSTOR BIPOLARNY

ELEMENTY ELEKTRONICZNE TS1C

Prostowniki. Prostownik jednopołówkowy

Systemy Wbudowane. Arduino - rozszerzanie. Podłączanie wyświetlacza LCD. Podłączanie wyświetlacza LCD. Podłączanie wyświetlacza LCD

Rys.1. Układy przełączników tranzystorowych

Wzmacniacze operacyjne

Transkrypt:

Zbudować 2wejściową bramkę (narysować schemat): a) NANDCMOS, b) NORCMOS, napisać jej tabelkę prawdy i wyjaśnić działanie przy pomocy charakterystyk przejściowych użytych tranzystorów.

NOR CMOS Skale integracji (stopnie scalenia) układów scalonych przykłady układów odpowiadających tym skalom (stopniom scalenia). małej skali integracji (dziesiątki tranzystorów; SSI small scale of integration); średniej skali integracji (setki tranzystorów; MSI medium scale of integration); dużej skali integracji (dziesiątki tysięcy tranzystorów; LSI large scale of integration); wielkiej skali integracji (setki tysięcy tranzystorów; VLSI very large scale of integration); ultrawielkiej skali integracji (miliony tranzystorów; ULSI ultra large scale of integration);

gigantycznej skali integracji (setki milionów tranz.; GLSI giant large scale of integration). 3. Definicje i typowe wartości napięć i prądów w standardowej bramce TTL: UIH, IIH, UIL, IIL, UOH, IOH, UOL, IOL. Podać podstawowe parametry układów scalonych CMOS serii 4000 (np. 4007UBP): VDD (napięcie zasilania), tp, UIL, UIH, PD (moc rozpraszana) i porównać je z odpowiednimi parametrami bramki standardowej TTL. TTL (SN7400): IIH = max 40 μa, IIL = max 1,6 mv, IOH = max 0,4 ma, IOL = max 16 mv; CMOS (4000B): PD = 0,001 mw. 4. Współczynniki obciążalności wejścia (ang. fanin ) i obciążalności wyjścia (ang. fanout ) i ile one wynoszą dla bramki TTL i bramki CMOS serii 4000? Charakterystyki przejściowe UO=f(UI) i poboru prądu ze źródła zasilania ICC=f(UI) dla bramek TTL i IDD=f(UI) dla bramek CMOS, marginesy odporności na zakłócenia i sens wprowadzenia takich marginesów. obciążalność wejścia liczba mówiąca, ile razy dane wejście stanowi większe obciążenie niż wejście standardowe (typowo TTL ma 1, lub 2 wejścia, zaś CMOS 4 dla NOR, 6 dla NAND); obciążalnośc wyjścia liczba mówiąca iloma standardowymi wejściami można obciążyć dane wyjście (dla TTL zazwyczaj 10, zaś dla CMOS do 50).

Margines zakłóceń określa dopuszczalną wartość amplitudy sygnału zakłócającego, która nie powoduje jeszcze nieprawidłowej pracy układu. Minimalne gwarantowane wartości to MHmin = MLmin = 0,4 V. W praktyce są większe: MHmin = 2,1 V, zaś MLmin = 1,2 V. 5. Co oznaczają określenia bramka z wyjściem aktywnym (ang. totem pole output ), bramka z otwartym kolektorem (ang. OCoutput, OpenCollector output ) bramka z wyjściem trójstanowym (ang. Tristate output)? Narysować schematy i podać zalety takich wyjść.\ Bramka z wyjściem aktywnym bramka mająca na wyjściu wzmacniacz przeciwsobny. Wyjście wtedy jest utrzymywane w stanie wysokim lub niskim przez włączony tranzystor bipolarny lub polowy tranzystor MOS. Niemal wszystkie układy cyfrowe mają tego typu wyjście (tzn. z obciążeniem aktywnym, w przypadku układów TTL używa się również terminu angielskiego totempole), ponieważ daje ono małą wartość impedancji wyjściowej w obu stanach i większą odporność na zakłócenia niż np. pojedynczy tranzystor z pasywnym

obciążeniem rezystancyjnym. W przypadku układów CMOS rozwiązanie to zapewnia również mniejszą moc zasilania. Bramka z otwartym kolektorem bramka, w której obwodzie wyjściowym nie ma rezystora obciążającego tranzystor wyjściowy. Obciążenie RL jest dołączane na zewnątrz bramki i zapewnia wysoki poziom napięcia wyjściowego, gdy tranzystor T3 jest odcięty. Stosowane są do realizacji połączeń szynowych, tzn. połączeń wielu wyjść układów cyfrowych sterujących wspólnie wejściami innych układów. Wadą tych układów jest duża rezystancja wyjściowa, zwiększająca czas propagacji przy obciążeniu pojemnościowym. Wartość rezystora obciążenia dobierana jest tak by zapewnić wartość napięcia w stanie wysokim 2,4 V oraz 0,4 V dla stanu niskiego.

Bramka z wyjściem trójstanowym układ przeznaczony do realizacji połączeń szynowych (magistrali danych) lecz o znacznie epszych parametrach czasowych niż układy z OC. Charakteryzuje się występowaniem trzeciego stanu, tzn. stanu dużej rezystancji wyjściowej. Dodatkowe wejście OE (output enable) umożliwia przełączanie układu do stanu dużej rezystancji wyjściowej.

6. Co oznaczają symbole: H, L, S, LS, F, AS, ALS występujące w oznaczeniu bramki TTL, np. UCY74S00N, i czym tak oznaczone bramki różnią się od bramki standardowej? Są to odmiany bramki TTL: H (High speed) wersja szybsza od standardowej, ale o większym poborze mocy; L (Low power) wersja o małym poborze mocy, ale wolniejsza od standardowej; S (Schottky) odmiana szybka, której tranzystory zawierają dodatkowoą diodę Shottky'ego włączoną równolegle do złącza kolektor baza i zabezpieczającą tranzystor przed nasyceniem; LS (Low power Schottky) wersja S o znacznie niższym poborze prądu, zbliżonym do standardowej bramki, główna seria układów TTL, stosowana w większości zastosowań; F (Fast) nowoczesna, najszybsza seria TTL; AS (Advanced Schottky) ulepszona seria S, charakteryzuje się jeszcze większą szybkością działania; ALS (Advanced Low power Schottky) unowocześniona seria LS, z mniejszym poborem mocy. Co oznaczają symbole AC, ACT, HC, HCT, C występujące w oznaczeniach układów scalonych, np. 74ACT00. Są to rodzaje bramek CMOS: AC Advanced CMOS, z parametrami między TTL serii S a F; ACT Advanced CMOS Logic (zbliżone szybkością do TTL serii AS); HC High Speed CMOS, szybkość i obciążalność wyjść zbliżona do TTL serii LS; HCT wersja CMOS ściśle odpowiadająca układom TTL serii LS; C podstawowa.

Czym będą różniły się bramki oznaczone: 7400, 74C00, 74AC00, 74ACT00? Będą się różniły: napięciem zasilania, mocą rozpraszaną, czasem propagacji, maksymalną częstotliwością pracy, poborem prądu i szybkością działania. TTL ma większy pobór prądu niż układy wykonane w technologii CMOS, ale układy tego typu są szybsze.