Dariusz Makowski Katedra Mikroelektroniki i Technik Informatycznych tel
|
|
- Błażej Czerwiński
- 7 lat temu
- Przeglądów:
Transkrypt
1 Dariusz Makowski Katedra Mikroelektroniki i Technik Informatycznych tel dmakow@dmcs.pl 1
2 Zakres przedmiotu Systemy mikroprocesorowe, systemy wbudowane Laboratorium Rodzina procesorów ARM Urządzenia peryferyjne Programy wbudowane na przykładzie procesorów ARM Metodyki projektowania systemów wbudowanych Interfejsy w systemach wbudowanych Systemy czasu rzeczywistego 2
3 Od Acorn Computers Ltd. ARM do ARM Ltd. Acorn Firma utworzona w 1990 roku, Powstała z firmy produkującej komputery Acorn Computers, Firma ARM nie produkuje procesorów, Projektuje i sprzedaje licencje projektów tzw. rdzeni (Intellectual Property Cores) procesorów ARM oraz urządzeń peryferyjnych Produkuje narzędzia, płyty prototypowe, narzędzia do debugowania, standardy 3
4 Wybrane firmy produkujące procesory zgodne z architekturą ARM Agilent, AKM, Alcatel, Altera, Atmel, Broadcom, Chip Express, Cirrus Logic, Digital Semiconductor, esilicon, Fujitsu, GEC Plessey, Global UniChip, HP, Hyundai, IBM, Intel, ITRI, LG Semicon, LSI Logic, Lucent, Matsushita, Micrel, Micronas, Mitsubishi, Freescale, NEC, OKI, Philips, Qualcomm, Rockwell, Rohm, Samsung, Samsung, Sanyo, Seagate, Seiko Epson, Sharp, Sony, STMicroelectronics, Symbios Logic, Texas Instruments, Xilinx, Yamaha, Zeevo, ZTEIC,... 4
5 Historia mikroprocesorów ARM 1983 Sophie Wilson and Steve Furber projektują pierwszy procesor RISC w firmie Acorn Computers Limited, Cambridge, ARM = Acorn (Advanced) RISC Machine 1985 prototypowe procesory ARM 1 (wersja architektury v1) 1986 procesory ARM 2 opuszczają fabrykę (32-bit, 26-bit adres, 16 rejestrów 16 bitowych, tranzystorów, wersja architektury v2/v2a, 8 MHz) 1980 Apple Computer i VLSI Technology rozpoczynają współpracę nad kolejną wersja rdzenia procesora ARM 1990 wyłania się nowa firma Advanced RISC Machines Ltd. odpowiedzialna za dalszy rozwój procesorów ARM 1991 pojawia się pierwszy procesor będący wynikiem współpracy z firmą Apple procesor z jądrem ARM 6 (stosowany w jako procesor ARM 610 w Apple Newton PDA, wersja architektury v3, 33 MHz) 1995 firma ARM wprowadza na rynek bardzo udany model procesora z rdzeniem ARM7TDMI (architektura ARMv4T) oraz StrongARM (233 MHz) 2001 firma ARM wprowadza kolejny model procesora z rdzeniem ARM9TDMI (architektura ARMv5TEJ, 220 MHz) 2004 procesor z rdzeniem Cortex M3 (ARMv7-M, 100 MHz) 2008 kolejny model procesora ARM Cordex A8 (architektura ARMv7, 1 GHz) 5
6 ARM Cortex A9 w konfiguracji MPCore Technologia MPCore pozwala na budowę SoC cztery rdzenie procesorów A9 6
7 Procesory z rdzeniem ARM Procesory ARM są szeroko stosowane w systemach wbudowanych i systemach o niskim poborze mocy, ze względu na energooszczędną architekturę Procesor ARM jest jednym z najczęściej stosowanych procesorów na świecie. Jest używany w dyskach twardych, telefonach komórkowych, routerach, kalkulatorach a nawet w zabawkach dziecięcych Obecnie zajmuje ponad 75% rynku 32-bitowych CPU dla systemów wbudowanych Najbardziej udanym projektem ARM był procesor ARM7TDMI szeroko stosowany w telefonach komórkowych Moc obliczeniowa procesorów ARM umożliwia instalacje na tym procesorze systemu operacyjnego, z zaimplementowanymi mechanizmami wielowątkowości, z możliwością wykorzystania zawartego w systemie stosu TCP/IP, systemu plików (np. FAT32). Systemy operacje: dystrybucje embedded Linuk (Embedded Debian, Embedded Ubuntu), Windows CE, Symbian, NUTOS (Ethernut),... 7
8 Zastosowanie procesorów ARM 8
9 Porównanie wybranych procesorów ARM Architecture Version ARM6 ARMv3 ARM7 ARMv3 ARM7TDMI ARMv5TEJ StrongARM ARMv4 Family ARM8 ARMv4 ARM9TDMI ARM9E ARM10E XScale ARM11 ARMv4T ARMv5TEJ ARMv5TE ARMv5TE ARMv6 Cortex ARMv7-A Core Feature ARM610 ARM7500FE ARM7EJ-S SA-110 Cache, no coprocessor Integrated SoC. "FE" Added FPA and EDO memory controller. Jazelle DBX, Enhanced DSP instructions, 5-stage pipeline 5-stage pipeline, MMU 5-stage pipeline, static branch prediction, double-bandwidth ARM810[7] memory ARM920T 5-stage pipeline ARM926EJ-S Jazelle DBX, Enhanced DSP instructions ARM1020E VFP, 6-stage pipeline, Enhanced DSP instructions PXA27x MMX and SSE instruction set, four MACs, ARM1136J(F)-S SIMD, Jazelle DBX, VFP, 8-stage pipeline Application profile, VFP, NEON, Jazel le RCT, Thumb-2, 13-stage Cortex-A8 superscalar pipeline Cache (I/D)/MMU Typical MHz 4K unified 4 KB unified 8 KB 16 KB/16 KB, MMU MHz MHz MHz MHz 8 KB unified, MMU 1.0 DMIPS/MHz 16 KB/16 KB, MMU variable, TCMs, MMU 32 KB/32 KB, MMU 32 Kb/32 Kb, MMU variable, MMU variable (L1+L2), MMU+TrustZone MHz MHz MHz MHz MHz >1000 MIPS@ 600 M-1 GHz 9
10 Input-Output ports of AMR processor based on ATMEL ARM AT91SAM
11 11
12 Documentation for AT91SAM9263 Microcontroller 12
13 Documentation for AT91SAM9263 I/O Ports Źródło: ATMEL, doc6249.pdf, strona
14 Block Diagram of 32-bits I/O Port Advanced Peripheral Bus 14
15 Power Consumption vs Clock Signal 15
16 Control Registers for I/O ports 16
17 Memory Map 17
18 Documentation as Source of Registers' Information 18
19 Digital Signal Digital Signal can be characterised with: f frequency (period), A amplitude. Digital circuits can be triggered with: Change of signal level (lower or higher than signal threshold level), Change of signal slope (transaction of digital signal from '0' to '1' or from '1' to '0'). 19
20 Moduł portów I/O (2) Port I/O PIO_OER Output Enable Register PIO_ODR Output Disable Register PIO_OSR Output Status Register PIO_ODR = 1 D Q PIO_OER PIO_OSR Clk Clk PORTnP read status of I/O port 20
21 Simplified Block Diagram of I/O Port PIO_ODR = 1 Port I/O PIO_ODSR (Output Data Status Reg.) PIO_CODR (clear) D Q PIO_SODR (set) D Q PIO_OER PIO_OSR Clk Clk PIO_OER Output Enable Register Clk PIO_ODR Output Disable Register PIO_OSR Output Status Register PIO_PDSR (Pin Data Status Register) 21
22 I/O Port How to Control Output? Output Enable Reg. Pull-Up Enable Reg. 100 k Periph. A status Reg. PIO Enable Reg. Multi-driver Enable Reg. (OpenDrain) Set Output Data Reg. 22
23 I/O How to Read Input? Pin Data Status Reg. Interrupt Status Reg. Input Filter Diss. Reg. Interrupt Enable Reg. Interrupt Mask Reg. 23
24 Odczyt stanu przełącznika Interrupt Polling loop IRQ Sygnał asynchroniczny 24
25 Zarządzanie sygnałem zegarowym urządzeń peryferyjnych PMC Peripheral Clock Enable Register Register Name:PMC_PCER Address: 0xFFFFFC10 write_register(pmc_pcer,0x ); // Peripheral clocks 4 and 8 are enabled. write_register(pmc_pcdr,0x ); // Peripheral clock 4 is disabled. 25
26 Rejestry odwzorowane w strukturze (1) Deklaracja nowego typu danych tworzy szablon układu rejestrów procesora w pamięci. Rejestrom zostają przypisane nazwy symboliczne. Utworzono nowy typ danych AT91S_PIO oraz wskaźnik *AT91PS_PIO na ten typ. Brak informacji o dostępie do rejestrów (R/W) oraz wartości rejestrów po resecie. W celu uzupełnienia brakujących informacji można umieścić dodatkowe komentarze. typedef struct _AT91S_PIO { /* Register name R/W Reset val. Offset AT91_REG PIO_PER; // PIO Enable Register W - 0x00 AT91_REG PIO_PDR; // PIO Disable Register W - 0x04 AT91_REG PIO_PSR; // PIO Status Register R 0x0 0x08 AT91_REG Reserved0[1]; // AT91_REG PIO_OER; // Output Enable Register W - 0x10 AT91_REG PIO_ODR; // Output Disable Register W - 0x14 AT91_REG PIO_OSR; // Output Status Register W - 0x18 } /* blok rejestrów portów I/O PIOA...PIOE */ #define AT91C_BASE_PIOA (AT91PS_PIO) 0xFFFFF200 // (PIOA) Base Address /* maska zerowego bitu portu PA */ #define AT91C_PIO_PA0 (1 << 0) // Pin Controlled by PA0 Jak ustawić bity 0 i 19 rejestru PIO_PER? 26
27 Rejestry odwzorowane w strukturze (2) // Struktura opisująca rejestry portów IO procesora ARM typedef volatile unsigned int AT91_REG; // Hardware register definition typedef struct _AT91S_PIO { AT91_REG PIO_PER; // PIO Enable Register, 32-bit register AT91_REG PIO_PDR; // PIO Disable Register AT91_REG PIO_PSR; // PIO Status Register AT91_REG Reserved0[1]; // 32-bit filler AT91_REG PIO_OER; // Output Enable Register AT91_REG PIO_ODR; // Output Disable Register AT91_REG PIO_OSR; // Output Status Register AT91_REG Reserved1[1]; // 32-bit filler AT91_REG PIO_IFER; // Input Filter Enable Register AT91_REG PIO_IFDR; // Input Filter Disable Register AT91_REG PIO_IFSR; // Input Filter Status Register AT91_REG Reserved2[1]; // 32-bit filler AT91_REG PIO_SODR; // Set Output Data Register AT91_REG PIO_CODR; // Clear Output Data Register AT91_REG PIO_ODSR; // Output Data Status Register } AT91S_PIO, *AT91PS_PIO; 27
28 Odwołanie do rejestrów Zapis do rejestru AT91PS_PIO->PIO_OER = 0x5; Odczyt danej z rejestru volatile unsigned int ReadData; ReadData = AT91PS_PIO->PIO_OSR; Operacje bitowe AT91C_BASE_PIOA->PIO_PER = (AT91C_PIO_PA0 AT91C_PIO_PA19); AT91C_BASE_PIOA->PIO_PDR = (AT91C_PIO_PA0 AT91C_PIO_PA19); AT91C_BASE_PIOA->PIO_ODSR ^= (AT91C_PIO_PA0 AT91C_PIO_PA19); 28
29 Definicja rejestrów pliki nagłówkowe #ifndef _PROJECT_H /* */ /* LEDs Definition */ /* */ #define _PROJECT_H /* * Include your AT91 Library files and specific * compiler definitions */ #include "AT91SAM9263-EK.h" #include "AT91SAM9263.h" #endif // _PROJECT_H #define AT91B_LED1 AT91C_PIO_PB8 /* DS1 */ #define AT91B_LED2 AT91C_PIO_PC29 /* DS2 */ #define AT91B_NB_LEB 2 #define AT91D_BASE_PIO_LED1 (AT91C_BASE_PIOB) #define AT91D_BASE_PIO_LED2 (AT91C_BASE_PIOC) #define AT91D_ID_PIO_LED1 (AT91C_ID_PIOB) #define AT91D_ID_PIO_LED2 (AT91C_ID_PIOC) /* */ /* Push Button Definition */ /* */ #define AT91B_BP1 AT91C_PIO_PC5 // Left click #define AT91B_BP2 AT91C_PIO_PC4 // Right click #define AT91D_BASE_PIO_BP AT91C_BASE_PIOC #define AT91D_ID_PIO_BP AT91C_ID_PIOCDE 29
30 Płyta uruchomieniowa MSC diody LED, klawiatura #define AT91B_LED1 AT91C_PIO_PB8 /* DS1 */ #define AT91B_LED2 AT91C_PIO_PC29 /* DS2 */ #define AT91B_BP1 AT91C_PIO_PC5 // Left click #define AT91B_BP2 AT91C_PIO_PC4 // Right clic 30
31 Układy do odmierzania czasu timery procesora 31
32 Timery Timer urządzenie peryferyjne procesora przeznaczone do odmierzania określonych przedziałów czasu (zliczania elementarnych cykli zegarowych). Po odmierzeniu wymaganego okresu czasu timer zwykle generuje przerwanie. Timery wykorzystywane są do odmierzania czasu systemowego, przełączania wątków, generacji opóźnień. Przykłady układów służących do odmierzania czasu: Timer PIT (ang. Periodic Interval Timer, Programmable Interrupt Timer), Timer Czasu Rzeczywistego RTT (ang. Real-Time Timer), Timer PWM (ang. Pulse Width Modulation), Timer uniwersalny TC (ang. Timer Counter), Timer Watch-dog WDT. 32
33 Moduł timera PIT (Periodic Interval Timer) 33
34 Schemat blokowy timera PIT Licznik bieżący Licznik pomocniczy 34
35 Automatyczne przeładowanie timera 0xFFFFF 0x00000 PITS=1 Okres generowanych przerwań: ((PIV_VALUE+1)*16) / Clk) Clk = 100 MHz, PIV = 0x1000 => tpit = 650 us 35
36 Przebiegi obrazujące pracę timera PIT 36
37 Rejestry timera PIT typedef struct S_PIT { /* AT91_REG PIT_MR; Register name R/W Reset val. Offset // PIT Mode Register R/W 0x000F.FFFF 0x00 AT91_REG PIT_SR; // PIT Status Register R 0x x04 AT91_REG PIT_PIVR; // PIT Per. Int. Val. Reg. R 0x x08 AT91_REG PIT_PIIR; // PIT Per. Int. Image Reg. R 0x x0C } S_PIT, *PS_PIT; /* blok rejestrów portów I/O PIOA...PIOE */ #define PIT ((PS_PIT) 0xFFFFFD30) // (PIT) Base Address 37
38 Rejestry timera PIT PIT_MR PITIEN PITEN PIV 0 19 PIT_SR PITS 1 0 PIT_PIVR/PIT_PIIR PICNT 31 CPIV
39 Kontroler przerwań AIC (Advanced Interrupt Controller) 39
40 Obsługa sytuacji wyjątkowych 40
41 Wyjątki Wyjątek (ang. exception) mechanizm kontroli przepływu danych występujący w mikroprocesorach oraz we współczesnych językach programowania służący do obsługi zdarzeń wyjątkowych, a w szczególności sytuacji błędnych. Szczególnym przypadkiem wyjątku jest przerwanie. Wyjątki dzielimy na: przerwania (ang. interrupts), niepowodzenia (ang. fault), błędy nienaprawialne (ang. abort), pułapki (ang. trap). Procesory ARM obsługują dwa rodzaje przerwań: FIQ (Fast interrupt) przerwania z szybką obsługą, IRQ (Interrupt) przerwania normalne. 41
42 Przerwania Przerwanie (ang. interrupt) lub żądanie przerwania (IRQ Interrupt ReQuest) sygnał powodujący zmianę przepływu sterowania, niezależnie od aktualnie wykonywanego programu. Pojawienie się przerwania powoduje wstrzymanie aktualnie wykonywanego programu i wykonanie przez procesor kodu procedury obsługi przerwania, uchwytu przerwania (ang. interrupt handler). W procesorach ARM wystąpienie przerwania powoduje ustawienie flagi w rejestrze statusowym sygnalizującej żądanie obsługi przerwania. Jeżeli system przerwań jest aktywny (rdzeń procesora) oraz dane przerwanie nie jest zamaskowane (sterownik przerwań) następuje przyjęcie przerwania przez procesor - skok do programu obsługującego przerwanie. Przykłady przerwań: odebranie lub zakończenie transmisji danej przez port szeregowy, zmiana stanu wyprowadzenia portu procesora. Stan urządzenia można sprawdzać programowo, jednak wymaga to ciągłego sprawdzania stanu rejestru statusowego. Taka operacja nazywana jest odpytywaniem (ang. poolling). Powoduje to znaczne obciążenie procesora, np. transmisja jednego znaku zajmuje ok. 100 us (procesor może w tym czasie wykonać kilka tysiące operacji). 42
43 Rejestr statusowy SPSR procesora ARM N Z C V Q 23 J U n d e f i n e d f Wskaźniki stanu s I F T x Przerwania mode c V przepełnie podczas operacji ALU (overflow) I=1 C przeniesienie/pożyczka podczas operacji ALU F=1 Przerwania FIQ wyłączone Z ujemny wynik podczas operacji ALU N ujemny wynik operacji ALU lub mniejszy niż Wskaźniki dostępne jedynie dla architektury 5TE/J J Procesor w trybie Jazelle Przerwania IRQ wyłączone Wskaźniki dostępne dla arch. xt T=0 Tryb pracy ARM T=1 Tryb pracy Thumb Tryb pracy procesora Definiują jeden z 7 trybów operacyjnych rdzenia procesora Q Sticky Overflow wskaźnik nasycenia podczas operacji ALU (QADD, QDADD, QSUB or QDSUB, lub rezultat operacji SMLAxy or SMLAWx przekracza 32-bity) 43
44 Obsługa sytuacji wyjątkowych Wykonanie niedozwolonej operacji przez procesor w danym stanie uprzywilejowania powoduje wygenerowanie wyjątku. Obsługa wyjątku obejmuje wszystkie operacje od momentu wykrycia błędu do pobrania pierwszej instrukcji obsługującej sytuację wyjątkową. 1. a) Wykonanie kopii CPSR SPSR oraz PC (r15) Link Register (r14), b) Przejście do trybu ARM (z trybu Thumb lub Jazelle), c) Przejście do trybu obsługi przerwań (FIQ/IRQ) lub wyjątków, d) Ustawienie maski IRQ na poziomie zgłaszanego przerwania (lub wyłączenie przerwań). e) Przełączenie banku rejestrów, f) Uaktywnienie rejestru SPSR Określenie wektora obsługiwanego wyjątku (przerwania). Obliczenie adresu pierwszej instrukcji procedury obsługującej dany wyjątek (przerwanie). 44
45 Powrót z obsługi sytuacji wyjątkowych 1. a) Odtworzenie rejestru CPSR (r15), b) PC (Link Register r14), c) Powrót do wykonywanego rozkazu. 0x1C Tablica wektorów przerwań umieszczona po resecie pod adresem 0x0. Tablice można przesunąć pod adres 0xFFFF.0000 (ARM 7/9/10). 0x18 FIQ IRQ 0x10 (Reserved) Data Abort 0x0C Prefetch Abort 0x08 Software Interrupt 0x04 Undefined Instruction 0x00 Reset 0x14 Fragment pamięci 45
46 Struktura stosu (1) Stos (ang. stack lub LIFO Last-In, First-Out) - liniowa struktura danych, w której dane odkładane są na wierzch stosu i z wierzchołka stosu są zdejmowane. Ideę stosu danych można zilustrować jako stos położonych jedna na drugiej książek nowy egzemplarz kładzie się na wierzch stosu i z wierzchu stosu zdejmuje się kolejne egzemplarze. Elementy stosu poniżej wierzchołka stosu można wyłącznie obejrzeć, aby je ściągnąć, trzeba najpierw po kolei ściągnąć to, co jest nad nimi FIFO (ang. First In, First Out) - przeciwieństwem stosu LIFO jest kolejka, bufor typu FIFO (pierwszy na wejściu, pierwszy na wyjściu), w którym dane obsługiwane są w takiej kolejności, w jakiej zostały dostarczone (jak w kolejce do kasy) 46
47 Struktura stosu odłożenie danej na stos rejestr R13 - wskaźnik stosu 0x pole wolne SP = R13 Zawartość rejestrów R1,R2,R3,R7-R9 pole wolne Ostatnio odłożona dana 0x SP = R13 n-1 STMDB SP!, {lista rejestrów} zmniejszenie SP o 24, odłożenie zawartości rejestrów na STMDB SP!, {R1,R2,R3,R7-R9} stos, 47
48 Konfiguracja portów I/O procesora #define AT91C_PIO_PB8 (1 << 8) #define AT91C_BASE_PIOB (AT91PS_PIO) 0xFFFFF400 // Pin Controlled by PB8 // (PIOB) Base Address Konfiguracja Portu w tryb wejścia: /* Enable the periph clock for the PIO controller, This is mandatory when PIO are configured as input */ AT91C_BASE_PMC->PMC_PCER = (1 << AT91C_ID_PIOCDE ); // peripheral clock enable register (port C, D, E) /* Set the PIO line in input */ AT91C_BASE_PIOD->PIO_ODR = 0x F; // 1 Set direction of the pin to input /* Set the PIO controller in PIO mode instead of peripheral mode */ AT91C_BASE_PIOD->PIO_PER = AT91C_PIO_PB8; // 1 Enable PIO to control the pin Konfiguracja Portu w tryb wyjścia: /* Configure the pin in output */ AT91C_BASE_PIOB->PIO_OER = AT91C_PIO_PB8 ; /* Set the PIO controller in PIO mode instead of peripheral mode */ AT91C_BASE_PIOD->PIO_PER = 0xFFFF.FFFF; // 1 Enable PIO to control the pin AT91C_BASE_PIOE->PIO_PER = AT91C_PIO_PB31; /* Disable pull-up */ AT91C_BASE_PIOA->PIO_PPUDR = 0xFFFF.0000; // 1 Disable the PIO pull-up resistor 48
49 Struktura stosu zdjęcie danej ze stosu rejestr R13 - wskaźnik stosu 0x pole wolne SP = R13 Zawartość rejestrów R1,R2,R3,R7-R9 pole wolne Ostatnio odłożona dana 0x LDMIA LDMIA SP = R13 n-1 SP!, {lista rejestrów} zwiększenie SP o 24, odłożenie zawartości rejestrów na SP!, {R1,R2,R3,R7-R9} stos, 49
50 Schemat blokowy sterownika przerwań procesora ARM Obsługa przerwań wektorowych, Obsługa do 32 przerwań zewnętrznych i wewnętrznych, Możliwość maskowania dowolnego przerwania, Obsługa przerwań nirq i szybkich nfir (ang. Fast Interrupt Request), 8 poziomów priorytetów (0- najniższy, 7- najwyższy), Obsługa przerwań wyzwalanych poziomem lub zboczem. 50
51 Schemat blokowy sterownika przerwań procesora ARM Sterownik przerwań wykorzystuje zegar systemowy. Zegar doprowadzany jest przez cały czas pracy procesora (nie ma możliwości odcięcia zegara). Przerwania mogą zostać wykorzystane do wyprowadzenia procesora ze stanu uśpienia (Idle mode). Przerwanie o numerze 0 (FIQ) jest zawsze przerwaniem typu FIQ. Przerwanie o numerze 1 (SYS) sumą logiczną przerwań od urządzeń peryferyjnych procesora. W procedurze obsługi przerwania należy określić urządzenie/a zgłaszające przerwanie/a. Przerwania o numerach 2-31 (PID2-PID31) mogą zostać dołączone do urządzeń peryferyjnych (użytkownika) lub portów I/O. Sterownik obsługuje przerwania wyzwalane poziomem lub zboczem sygnału. 51
52 Przerwania współdzielone Blok urządzeń systemowy (AT91C_ID_SYS) dysponuje jednym, wspólnym przerwaniem SYS (ang. shared interrupt) o numerze ID=1, które obejmuje następujące urządzenia: timery PIT, RTT, WDT, interfejs diagnostyczny DBGU, Sterownik DMA PMC, Układ zerowania procesora RSTC, Sterownik pamięci MC. W procedurze obsługi przerwania SYS należy sprawdzić kolejno stan wszystkich urządzeń, czy występują przerwania odmaskowane. Jeżeli przerwanie jest aktywne należy sprawdzić flagę sygnalizującą przerwanie w rejestrze statusu danego urządzenia. Jeżeli flaga jest ustawiona należy wykonać program związany z obsługą przerwania od danego urządzenia. 52
53 Szczególowy schemat blokowy sterownika AIC 53
54 Przerwania wewnętrzne Maska przerwań AIC_IECR/IDCR (status AIC_IMR), Wyczyszczenie flagi przerwania podczas odczytu rejestru AIC_IVR (przerwania FIQ AIC_FVR), Status przerwań dostępny w rejestrze AIC_IPR 54
55 Przerwania zewnętrzne Możliwość wyboru zbocza opadającego/narastającego lub poziomu niskiego/wysokiego do generacji przerwań. 55
56 Definicja numerów urządzeń peryferyjnych // ***************************************************************************** // PERIPHERAL ID DEFINITIONS FOR AT91SAM9263 // ***************************************************************************** #define AT91C_ID_FIQ #define AT91C_ID_SYS ( 0) // Advanced Interrupt Controller (FIQ) ( 1) // System Controller #define AT91C_ID_PIOA ( 2) // Parallel IO Controller A #define AT91C_ID_PIOB ( 3) // Parallel IO Controller B #define AT91C_ID_PIOCDE ( 4) // Parallel IO Controller C, Parallel IO Controller D, Parallel IO Controller E #define AT91C_ID_US0 ( 7) // USART 0 #define AT91C_ID_US1 ( 8) // USART 1 #define AT91C_ID_US2 ( 9) // USART 2 #define AT91C_ID_MCI0 (10) // Multimedia Card Interface 0 #define AT91C_ID_MCI1 (11) // Multimedia Card Interface 1 #define AT91C_ID_CAN (12) // CAN Controller #define AT91C_ID_TWI (13) // Two-Wire Interface #define AT91C_ID_SPI0 (14) // Serial Peripheral Interface ID=0, ID=30-31 przerwania zewnętrzne, pozostałe to przerwania wewnętrzne. 56
57 Rejestry sterownika przerwań (1) 57
58 Rejestry sterownika przerwań typedef struct _AT91S_AIC { AT91_REG AIC_SMR[32]; AT91_REG AIC_SVR[32]; AT91_REG AIC_IVR; AT91_REG AIC_FVR; AT91_REG AIC_ISR; AT91_REG AIC_IPR; AT91_REG AIC_IMR; AT91_REG AIC_CISR;... // Source Mode Register // Source Vector Register // IRQ Vector Register // FIQ Vector Register // Interrupt Status Register // Interrupt Pending Register // Interrupt Mask Register // Core Interrupt Status Register } AT91S_AIC, *AT91PS_AIC; #define AT91C_BASE_AIC Base Address (AT91_CAST(AT91PS_AIC) 0xFFFFF000) // (AIC) 58
59 Rejestry sterownika przerwań (2) AIC_SMR[32]; // Source Mode Register konfiguracja poziomu oraz sposobu wyzwalania AIC_SVR[32]; // Source Vector Register handlery obsługujące przerwania AIC_IVR; // IRQ Vector Register adres handlera na obsługiwanego przerwania AIC_FVR; // FIQ Vector Register adres handlera na obsługiwanego przerwania AIC_ISR; // Interrupt Status Register numer obsługiwanego przerwania AIC_IPR; // Interrupt Pending Register rejestr z flagami oczękujących przerwań 0-31 AIC_IMR; // Interrupt Mask Register rejestr z maskami przerwań 0-31 AIC_CISR; // Core Interrupt Status Register stan przerwań rdzenia IRQ/FIQ AIC_IECR; // Interrupt Enable Command Register rejestr uaktywniający przerwania AIC_IDCR; // Interrupt Disable Command Register rejestr wyłączający przerwania AIC_ICCR; // Interrupt Clear Command Register rejestr ustawiający flagi przerwań AIC_ISCR; // Interrupt Set Command Register rejestr kasujący flagi przerwań AIC_EOICR; // End of Interrupt Command Register koniec obsługi przerwania AIC_SPU; // Spurious Vector Register handler do przerwania fałszywego 59
60 Procedura obsługująca przerwanie od timera PIT i klawiatury Ustawienie adresu funkcji (handlera) obsługującego przerwanie (adres 32-bitowy) AT91C_BASE_AIC->AIC_SVR[AT91C_ID_SYS] = (unsigned long) TIMER_handler; Procedura obsługi przerwania od timera void TIMER_handler (void) { Odczyt rejestru statutowego PITC_PISR jeżeli flaga od timera INT_ENABLE jest ustawiona (rejestr PITC_PIMR) to odczyt rejestru PITC_PIVR - skasowanie flagi przerwania jeżeli nie to inne urządzenie peryferyjne zgłosiło przerwanie odpowiednia reakcja } Procedura obsługi przerwania od klawiatury void BUTTON_handler (void) { Odczyt rejestru statutowego PIO_ISR - skasowanie flagi przerwania jeżeli flaga na odpowiednim bicie rejestru PIO_ISR jest ustawiona to oznacza to wciśnięcie przycisku } 60
61 Konfiguracja przerwań od klawiatury Przyciski dołączone są do portu C przerwania generowane przez układy wejściowe portu C/D/E (maska AT91C_ID_PIOCDE) Konfiguracja przerwań od portów C/D/E: 1. Konfiguracja portów procesora jako porty wejściowe (przycisk lewy i prawy) 2. Wyłączenie przerwań generowanych przez porty C/D/E (rejestr AIC_IDCR, AT91C_ID_PIOCDE) 3. Ustawienie wskaźnika do procedury obsługującej przerwanie dla portów C/D/E w tablicy wektorów SVR (AIC_SVR[AT91C_ID_PIOCDE]) 4. Konfiguracja poziomu i metody wyzwalania przerwania (rejestr AIC_SMR, wyzwalanie wysokim poziomem AT91C_AIC_SRCTYPE_EXT_HIGH_LEVEL oraz priorytet AT91C_AIC_PRIOR_HIGHEST) 5. Wyczyszczenie flagi przerwania portów C/D/E (rejestr AIC_ICCR) 6. Włącznie przerwań dla obu przycisków (rejestr PIO_IER) 7. Włączenie przerwania od portów C/D/E (AIC_IECR) 8. Włączenie portu IO 61
62 Konfiguracja przrwań od Timera PIT Timer PIT generuje przerwania o numerze 1 przerwania od urządzeń peryferyjnych (System Controller, maska AT91C_ID_SYS) Konfiguracja przerwań od Timera PIT 1. Konfiguracja okresu timera, np. 5 ms 2. Wyłączenie przerwania od Timera PIT na czas konfiguracji (AIC_IDCR, przerwanie nr 1 urządzenia peryferyjne procesora, stała AT91C_ID_SYS) 3. Ustawienie wskaźnika do procedury obsługującej przerwanie dla urządzeń peryferyjnych w tablicy wektorów AIC_SVR (AIC_SVR[AT91C_ID_SYS]) 4. Konfiguracja poziomu i metody wyzwalania przerwania (rejestr AIC_SMR, wyzwalanie AT91C_AIC_SRCTYPE_INT_LEVEL_SENSITIVE, dowolny poziom, np. AT91C_AIC_PRIOR_LOWEST) 5. Wyczyszczenie flagi przerwania urządzeń peryferyjnych (rejestr AIC_ICCR) 6. Włącznie przerwania urządzeń peryferyjnych AT91C_ID_SYS (rejestr AIC_IECR) 7. Włączenie przerwania od Timera (AT91C_PITC_PITIEN) 8. Włączenie Timera PIT (AT91C_PITC_PITEN) 9. Wyzerowanie tzw. licznika lokalnego Timera (zmienna Local_Counter) 62
63 Funkcje obsługujące przerwania w języku C (1) Deklaracja procedur obsługujących przerwania (kompilator GCC) wymaga użycia dyrektywy preprocesora attribute ((interrupt("irq"))); void INTButton_handler() attribute ((interrupt("irq"))); void INTPIT_handler() attribute ((interrupt("irq"))); void Soft_Interrupt_handler() attribute ((interrupt("swi"))); void Abort_Exception_handler() attribute ((interrupt("abort"))); void Undef_Exception_handler() attribute ((interrupt("undef"))); Funkcja obsługująca przerwanie nie różni się od klaszycznej funkcji w języku C void INTButton_handler() { // standard C function } Podczas pisania programów na laboratorium nie należy używać atrybutu attribute ((interrupt("irq"))) przerwania zagnieżdzone obsługiwane są przez funkcję umieszczoną w pliku startowym (startup.s). 63
64 Funkcje obsługujące przerwania w języku C (2).size Open_INTButtons,.-Open_INTButtons.size Open_INTButtons,.-Open_INTButtons.align 2.align 2.global INTButton_handler.global INTButton_handler INTButton_handler:.type INTButton_handler, Interrupt Service Routine. args = 0, pretend = 0, frame = args = 0, pretend = 0, frame = frame_needed = 1, uses_anonymous_args = frame_needed = 1, uses_anonymous_args = 0 str ip, [sp, #-4]! // store R12 mov ip, sp // move sp to ip stmfd sp!, {r1, r2, r3, fp, ip, lr, pc} mov ip, sp stmfd // store R12 sp!, {fp, ip, lr, pc} sub fp, ip, #4 // allocate dataframe sub fp, ip, #4 // allocate dataframe sub sp, sp, #8 // on stack for local sub sp, sp, #8 // on stack for local // data // data Właściwy program obsługujący przerwanie Właściwy program obsługujący przerwanie sub sub sp, fp, #24 // rem. frame from st ldmfd sp, {r1, r2, r3, fp, sp, lr} ldmfd sp!, {ip} subs pc, lr, #4 // recover R12 sp, fp, #12 ldmfd // rem. frame from stac sp, {fp, sp, pc} // recover registers // and return from // return from INT // function 64
65 W dniu wykład z Systemów wbudownych jest odwołany. 65
66 Rdzeń procesora ARM 66
67 Architektura ARM (1) Rdzeń procesora ARM procesor zgodny z architekturą ARM zaprokjektowany w języku opisu sprzętu (najczęściej VHDL lub Verilog) dostarczony jako makrokomórka (ang. macro-cell) lub IP (ang. Intellectual Property). Cechy rdzeni procesorów ARM: Przeznaczony do dalszej rozbudowy procesory, SoC 32-bitowy procesor zgodny z architekturą RISC Zoptymalizowany pod względem niskiego poboru mocy Różne tryby pracy: 32-bitowe instrukcje ARM 16-bitowe instrukcje Thumb Instrukcje języka Java - Jazelle DBX Praca w trybie Big lub Little Endian Szybka obsługa przerwań (FIR Fast Interrupt Response), aplikacje czasu rzeczywistego Pamięć wirtualna Lista wydajnych instrukcji (zoptymalizowane na podstawie architektury RISC oraz CISC) Sprzętowe wsparcie dla języków wyższego poziomu 67
68 Architektura ARM (2) Nomenklatura: ARM {x} {y} {z} {T} {D} {M} {I} {E} {J} {F} {S} x rodzina rdzenia y zarządzanie pamięcia/ochrona pamięci (opcjonalnie) z pamięć cache (opcjonalnie) T Thumb, rdzeń może wykonywać 16-bitowe rozkazy D Debug, rdzeń wyposażony w moduł JTAG umożliwiający debugowanie M Multiplier, wyposażony w sprzętowy układ mnożący (32x32 = 64 bit) I ICE, moduł pozwalający na debugowanie w układzie (ang. In-Circuit Emulator, breakpoints) E Enhanced DSP instructions, instrukcje przydatne podczas przetwarzania sygnałów J Jazelle, F Floating-point, moduł wspomagający obliczenia zmiennoprzecinkowe S Synhesizible version, wersja sytezowalna dostępne kody źródłowe dla narzędzi EDA Przykłady: ARM7TDMI ARM9TDMI-EJ-S 68
69 Architektura ARM (3) Wersja 1, v1 podstawowe operacje arytmetyczno/logiczne, programowe przerwania, 8 i 32 bitowe operacje na danych, 26-bitowy adres Wersja 2, v2 jednostka mnożąca oraz mnóż i sumuj (MAC), dostępny koprocesor, opercje służace do synchronizacji wątków, 26-bitowy adres Wersja 3, v3 nowe rejestry CPSR, SPSR, MRS, MSR, dostępne dostatkowe tryby pracy Abort i Undef, 32-bitowy adres 69
70 Architektura ARM (4) Wersja 4, v4 pierwsza oficjalnie zatwierdzona architektura w prowadzono 16-bitowe operacje na danych tryb pracy THUMB dodatkowy uprzywilejowany tryb pracy procesora (privileged mode) możliwość inkrementacji PC o podwójne słowo (64 bit) Wersja 5, v5 ulepszona współpraca procesora pomiędzy trybami ARM/THUMB, możliwość zmiany trybu procesora w czasie wykonywania programu dodana instrukcja CLZ możliwość użycia programowych pułapek wsparcie dla pracy wieloprocesorowej Wersja 6, v6 ulepszona jednostka zarządzania pamięcia MMU (Management Memory Unit) sprzętowe wsparcie dla przetwarzania dźwięku i obrazu (FFT, MPEG4, SIMD, etc...) ulepszona obsługa wyjątków (nowa flaga w rejestrze PSR) 70
71 Rozkazy procesora ARM Z punktu widzenia wykonywanych instrukcji procesor ARM może pracować w jednym z następujących trybów: ARM definiuje 32-bitowe instrukcje (kod programu musi być wyrównany do granicy 4 bajtów), Thumb, Thumb-2 definiuje zestaw 16-bitowych instrukcji zoptymalizowanych pod kątem (kod programu musi być wyrównany do granicy 2 bajtów, wszystkie rejestry pracują w trybie 32 bitowym), Jazelle v1 tryb pozwalający na bezpośrednie wykonywanie instrakcji zgodnych ze specyfikacją języka Java (bez użycia maszyny wirtualnej JVM, 1000 Caffeine 200MHz) 71
72 Wsparcie dla języka Java Oznaczenie rdzenia procesora z literą 'J' Dynamiczne podmiana rejestrów oraz stosu Sprzętowa realizacja dekodera instrukcji nie maszyna wirtualna 72
73 Model programowy rejestry procesora Procesor ARM posiada łącznie 37 rejestrów (wszystkie są 32 bitowe): PC (r15) licznik programu (Program Counter) CPSR rejestr statusowy, obecny status (Current Program Status Register) SPSR rejestr statusowy, dostępne w różnych trybach uprzywilejowania (Saved Program Status Register) LR (r14) rejestr powrotu (Link Register), wykorzystywany podczas tworzenia ramki stosu (intrukcje skoku do funkcji) SP (r13) zwykle używany jako wskaźnik stosu (Stack Pointer) r0 - r12 rejestry ogólnego przeznaczenia Uwaga : Nie wszystkie rejestry są dostępne w różnych trybach uprzywilejowania procesora 73
74 Rejestr statusowy SPSR N Z C V Q 23 J U n d e f i n e d f Wskaźniki stanu s I F T x Przerwania mode c V przepełnie podaczas operacji ALU (overflow) I=1 C przeniesienie/pożyczka podczas operacji ALU F=1 Przerwania FIQ wyłączone Z ujemny wynik podczas operacji ALU N ujemny wynik operacji ALU lub mniejszy niż Wskaźniki dostępne jedynie dla architektury 5TE/J Przerwania IRQ wyłączone Wskaźniki dostępne dla arch. xt T=0 Tryb pracy ARM T=1 Tryb pracy Thumb Tryb pracy procesora Definiują jeden z 7 trybów J Procesor w trybie Jazelle Q Sticky Overflow wskaźnik nasycenia podczas operacji ALU (QADD, QDADD, QSUB or QDSUB, lub rezultat operacji SMLAxy or SMLAWx przekracza 32-bity) 74
75 Model programowy dostępne tryby pracy procesora Tryb pracy procesora (operating mode) - określa jakie zasoby procesora są dostępne, np. dostępne rejestry, obszary pamięci, urządzenia peryferyjne. Procesory ARM mogą pracować w jednym z siedmiu trybów pracy: User tryb użytkownika (nieuprzywilejowany) przeznaczony do wykonywania programów użytkownika, FIQ tryb obsługujący przerwania i wyjątki o wysokich priorytetach (szybki) IRQ obsługa przerwań z niskim prirytetem (low/normal priority) Supervisor tryb pracy superużytkownika, dostęp do wszystkich zasobów procesora (dostępny po resecie lub przerwanie programowe) Abort obsługa wyjątków związanych z pamięcią (memory access violations) Undef obsługa nieznanych/błędnych rozkazów System tryb pracy superużytkownika, dostęp do rejestrów takich jak w trybie User jednak możliwy dostęp do różnych obszarów pamięci 75
76 Model programowy rejestry dostępne w trybie User oraz System Current Visible Registers User Mode r0 r1 r2 r3 r4 r5 r6 r7 r8 r9 r10 r11 r12 r15 (pc) Banked out Registers FIQ IRQ SVC Undef Abort r8 r9 r10 r11 r12 spsr spsr spsr spsr spsr cpsr 76
77 Model programowy rejestry dostępne w trybie FIQ Current Visible Registers FIQ Mode r0 r1 r2 r3 r4 r5 r6 r7 r8 r9 r10 r11 r12 r15 (pc) cpsr spsr Banked out Registers User IRQ SVC Undef Abort r8 r9 r10 r11 r12 spsr spsr spsr spsr 77
78 Model programowy rejestry dostępne w trybie IRQ Current Visible Registers IRQ Mode r0 r1 r2 r3 Banked out Registers r4 r5 r6 r7 r8 r9 r10 r11 r12 User FIQ SVC Undef Abort r8 r9 r10 r11 r12 spsr spsr spsr spsr r15 (pc) cpsr spsr 78
79 Model programowy rejestry dostępne w trybie Supervisor Current Visible Registers SVC Mode r0 r1 r2 r3 Banked out Registers r4 r5 r6 r7 r8 r9 r10 r11 r12 User FIQ IRQ Undef Abort r8 r9 r10 r11 r12 spsr spsr spsr spsr r15 (pc) cpsr spsr 79
80 Model programowy rejestry dostępne w trybie Abort Current Visible Registers Abort Mode r0 r1 r2 r3 r4 r5 r6 r7 r8 r9 r10 r11 r12 r15 (pc) cpsr spsr Banked out Registers User FIQ IRQ SVC Undef r8 r9 r10 r11 r12 spsr spsr spsr spsr 80
81 Model programowy rejestry dostępne w trybie Undef Current Visible Registers Undef Mode r0 r1 r2 r3 Banked out Registers r4 r5 r6 r7 r8 r9 r10 r11 r12 User FIQ IRQ SVC Abort r8 r9 r10 r11 r12 spsr spsr spsr spsr r15 (pc) cpsr spsr 81
82 Model programowy podsumowanie dostępnych rejestrów User r0 r1 r2 r3 r4 r5 r6 r7 r8 r9 r10 r11 r12 r15 (pc) FIQ User mode r0-r7, r15, and cpsr IRQ User mode r0-r12, r15, and cpsr SVC Undef Abort User mode r0-r12, r15, and cpsr User mode r0-r12, r15, and cpsr User mode r0-r12, r15, and cpsr r8 r9 r10 r11 r12 spsr spsr spsr spsr spsr Thumb state Low registers Thumb state H igh registers cpsr Note: System mode uses the User mode register set 82
Procesory ARM w systemach wbudowanych
Rodzina procesorów ARM Prezentacja jest współfinansowana przez Unię Europejską w ramach Europejskiego Funduszu Społecznego w projekcie pt. Innowacyjna dydaktyka bez ograniczeń - zintegrowany rozwój Politechniki
Procesory ARM w systemach wbudowanych
Rodzina procesorów ARM Prezentacja jest współfinansowana przez Unię Europejską w ramach Europejskiego Funduszu Społecznego w projekcie pt. Innowacyjna dydaktyka bez ograniczeń - zintegrowany rozwój Politechniki
Dariusz Makowski Katedra Mikroelektroniki i Technik Informatycznych tel. 631 2720 dmakow@dmcs.pl http://neo.dmcs.p.lodz.pl/sw
Dariusz Makowski Katedra Mikroelektroniki i Technik Informatycznych tel. 631 2720 dmakow@dmcs.pl http://neo.dmcs.p.lodz.pl/sw 1 Zakres przedmiotu Systemy mikroprocesorowe, systemy wbudowane Rodzina procesorów
Dariusz Makowski Katedra Mikroelektroniki i Technik Informatycznych tel. 631 2720 dmakow@dmcs.pl http://neo.dmcs.p.lodz.pl/sw
Dariusz Makowski Katedra Mikroelektroniki i Technik Informatycznych tel. 631 2720 dmakow@dmcs.pl http://neo.dmcs.p.lodz.pl/sw 1 Zakres przedmiotu Systemy mikroprocesorowe, systemy wbudowane Rodzina procesorów
Dariusz Makowski Katedra Mikroelektroniki i Technik Informatycznych tel
Dariusz Makowski Katedra Mikroelektroniki i Technik Informatycznych tel. 631 2720 dmakow@dmcs.pl http://neo.dmcs.p.lodz.pl/sw 1 Zakres przedmiotu Systemy mikroprocesorowe, systemy wbudowane Rodzina procesorów
Wykład 2. Mikrokontrolery z rdzeniami ARM
Źródło problemu 2 Wstęp Architektura ARM (Advanced RISC Machine, pierwotnie Acorn RISC Machine) jest 32-bitową architekturą (modelem programowym) procesorów typu RISC. Różne wersje procesorów ARM są szeroko
Wykład 2. Mikrokontrolery z rdzeniami ARM
Wykład 2 Źródło problemu 2 Wstęp Architektura ARM (Advanced RISC Machine, pierwotnie Acorn RISC Machine) jest 32-bitową architekturą (modelem programowym) procesorów typu RISC. Różne wersje procesorów
Rynkowe nowości, część 1
Rynkowe nowości, część 1 Procesor, którego nie było Historia ARM-ów sięga roku 1985, kiedy to firma Acorn Computer Group opracowała pierwszy na świecie komercyjny procesor RISC, który po dość istotnych
Procesory firmy ARM i MIPS
Procesory firmy ARM i MIPS 1 Architektura procesorów ARM Architektura ARM (Advanced RISC Machine, pierwotnie Acorn RISC Machine) jest 32-bitową architekturą (modelem programowym) procesorów typu RISC.
Pamięci i urządzenia peryferyjne Wprowadzenie do przedmiotu
Wprowadzenie do przedmiotu Prezentacja jest współfinansowana przez Unię Europejską w ramach Europejskiego Funduszu Społecznego w projekcie pt. Innowacyjna dydaktyka bez ograniczeń - zintegrowany rozwój
Bibliografia: pl.wikipedia.org www.intel.com. Historia i rodzaje procesorów w firmy Intel
Bibliografia: pl.wikipedia.org www.intel.com Historia i rodzaje procesorów w firmy Intel Specyfikacja Lista mikroprocesorów produkowanych przez firmę Intel 4-bitowe 4004 4040 8-bitowe x86 IA-64 8008 8080
Wykład 5. Architektura ARM
Wykład 5 Architektura ARM Plan wykładu ARM co to jest? od historii od dzisiaj Wersje architektury ARMv1 ARMv7 Rodziny obecnie w użyciu ARM7 Cortex-A9 Listy instrukcji ARM, Thumb, Thumb-2, NEON, Jazelle
Metody obsługi zdarzeń
SWB - Przerwania, polling, timery - wykład 10 asz 1 Metody obsługi zdarzeń Przerwanie (ang. Interrupt) - zmiana sterowania, niezależnie od aktualnie wykonywanego programu, spowodowana pojawieniem się sygnału
Mikroprocesor Operacje wejścia / wyjścia
Definicja Mikroprocesor Operacje wejścia / wyjścia Opracował: Andrzej Nowak Bibliografia: Urządzenia techniki komputerowej, K. Wojtuszkiewicz Operacjami wejścia/wyjścia nazywamy całokształt działań potrzebnych
Zygmunt Kubiak Instytut Informatyki Politechnika Poznańska
Zygmunt Kubiak Instytut Informatyki Politechnika Poznańska Współpraca z układami peryferyjnymi i urządzeniami zewnętrznymi Testowanie programowe (odpytywanie, przeglądanie) System przerwań Testowanie programowe
Przerwania, polling, timery - wykład 9
SWB - Przerwania, polling, timery - wykład 9 asz 1 Przerwania, polling, timery - wykład 9 Adam Szmigielski aszmigie@pjwstk.edu.pl SWB - Przerwania, polling, timery - wykład 9 asz 2 Metody obsługi zdarzeń
Architektura mikroprocesorów z rdzeniem ColdFire
Architektura mikroprocesorów z rdzeniem ColdFire 1 Obsługa sytuacji wyjątkowych (Exception Processing) 2 Wyjątki Wyjątek (ang. exception) mechanizm kontroli przepływu danych występujący w mikroprocesorach
Programowanie w asemblerze ARM wprowadzenie
Programowanie w asemblerze ARM wprowadzenie 17 stycznia 2017 Historia Firma ARM Ltd. powstała w 1990 roku jako Advanced RISC Machines Ltd., joint venture firm Acorn Computers, Apple Computer i VLSI Technology.
Układ wykonawczy, instrukcje i adresowanie. Dariusz Chaberski
Układ wykonawczy, instrukcje i adresowanie Dariusz Chaberski System mikroprocesorowy mikroprocesor C A D A D pamięć programu C BIOS dekoder adresów A C 1 C 2 C 3 A D pamięć danych C pamięć operacyjna karta
System mikroprocesorowy i peryferia. Dariusz Chaberski
System mikroprocesorowy i peryferia Dariusz Chaberski System mikroprocesorowy mikroprocesor pamięć kontroler przerwań układy wejścia wyjścia kontroler DMA 2 Pamięć rodzaje (podział ze względu na sposób
Technika Mikroprocesorowa
Technika Mikroprocesorowa Dariusz Makowski Katedra Mikroelektroniki i Technik Informatycznych tel. 631 2648 dmakow@dmcs.pl http://neo.dmcs.p.lodz.pl/tm 1 System mikroprocesorowy? (1) Magistrala adresowa
(Rysunek z książki T.Starecki. Mikokontrolery jednoukładowe rodziny 51. NOZOMI W-wa 1996)
Przerwanie o wyższym priorytecie przerywa obsługę przerwania o niższym priorytecie, po czym następuje powrót do przerwanej obsługi przerwania o niższym priorytecie. (Rysunek z książki T.Starecki. Mikokontrolery
Szkolenia specjalistyczne
Szkolenia specjalistyczne AGENDA Programowanie mikrokontrolerów w języku C na przykładzie STM32F103ZE z rdzeniem Cortex-M3 GRYFTEC Embedded Systems ul. Niedziałkowskiego 24 71-410 Szczecin info@gryftec.com
Technika mikroprocesorowa. Linia rozwojowa procesorów firmy Intel w latach
mikrokontrolery mikroprocesory Technika mikroprocesorowa Linia rozwojowa procesorów firmy Intel w latach 1970-2000 W krótkim pionierskim okresie firma Intel produkowała tylko mikroprocesory. W okresie
Architektura mikroprocesorów z rdzeniem ColdFire
Architektura mikroprocesorów z rdzeniem ColdFire 1 Rodzina procesorów z rdzeniem ColdFire Rdzeń ColdFire V1: uproszczona wersja rdzenia ColdFire V2. Tryby adresowania, rozkazy procesora oraz operacje MAC/EMAC/DIV
Pamięci i urządzenia peryferyjne Wprowadzenie do przedmiotu
Pamięci i urządzenia peryferyjne Wprowadzenie do przedmiotu Prezentacja jest współfinansowana przez Unię Europejską w ramach Europejskiego Funduszu Społecznego w projekcie pt. Innowacyjna dydaktyka bez
Architektura Systemów Komputerowych. Rozwój architektury komputerów klasy PC
Architektura Systemów Komputerowych Rozwój architektury komputerów klasy PC 1 1978: Intel 8086 29tys. tranzystorów, 16-bitowy, współpracował z koprocesorem 8087, posiadał 16-bitową szynę danych (lub ośmiobitową
Architektura systemu komputerowego. Działanie systemu komputerowego. Przerwania. Obsługa przerwań (Interrupt Handling)
Struktury systemów komputerowych Architektura systemu komputerowego Działanie systemu komputerowego Struktura we/wy Struktura pamięci Hierarchia pamięci Ochrona sprzętowa Architektura 2.1 2.2 Działanie
PRZERWANIA. P1 - Procedura obslugi przerwania. Obsługa zdarzenia Z1 poprzez procedurę obsługi przerwania P1
PRZERWANIA 1. Obsługa zdarzeń poprzez Obsługa polega na przerwaniu aktualnie wykonywanego procesu i wykonaniu procedury przypisanej danemu zdarzeniu gdy takie zdarzenie zajdzie. Procedura nazywa się procedurą
PRZERWANIA. 1. Obsługa zdarzeń, odpytywanie i przerwania Obsługa zdarzeń jest jedną z kluczowych funkcji w prawie każdym systemie czasu rzeczywistego.
PRZERWANIA 1. Obsługa zdarzeń, odpytywanie i Obsługa zdarzeń jest jedną z kluczowych funkcji w prawie każdym systemie czasu rzeczywistego. Istnieją dwie metody pozyskania informacji o zdarzeniach: 1. Cykliczne
Wykład 4. Przegląd mikrokontrolerów 16-bit: - PIC24 - dspic - MSP430
Wykład 4 Przegląd mikrokontrolerów 16-bit: - PIC24 - dspic - MSP430 Mikrokontrolery PIC Mikrokontrolery PIC24 Mikrokontrolery PIC24 Rodzina 16-bitowych kontrolerów RISC Podział na dwie podrodziny: PIC24F
Pośredniczy we współpracy pomiędzy procesorem a urządzeniem we/wy. W szczególności do jego zadań należy:
Współpraca mikroprocesora z urządzeniami zewnętrznymi Urządzenia wejścia-wyjścia, urządzenia których zadaniem jest komunikacja komputera z otoczeniem (zwykle bezpośrednio z użytkownikiem). Do najczęściej
Programowanie Mikrokontrolerów
Programowanie Mikrokontrolerów Wyświetlacz alfanumeryczny oparty na sterowniku Hitachi HD44780. mgr inż. Paweł Poryzała Zakład Elektroniki Medycznej Alfanumeryczny wyświetlacz LCD Wyświetlacz LCD zagadnienia:
>>> Techniki rozbudowy systemów wbudowanych >>> Systemy wbudowane. Name: Mariusz Naumowicz Date: 29 maja 2019 [~]$ _ [1/32]
>>> Techniki rozbudowy systemów wbudowanych >>> Systemy wbudowane Name: Mariusz Naumowicz Date: 29 maja 2019 [~]$ _ [1/32] >>> Treści wykładu I 1. Systemy wbudowane 2. Podział procesorów 3. Tryby User
Procesory rodziny x86. Dariusz Chaberski
Procesory rodziny x86 Dariusz Chaberski 8086 produkowany od 1978 magistrala adresowa - 20 bitów (1 MB) magistrala danych - 16 bitów wielkość instrukcji - od 1 do 6 bajtów częstotliwośc pracy od 5 MHz (IBM
Układ sterowania, magistrale i organizacja pamięci. Dariusz Chaberski
Układ sterowania, magistrale i organizacja pamięci Dariusz Chaberski Jednostka centralna szyna sygnałow sterowania sygnały sterujące układ sterowania sygnały stanu wewnętrzna szyna danych układ wykonawczy
USB interface in 8-bit microcontrollers PIC18F family manufactured by Microchip.
1 Mateusz Klimkowski IV rok Koło Naukowe Techniki Cyfrowej dr inż. Wojciech Mysiński opiekun naukowy USB interface in 8-bit microcontrollers PIC18F family manufactured by Microchip. Interfejs USB w 8-bitowych
Wykład 7. Architektura mikroprocesorów powtórka
Wykład 7 Architektura mikroprocesorów powtórka Architektura mikroprocesorów Wykład 1: - Wstęp. Klasyfikacje mikroprocesorów Wykład 2: - Mikrokontrolery 8-bit: AVR, PIC Wykład 3: - Mikrokontrolery 8-bit:
Podstawy Techniki Mikroprocesorowej
Podstawy Techniki Mikroprocesorowej Architektury mikroprocesorów Wydział Elektroniki Mikrosystemów i Fotoniki dr inż. Piotr Markowski Na prawach rękopisu. Na podstawie dokumentacji ATmega8535, www.atmel.com.
UTK ARCHITEKTURA PROCESORÓW 80386/ Budowa procesora Struktura wewnętrzna logiczna procesora 80386
Budowa procesora 80386 Struktura wewnętrzna logiczna procesora 80386 Pierwszy prawdziwy procesor 32-bitowy. Zawiera wewnętrzne 32-bitowe rejestry (omówione zostaną w modułach następnych), pozwalające przetwarzać
Dariusz Makowski Katedra Mikroelektroniki i Technik Informatycznych tel
Dariusz Makowski Katedra Mikroelektroniki i Technik Informatycznych tel. 631 2720 dmakow@dmcs.pl http://neo.dmcs.p.lodz.pl/sw 1 Sprawy formalne Informacje wstępne Egzamin Laboratorium Materiały do wykładu
Spis treœci. Co to jest mikrokontroler? Kody i liczby stosowane w systemach komputerowych. Podstawowe elementy logiczne
Spis treści 5 Spis treœci Co to jest mikrokontroler? Wprowadzenie... 11 Budowa systemu komputerowego... 12 Wejścia systemu komputerowego... 12 Wyjścia systemu komputerowego... 13 Jednostka centralna (CPU)...
Procesory Blackfin. Część 1
Procesory Blackfin. Część 1 Wykład 7 Projektowanie cyfrowych układów elektronicznych Mgr inż. Łukasz Kirchner lukasz.kirchner@cs.put.poznan.pl http://www.cs.put.poznan.pl/lkirchner Charakterystyka rodziny
Architektura systemów komputerowych
Studia stacjonarne inżynierskie, kierunek INFORMATYKA Architektura systemów komputerowych Architektura systemów komputerowych dr Artur Bartoszewski Procesor część I 1. ALU 2. Cykl rozkazowy 3. Schemat
Przerwania w systemie mikroprocesorowym. Obsługa urządzeo wejścia/wyjścia
Przerwania w systemie mikroprocesorowym 1 Obsługa urządzeo wejścia/wyjścia W każdym systemie mikroprocesorowym oprócz pamięci programu i pamięci danych znajduje się szereg układów lub urządzeo wejścia/wyjścia,
Mikroprocesory i Mikrosterowniki Liczniki Timer Counter T/C0, T/C1, T/C2
Mikroprocesory i Mikrosterowniki Liczniki Timer Counter T/C0, T/C1, T/C2 Wydział Elektroniki Mikrosystemów i Fotoniki Piotr Markowski Na prawach rękopisu. Na podstawie dokumentacji ATmega8535, www.atmel.com.
Działanie systemu operacyjnego
Budowa systemu komputerowego Działanie systemu operacyjnego Jednostka centralna dysku Szyna systemowa (magistrala danych) drukarki pamięci operacyjnej I NIC sieci Pamięć operacyjna Przerwania Przerwania
Wprowadzenie. Dariusz Wawrzyniak. Miejsce, rola i zadania systemu operacyjnego w oprogramowaniu komputera
Dariusz Wawrzyniak Plan wykładu Definicja, miejsce, rola i zadania systemu operacyjnego Klasyfikacja systemów operacyjnych Zasada działania systemu operacyjnego (2) Definicja systemu operacyjnego (1) Miejsce,
MIKROKONTROLERY I MIKROPROCESORY
PLAN... work in progress 1. Mikrokontrolery i mikroprocesory - architektura systemów mikroprocesorów ( 8051, AVR, ARM) - pamięci - rejestry - tryby adresowania - repertuar instrukcji - urządzenia we/wy
XMEGA. Warsztaty CHIP Rok akademicki 2014/2015
XMEGA Warsztaty CHIP Rok akademicki 2014/2015 Plan warsztatów: Wprowadzenie do Atmel Studio (20/11/2014) Porty I/O (20/11/2014) Przerwania (27/11/2014) Wykorzystana literatura: [1] Dokumentacja ATMEL(www.atmel.com):
Procesory osadzone ETD Wprowadzenie W
Procesory osadzone ETD 7211 Wprowadzenie W1 8.10.2018 Informacje Prowadzący: mgr inż. Maciej Rudek Konsultacje: Strona kursu: Poniedziałek: 11 00-13 00 Środa: 11 00-13 00 http://www.w12.pwr.wroc.pl/mikro/
Wprowadzenie. Dariusz Wawrzyniak. Miejsce, rola i zadania systemu operacyjnego w oprogramowaniu komputera
Dariusz Wawrzyniak Plan wykładu Definicja, miejsce, rola i zadania systemu operacyjnego Klasyfikacja systemów operacyjnych Zasada działania systemu operacyjnego (2) Miejsce, rola i zadania systemu operacyjnego
Charakterystyka mikrokontrolerów. Przygotowali: Łukasz Glapiński, Mateusz Kocur, Adam Kokot,
Charakterystyka mikrokontrolerów Przygotowali: Łukasz Glapiński, 171021 Mateusz Kocur, 171044 Adam Kokot, 171075 Plan prezentacji Co to jest mikrokontroler? Historia Budowa mikrokontrolera Wykorzystywane
Działanie systemu operacyjnego
Działanie systemu operacyjnego Budowa systemu komputerowego Jednostka centralna Sterownik dysku Sterownik drukarki Sterownik sieci Szyna systemowa (magistrala danych) Sterownik pamięci operacyjnej Pamięć
Hardware mikrokontrolera X51
Hardware mikrokontrolera X51 Ryszard J. Barczyński, 2016 Politechnika Gdańska, Wydział FTiMS, Katedra Fizyki Ciała Stałego Materiały dydaktyczne do użytku wewnętrznego Hardware mikrokontrolera X51 (zegar)
Systemy operacyjne. Wprowadzenie. Wykład prowadzą: Jerzy Brzeziński Dariusz Wawrzyniak
Wprowadzenie Wykład prowadzą: Jerzy Brzeziński Dariusz Wawrzyniak Plan wykładu Definicja, miejsce, rola i zadania systemu operacyjnego Klasyfikacja systemów operacyjnych Zasada działania systemu operacyjnego
Spis treúci. Księgarnia PWN: Krzysztof Wojtuszkiewicz - Urządzenia techniki komputerowej. Cz. 1. Przedmowa... 9. Wstęp... 11
Księgarnia PWN: Krzysztof Wojtuszkiewicz - Urządzenia techniki komputerowej. Cz. 1 Spis treúci Przedmowa... 9 Wstęp... 11 1. Komputer PC od zewnątrz... 13 1.1. Elementy zestawu komputerowego... 13 1.2.
Systemy na Chipie. Robert Czerwiński
Systemy na Chipie Robert Czerwiński Cel kursu Celem kursu jest zapoznanie słuchaczy ze współczesnymi metodami projektowania cyfrowych układów specjalizowanych, ze szczególnym uwzględnieniem układów logiki
Wyświetlacz alfanumeryczny LCD zbudowany na sterowniku HD44780
Dane techniczne : Wyświetlacz alfanumeryczny LCD zbudowany na sterowniku HD44780 a) wielkość bufora znaków (DD RAM): 80 znaków (80 bajtów) b) możliwość sterowania (czyli podawania kodów znaków) za pomocą
Wykład 2. Przegląd mikrokontrolerów 8-bit: -AVR -PIC
Wykład 2 Przegląd mikrokontrolerów 8-bit: -AVR -PIC Mikrokontrolery AVR Mikrokontrolery AVR ATTiny Główne cechy Procesory RISC mało instrukcji, duża częstotliwość zegara Procesory 8-bitowe o uproszczonej
1. Rdzenie ARM. 1. Rdzenie ARM
6 Historia rdzeni ARM sięga 1985 roku, gdy firma Acorn Computer Group opracowała pierwszy na świecie komercyjny procesor RISC, który po dość istotnych modyfikacjach trafił w roku 1987 do domowych komputerów
Układy czasowo-licznikowe w systemach 80x86
Układy czasowo-licznikowe w systemach 80x86 Semestr zimowy 2014/2015, WIEiK-PK 1 Układy czasowo-licznikowe w systemach 80x86 W komputerach osobistych oprogramowanie w szczególności, jądro systemu musi
1. Wprowadzenie Programowanie mikrokontrolerów Sprzęt i oprogramowanie... 33
Spis treści 3 1. Wprowadzenie...11 1.1. Wstęp...12 1.2. Mikrokontrolery rodziny ARM...13 1.3. Architektura rdzenia ARM Cortex-M3...15 1.3.1. Najważniejsze cechy architektury Cortex-M3... 15 1.3.2. Rejestry
2. Architektura mikrokontrolerów PIC16F8x... 13
Spis treści 3 Spis treœci 1. Informacje wstępne... 9 2. Architektura mikrokontrolerów PIC16F8x... 13 2.1. Budowa wewnętrzna mikrokontrolerów PIC16F8x... 14 2.2. Napięcie zasilania... 17 2.3. Generator
Technika mikroprocesorowa
Technika mikroprocesorowa zajmuje się przetwarzaniem danych w oparciu o cyfrowe programowalne układy scalone. Systemy przetwarzające dane w oparciu o takie układy nazywane są systemami mikroprocesorowymi
Architektura systemów komputerowych. dr Artur Bartoszewski
Architektura systemów komputerowych dr Artur Bartoszewski Układy we/wy jak je widzi procesor? Układy wejścia/wyjścia Układy we/wy (I/O) są kładami pośredniczącymi w wymianie informacji pomiędzy procesorem
UTK Można stwierdzić, że wszystkie działania i operacje zachodzące w systemie są sterowane bądź inicjowane przez mikroprocesor.
Zadaniem centralnej jednostki przetwarzającej CPU (ang. Central Processing Unit), oprócz przetwarzania informacji jest sterowanie pracą pozostałych układów systemu. W skład CPU wchodzą mikroprocesor oraz
Mikroprocesory i Mikrosterowniki
Mikroprocesory i Mikrosterowniki Wykład 1 Wydział Elektroniki Mikrosystemów i Fotoniki dr inż. Piotr Markowski Na prawach rękopisu. Na podstawie dokumentacji ATmega8535, www.atmel.com. Konsultacje Pn,
Technika mikroprocesorowa I Studia niestacjonarne rok II Wykład 2
Technika mikroprocesorowa I Studia niestacjonarne rok II Wykład 2 Literatura: www.zilog.com Z80 Family, CPU User Manual Cykle magistrali w mikroprocesorze Z80 -odczyt kodu rozkazu, -odczyt-zapis pamięci,
Działanie systemu operacyjnego
Budowa systemu komputerowego Działanie systemu operacyjnego Jednostka centralna dysku Szyna systemowa (magistrala danych) drukarki pamięci operacyjnej sieci Pamięć operacyjna Przerwania Przerwania Przerwanie
Wybrane zagadnienia elektroniki współczesnej
Wybrane zagadnienia elektroniki współczesnej y pracy, Marika Kuczyńska Fizyka Techniczna IV rok 20-03-2013, AGH prezentacji y pracy 1 2 y pracy 3 4 5 6 Jednostka wykonawcza, instrukcje (Marika) Rodzina
Systemy operacyjne. wykład dr Marcin Czarnota laboratorium mgr Radosław Maj
Systemy operacyjne wykład dr Marcin Czarnota laboratorium mgr Radosław Maj Plan wykładów 1. Wprowadzenie, 2. Procesy, wątki i zasoby, 3. Planowanie przydziału procesora, 4. Zarządzanie pamięcią operacyjną,
Zaliczenie Termin zaliczenia: Sala IE 415 Termin poprawkowy: > (informacja na stronie:
Zaliczenie Termin zaliczenia: 14.06.2007 Sala IE 415 Termin poprawkowy: >18.06.2007 (informacja na stronie: http://neo.dmcs.p.lodz.pl/tm/index.html) 1 Współpraca procesora z urządzeniami peryferyjnymi
Budowa Mikrokomputera
Budowa Mikrokomputera Wykład z Podstaw Informatyki dla I roku BO Piotr Mika Podstawowe elementy komputera Procesor Pamięć Magistrala (2/16) Płyta główna (ang. mainboard, motherboard) płyta drukowana komputera,
Wykład 6. Mikrokontrolery z rdzeniem ARM
Wykład 6 Mikrokontrolery z rdzeniem ARM Plan wykładu Cortex-A9 c.d. Mikrokontrolery firmy ST Mikrokontrolery firmy NXP Mikrokontrolery firmy AnalogDevices Mikrokontrolery firmy Freescale Mikrokontrolery
Architektura systemów komputerowych Laboratorium 14 Symulator SMS32 Implementacja algorytmów
Marcin Stępniak Architektura systemów komputerowych Laboratorium 14 Symulator SMS32 Implementacja algorytmów 1. Informacje Poniższe laboratoria zawierają podsumowanie najważniejszych informacji na temat
Urządzenia peryferyjne RS-232. Wykład 2
Urządzenia peryferyjne RS-232 Wykład 2 Transmisja szeregowa Poprzez kanały telekomunikacyjne Zaleta: niskie koszty Wymaga konwersji szeregowo/równoległej np. rejestr przesuwny Dwie metody: asynchroniczna
1. Tworzenie nowego projektu.
Załącznik do Instrukcji 1. Tworzenie nowego projektu. Wybieramy opcję z menu głównego New->QNX C Project. Wprowadzamy nazwę przechodzimy do następnego kroku NEXT. Wybieramy platformę docelową oraz warianty
Programowanie mikroprocesorów jednoukładowych
Programowanie mikroprocesorów jednoukładowych MPU Mariusz Naumowicz Programowanie mikroprocesorów jednoukładowych 2 stycznia 2017 1 / 21 Plan MPU Nakładanie regionów Tło regionów Rejestry MPU Inicjalizacja
Programowanie mikroprocesorów jednoukładowych
Programowanie mikroprocesorów jednoukładowych Systemy operacyjne dla systemów wbudowanych Mariusz Naumowicz Programowanie mikroprocesorów jednoukładowych 11 września 2017 1 / 30 Plan I SLOS Inicjalizacja
Podstawy techniki cyfrowej i mikroprocesorowej II. Urządzenia wejścia-wyjścia
Podstawy techniki cyfrowej i mikroprocesorowej II Urządzenia wejścia-wyjścia Tomasz Piasecki magistrala procesor pamięć wejście wyjście W systemie mikroprocesorowym CPU może współpracować za pośrednictwem
Architektura systemu komputerowego
Architektura systemu komputerowego Klawiatura 1 2 Drukarka Mysz Monitor CPU Sterownik dysku Sterownik USB Sterownik PS/2 lub USB Sterownik portu szeregowego Sterownik wideo Pamięć operacyjna Działanie
J. Ułasiewicz Komputerowe systemy sterowania 1. 1 Architektura PC Ogólna struktura systemu jednoprocesorowego
J. Ułasiewicz Komputerowe systemy sterowania 1 1 Architektura PC 1.1. Ogólna struktura systemu jednoprocesorowego Już systemy jednoprocesorowe mogą być środowiskiem, w którym wykonywane jest wiele programów
Mikroprocesory i Mikrosterowniki
Mikroprocesory i Mikrosterowniki Wykład 1 Wydział Elektroniki Mikrosystemów i Fotoniki dr inż. Piotr Markowski Na prawach rękopisu. Na podstawie dokumentacji ATmega8535, www.atmel.com. Konsultacje Pn,
Architektura mikroprocesorów TEO 2009/2010
Architektura mikroprocesorów TEO 2009/2010 Plan wykładów Wykład 1: - Wstęp. Klasyfikacje mikroprocesorów Wykład 2: - Mikrokontrolery 8-bit: AVR, PIC Wykład 3: - Mikrokontrolery 8-bit: 8051, ST7 Wykład
Budowa i zasada działania komputera. dr Artur Bartoszewski
Budowa i zasada działania komputera 1 dr Artur Bartoszewski Jednostka arytmetyczno-logiczna 2 Pojęcie systemu mikroprocesorowego Układ cyfrowy: Układy cyfrowe służą do przetwarzania informacji. Do układu
Akademia Górniczo-Hutnicza w Krakowie Katedra Elektroniki
Akademia Górniczo-Hutnicza w Krakowie Katedra Elektroniki Laboratorium mikrokontrolerów Ćwiczenie 7 Przerwania Autor: Paweł Russek Tłumaczenie: Sebastian Koryciak http://www.fpga.agh.edu.pl/tm ver. 25.05.16
Wstęp: Interfejs portu równoległego 6821 i portu szeregowego 6850 firmy Motorola
Wstęp: Interfejs portu równoległego 6821 i portu szeregowego 6850 firmy Motorola Struktura systemu 68008 z układami peryferyjnymi 6821, 6050 Na rysunku 1.1 pokazano strukturę stanowiska z interfejsami
Działanie systemu operacyjnego
Działanie systemu operacyjnego Budowa systemu komputerowego I NIC Jednostka centralna Sterownik dysku Sterownik drukarki Sterownik sieci Szyna systemowa (magistrala danych) Sterownik pamięci operacyjnej
Struktura i działanie jednostki centralnej
Struktura i działanie jednostki centralnej ALU Jednostka sterująca Rejestry Zadania procesora: Pobieranie rozkazów; Interpretowanie rozkazów; Pobieranie danych Przetwarzanie danych Zapisywanie danych magistrala
ICD Wprowadzenie. Wprowadzenie. Czym jest In-Circuit Debugger? 2. O poradniku 3. Gdzie szukać dodatkowych informacji? 4
ICD 2 Czym jest In-Circuit Debugger? 2 O poradniku 3 Gdzie szukać dodatkowych informacji? 4 ICD 1 ICD 25.08.2009 Czym jest In-Circuit Debugger? Większość procesorów dostarcza systemów debugowania (ang.
Technika mikroprocesorowa I Wykład 2
Technika mikroprocesorowa I Wykład 2 Literatura: www.zilog.com Z80 Family, CPU User Manual Cykle magistrali w mikroprocesorze Z80 -odczyt kodu rozkazu, -odczyt-zapis pamięci, -odczyt-zapis urządzenia we-wy,
Analiza i Synteza Układów Cyfrowych
1/16 Analiza i Synteza Układów Cyfrowych Wykład 1 Katedra Mikroelektroniki i Technik Informatycznych Rok akademicki 2012/2013 2/16 Organizacja zajęć Tematyka wykładu Literatura Część I Wstęp do wykładu
Komputer IBM PC niezależnie od modelu składa się z: Jednostki centralnej czyli właściwego komputera Monitora Klawiatury
1976 r. Apple PC Personal Computer 1981 r. pierwszy IBM PC Komputer jest wart tyle, ile wart jest człowiek, który go wykorzystuje... Hardware sprzęt Software oprogramowanie Komputer IBM PC niezależnie
Architektura komputerów
Architektura komputerów Wykład 12 Jan Kazimirski 1 Magistrale systemowe 2 Magistrale Magistrala medium łączące dwa lub więcej urządzeń Sygnał przesyłany magistralą może być odbierany przez wiele urządzeń
Architektura komputerów. Układy wejścia-wyjścia komputera
Architektura komputerów Układy wejścia-wyjścia komputera Wspópraca komputera z urządzeniami zewnętrznymi Integracja urządzeń w systemach: sprzętowa - interfejs programowa - protokół sterujący Interfejs
LEKCJA TEMAT: Współczesne procesory.
LEKCJA TEMAT: Współczesne procesory. 1. Wymagania dla ucznia: zna pojęcia: procesor, CPU, ALU, potrafi podać typowe rozkazy; potrafi omówić uproszczony i rozszerzony schemat mikroprocesora; potraf omówić
Wstęp do informatyki. Architektura co to jest? Architektura Model komputera. Od układów logicznych do CPU. Automat skończony. Maszyny Turinga (1936)
Wstęp doinformatyki Architektura co to jest? Architektura Model komputera Dr inż Ignacy Pardyka Slajd 1 Slajd 2 Od układów logicznych do CPU Automat skończony Slajd 3 Slajd 4 Ile jest automatów skończonych?
Procesory osadzone ETD 7211 W
Procesory osadzone ETD 7211 W4 05.11.2018 Przypomnienie Barrel shifter Instrukcje warunkowe ARM magistrale połączeniowe GPIO FGPIO ARM7 - przesuwnik bitowy (ang. Barrel shifter) Barrel shifter wielopozycyjny