WYBRANE SPOSOBY MINIMALIZACJI

Podobne dokumenty
Wykorzystanie modeli symulacyjnych do wyznaczania strat łączeniowych w tranzystorach podwójnego mostka aktywnego

BADANIA MODELU WIELOPOZIOMOWEGO FALOWNIKA PRĄDU

ELEMENTY UKŁADÓW ENERGOELEKTRONICZNYCH

TRANZYSTOROWE PROSTOWNIKI DLA SAMOCHODOWYCH PRĄDNIC PRĄDU STAŁEGO TRANSISTOR RECTIFIERS FOR THE AUTOMOTIVE DC GENERATORS

WIELOPOZIOMOWY FALOWNIK PRĄDU

BADANIA SYMULACYJNE PROSTOWNIKA PÓŁSTEROWANEGO

POPRAWA SPRAWNOŚCI ENERGETYCZNEJ URZĄDZEŃ SPAWALNICZYCH

MODEL SYMULACYJNY JEDNOFAZOWEGO PROSTOWNIKA DIODOWEGO Z MODULATOREM PRĄDU

METODA DIAGNOSTYKI USZKODZEŃ ELEKTRYCZNYCH SILNIKA RELUKTANCYJNEGO PRZEŁĄCZALNEGO

BEZPRZEPIĘCIOWE STEROWANIE IMPULSOWE REGULATORA NAPIĘCIA PRZEMIENNEGO

ANALOGOWE I MIESZANE STEROWNIKI PRZETWORNIC. Ćwiczenie 3. Przetwornica podwyższająca napięcie Symulacje analogowego układu sterowania

MODELOWANIE MASZYNY SRM JAKO UKŁADU O ZMIENNYCH INDUKCYJNOŚCIACH PRZY UŻYCIU PROGRAMU PSpice

PRZEKSZTAŁTNIK REZONANSOWY W UKŁADACH ZASILANIA URZĄDZEŃ PLAZMOWYCH

MODEL SYMULACYJNY ENERGOELEKTRONICZNEGO STEROWANEGO ŹRÓDŁA PRĄDOWEGO PRĄDU STAŁEGO BAZUJĄCEGO NA STRUKTURZE BUCK-BOOST CZĘŚĆ 2

ANALIZA PRACY REZONANSOWEGO UKŁADU LCL W WARUNKACH NIECIĄGŁOŚCI PRĄDU

Prototypowanie systemów sterowania

Diody Schottky ego z SiC w falownikach napięcia z krzemowymi tranzystorami MOSFET- badania eksperymentalne

WPŁYW USZKODZENIA TRANZYSTORA IGBT PRZEKSZTAŁTNIKA CZĘSTOTLIWOŚCI NA PRACĘ NAPĘDU INDUKCYJNEGO

WSPÓŁCZYNNIK MOCY I SPRAWNOŚĆ INDUKCYJNYCH SILNIKÓW JEDNOFAZOWYCH W WARUNKACH PRACY OPTYMALNEJ

Badania maszyny reluktancyjnej przełączalnej, przeznaczonej do napędu lekkiego pojazdu elektrycznego

ANALIZA PRACY SILNIKA SYNCHRONICZNEGO Z MAGNESAMI TRWAŁYMI W WARUNKACH ZAPADU NAPIĘCIA

PASYWNE UKŁADY DOPASOWANIA IMPEDANCJI OBCIĄŻENIA INDUKCYJNIE NAGRZEWANEGO WSADU

PRZEGLĄD KONSTRUKCJI JEDNOFAZOWYCH SILNIKÓW SYNCHRONICZNYCH Z MAGNESAMI TRWAŁYMI O ROZRUCHU BEZPOŚREDNIM

BADANIE SYMULACYJNE JEDNOFAZOWEJ PRZERWY W ZASILANIU ORAZ PONOWNEGO ZAŁĄCZENIA NAPIĘCIA ZASILANIA NA DYNAMIKĘ SILNIKA INDUKCYJNEGO

Elektrotechnika I stopień ogólnoakademicki. stacjonarne. przedmiot wspólny Katedra Energoelektroniki Dr inż. Jerzy Morawski. przedmiot kierunkowy

WPŁYW GRUBOŚCI EKRANU NA CAŁKOWITE POLE MAGNETYCZNE DWUPRZEWODOWEGO BIFILARNEGO TORU WIELKOPRĄDOWEGO. CZĘŚĆ II EKRAN I OBSZAR WEWNĘTRZNY EKRANU

DUAL SIMILARITY OF VOLTAGE TO CURRENT AND CURRENT TO VOLTAGE TRANSFER FUNCTION OF HYBRID ACTIVE TWO- PORTS WITH CONVERSION

BADANIA MASZYNY RELUKTANCYJNEJ PRZEŁĄCZALNEJ PRZEZNACZONEJ DO NAPĘDU LEKKIEGO POJAZDU ELEKTRYCZNEGO

Instytut Kolejnictwa. : maj istnieniem rezonansów w sieci trakcyjnej. W artykule omówiono symulacyjne i terenowe wyniki 1.

REGULATOR NAPIĘCIA DC HYBRYDOWEGO ENERGETYCZNEGO FILTRU AKTYWNEGO DC BUS VOLTAGE CONTROLLER IN HYBRID ACTIVE POWER FILTER

PRZEKSZTAŁTNIK WYSOKIEJ CZĘSTOTLIWOŚCI Z WYKORZYSTANIEM NOWOCZESNYCH TRANZYSTORÓW GaN

PRZYRZĄDY PÓŁPRZEWODNIKOWE Z WĘGLIKA KRZEMU W PRZEKSZTAŁTNIKACH ENERGOELEKTRONICZNYCH

WPŁYW RODZAJU ŹRÓDŁA ENERGII NA POZIOM ZABURZEŃ ELEKTROMAGNETYCZNYCH UKŁADU NAPĘDOWEGO Z SILNIKIEM IPM

Przetwornica DC-DC z przyrządami z węglika krzemu (SiC) dla modułowych kaskadowych przekształtników średniego napięcia

BADANIA SYMULACYJNE SILNIKÓW RELUKTANCYJNYCH PRZEŁĄCZALNYCH PRZEZNACZONYCH DO NAPĘDU WYSOKOOBROTOWEGO

Studia i Materiały Nr

AWARYJNE STANY PRACY SILNIKÓW INDUKCYJNYCH PIERŚCIENIOWYCH

Przegląd półprzewodnikowych przyrządów mocy

UKŁADY NAPĘDOWE Z SILNIKAMI INDUKCYJNYMI STEROWANE METODAMI WEKTOROWYMI DFOC ORAZ DTC-SVM ODPORNE NA USZKODZENIA PRZEMIENNIKA CZĘSTOTLIWOŚCI

Tematyka prac doktorskich 1. Bezczujnikowe sterowanie oraz estymacja parametrów maszyn wielofazowych zasilanych przekształtnikowo

PRZEKSZTAŁTNIK ENERGOELEKTRONICZNY PEŁNIĄCY FUNKCJĘ SPRZĘGU MIĘDZY SIECIĄ ENERGETYCZNĄ A ZESPOŁEM PANELI FOTOWOLTAICZNYCH PV

Autoreferat przedstawiający informacje o osiągnięciach zawodowych w tym naukowych

HYBRYDOWY ASYMETRYCZNY PRZEKSZTAŁTNIK WIELOPOZIOMOWY WYBRANE ZAGADNIENIA

OGRANICZENIA PRACY SILNIKA RELUKTANCYJNEGO PRZEŁĄCZALNEGO PRZY ZALEŻNYM STEROWANIU PRĄDOWYM

Bezpośrednie sterowanie momentem silnika indukcyjnego zasilanego z 3-poziomowego. przekształtnika MSI z kondensatorami o zmiennym potencjale

Stanowisko do badania filtrów dla napędów prądu przemiennego

BEZCZUJNIKOWY I ENERGOOSZCZĘDNY NAPĘD WENTYLATORA Z SILNIKIEM PMSM

LABORATORIUM ENERGOELEKTRONIKI

DWUKIERUNKOWY PRZEKSZTAŁTNIK DO MAGAZYNOWANIA ENERGII W SYSTEMIE FOTWOLTAICZNYM

CYFROWY REGULATOR PRĄDU DIOD LED STEROWANY MIKROKONTROLEREM AVR *)

STANOWISKO DO BADANIA DŁAWIKÓW DLA NAPĘDÓW

Autoreferat przedstawiający informacje o osiągnięciach zawodowych i naukowych

DWUKIERUNKOWY JEDNOFAZOWY SILNIK SYNCHRONICZNY Z MAGNESAMI TRWAŁYMI

ANALIZA PORÓWNAWCZA SPRAWNOŚCI RÓśNYCH KONFIGURACJI PRZETWORNICY DLA MASZYN ELEKTRYCZNYCH

REGULATOR PRĄDU SPRĘŻYNY MAGNETYCZNEJ CURRENT REGULATOR OF MAGNETIC SPRING

Rezonansowy przekształtnik DC/DC z nasycającym się dławikiem

ROZPŁYW ZABURZEŃ GENEROWANYCH PRZEZ CZTEROKWADRANTOWE PRZEMIENNIKI CZĘSTOTLIWOŚCI W SIECIACH LOKALNYCH NISKICH NAPIĘĆ

Marek ADAMOWICZ 1, Jędrzej PIETRYKA 2, Sebastian GIZIEWSKI 2, Mariusz RUTKOWSKI 2, Zbigniew KRZEMIŃSKI 2

Opiekun dydaktyczny: dr in. Robert ukomski

Ćwiczenie 1b. Silnik prądu stałego jako element wykonawczy Modelowanie i symulacja napędu CZUJNIKI POMIAROWE I ELEMENTY WYKONAWCZE

LABORATORYJNY FALOWNIK NAPIĘCIA

Wysokoczęstotliwościowe drajwery tranzystorów MOSFET mocy

METODA AKTYWNEJ KOMPENSACJI ZMIAN INDUKCYJNOŚCI ROZPROSZENIA W TRANSFORMATORZE BEZRDZENIOWYM

PL B1. POLITECHNIKA OPOLSKA, Opole, PL BUP 05/18. JAROSŁAW ZYGARLICKI, Krzyżowice, PL WUP 09/18

BADANIA MODELOWE OGNIW PALIWOWYCH TYPU PEM

SPOSÓB MINIMALIZACJI MOMENTU ZACZEPOWEGO W WIELOBIEGUNOWEJ MASZYNIE Z MAGNESAMI TRWAŁYMI

BADANIE SILNIKA RELUKTANCYJNEGO PRZEŁĄCZALNEGO (SRM) CZĘŚĆ 2 PRACA DYNAMICZNA SILNIKA

BADANIA WYSOKOOBROTOWEGO DWUPASMOWEGO SILNIKA RELUKTANCYJNEGO PRZEŁĄCZALNEGO

TRÓJFAZOWY RÓWNOLEGŁY ENERGETYCZNY FILTR AKTYWNY ZE Z ZMODYFIKOWANYM ALGORYTMEM STEROWANIA OPARTYM NA TEORII MOCY CHWILOWEJ

SYNTEZA PRZEKSZTAŁTNIKOWEGO UKŁADU STEROWANIA AUTONOMICZNYM GENERATOREM INDUKCYJNYM. CZĘŚĆ II BADANIA SYMULACYJNE

BADANIA SYMULACYJNE STABILIZATORA PRĄDU

BADANIA SILNIKA SZEREGOWEGO BEZKOMUTATOROWEGO

LABORATORIUM PODSTAW ELEKTRONIKI PARAMETRYCZNY STABILIZATOR NAPIĘCIA

ANALIZA BELKI DREWNIANEJ W POŻARZE

[3] Hałgas S., An algorithm for fault location and parameter identification of analog circuits

SILNIK SYNCHRONICZNY ŚREDNIEJ MOCY Z MAGNESAMI TRWAŁYMI ZASILANY Z FALOWNIKA

Ćwiczenie 2b. Pomiar napięcia i prądu z izolacją galwaniczną Symulacje układów pomiarowych CZUJNIKI POMIAROWE I ELEMENTY WYKONAWCZE

ANALIZA CHARAKTERYSTYK STEROWANIA MINIMALIZUJĄCYCH STRATY MOCY W INDUKCYJNYM SILNIKU KLATKOWYM

Jednofazowy mostkowy przekształtnik DC-AC z tranzystorami GaN GIT

Prototypowanie systemów sterowania

MODEL SYMULACYJNY I EKSPERYMENTALNY PRZEKSZTAŁTNIKA SOLARNEGO WSPÓŁPRACUJĄCEGO Z SIECIĄ ENERGETYCZNĄ

WYZNACZANIE KOSZTÓW TRANSPORTU Z WYKORZYSTANIEM OCTAVE 3.4.3

SILNIK RELUKTANCYJNY PRZEŁĄCZALNY PRZEZNACZONY DO NAPĘDU MAŁEGO MOBILNEGO POJAZDU ELEKTRYCZNEGO

Politechnika Śląska w Gliwicach Wydział Elektryczny

Efektywne zarządzanie mocą farm wiatrowych Paweł Pijarski, Adam Rzepecki, Michał Wydra 2/16

Zastosowanie rozmytego bezśladowego filtru Kalmana w adaptacyjnej strukturze sterowania układu dwumasowego

[3] Hałgas S., An algorithm for fault location and parameter identification of analog circuits

STANY AWARYJNE MASZYNY RELUKTANCYJNEJ PRZEŁĄCZALNEJ W ZAKRESIE PRACY GENERATOROWEJ

WENTYLATOR DO PIECA NA PALIWA STAŁE

Prace Naukowe Instytutu Maszyn i Napędów Elektrycznych Nr 44 Politechniki Wrocławskiej Nr 44

Przyrządy półprzewodnikowe część 6

ANALIZA WPŁYWU USZKODZENIA TRANZYSTORA IGBT FALOWNIKA NAPIĘCIA NA PRZEBIEGI ZMIENNYCH STANU W NAPĘDZIE INDUKCYJNYM

Sterowanie przekształcaniem energii w falowniku kaskadowym

BADANIA SILNIKA BLDC PRZEZNACZONEGO DO HYBRYDOWEGO NAPĘDU BEZZAŁOGOWEGO APARATU LATAJĄCEGO

ANALIZA WŁAŚCIWOŚCI WYSOKOOBROTOWEGO NAPĘDU Z DWUPASMOWYM SILNIKIEM RELUKTANCYJNYM PRZEŁĄCZALNYM

Politechnika Białostocka

PRACE NAUKOWE POLITECHNIKI WARSZAWSKIEJ

8. ROZDZIAŁ STRAT MOCY I SPRAWNOŚĆ ZGRZEWARKI

ZESZYTY NAUKOWE POLITECHNIKI ŚLĄSKIEJ 2014 Seria: TRANSPORT z. 82 Nr kol. 1903

SYMULACJA ZAKŁÓCEŃ W UKŁADACH AUTOMATYKI UTWORZONYCH ZA POMOCĄ OBWODÓW ELEKTRYCZNYCH W PROGRAMACH MATHCAD I PSPICE

Transkrypt:

Piotr GRZEJSZCZAK Roman BARLIK WYBRANE SPOSOBY MINIMALIZACJI STRESZCZENIE W artykule przedstawiono wybrane sposoby ograniczania t energii w tranzystorach MOSFET pra- G energii w tym procesie diod zwrotnych W badaniach wyso d strat energii przez dostosowanie czasu martwego w ga - steczny diod strukturalnych diod zwrotnych w krzemowych wy- [1]., BARLIK e-mail: [piotr.grzejszczak; Roman.Barlik]@ee.pw.edu.pl Politechnika Warszawska,, ul. Koszykowa 75, 00-662 Warszawa PRACE INSTYTUTU ELEKTROTECHNIKI, zeszyt 270, 2015

6 P. Grzejszczak, R. Barlik W procesie tym (rys. 1) i D2 iem wstecznym Q rr diody D2, i obc, T1, E sw czanego i T1on di/dt silnych zaburze elektromagnetycznych. Dodatkowo du/dt,, powoduje - ( kowych strat mocy. Z powodu bardzo ograniczonych informacji na temat parametrów katalogowych strukturalnych diod zwrotnych tranzystorów MOSFET, w ce a) b) Rys. 1. roces twardeg : a) ; b) W praktyce spotykane sposoby ograniczania. N sto-, ogra- [3] rzystywane w praktyce. 2. STRUKTURALNYCH TRANZYSTORÓW MOSFET

Wybrane sposoby minimalizacji ergii 7 ka. Do dalszych tranzystor A model IPW60R070C6 (600 V, 70 wykonany w technologii ; tranzystor B model STW55NM60 (600 V, 4 wykonany w technologii zmo- ; tranzystor C model IPW65R080CFD (650 V, 80 wykonany w technologii ny Tranzystory te czne samych diod jnych. testowego (rys. 2) umieszczono w tabeli 1. symulacyjnych i eksperymentalnych. TABELA 1 testowego do nku wstecznego diod zwrotnych Lp. Parametr 1. 281 V 2. Czas martwy 120 ns (regulacja od 30 ns do 400 ns) 3. Rezystancja obwodu bramki 6,5 4. 10 A (regulacja od 1 A do 30 A) 5. ika 145 μh a) b) Rys. 2. Sposób MOSFET [5]: a) (CWT Rogowskiego); b) wstecznego chwilowe

8 P. Grzejszczak, R. Barlik 2.1. Badania symulacyjne Badania symulacyjne Pspice z wykorzystaniem -obwody z modelami strukturalnych diod zwrotnych. Wyznaczanie integrowanej unku 2. O i d (t 1 ) do chwili (t 2 ) Q MOS tranzystora MOSFET, ciowej C oss Q rr. : Q rr Q MOS Q oss (1) przy czym Q oss, wyzna- i d. Na rysunku 3a wyznaczonego wstecznego diody strukturalnej tranzystorów Uzyskane wyniki A. W - diody od. Wyniki tych (rys. 3b) wsk na t praktycznie od parametrów sterowan a) b) Rys. 3. W symulacyjnych tranzystorów MOSFET A, B i C w temp. 25 C: a) ; b) od a

Wybrane sposoby minimalizacji ergii 9 2.2. Badania laboratoryjne W ramach - C (IPW60R080CFD) nania z tranzystorem A (IPW60R070C6) rysunku 4 badanych tranzystorów w funkc torów serii C6, natomiast diagram (b) pok - martwych. Rys. 4. W A (IPW60R070C6) i C (IPW60R080CFD) w temp. 25 C: a) wanych diod ; b) adunku wstecznego od

10 P. Grzejszczak, R. Barlik Przedstawione wyniki lach symulacyjnych ( I d A). yjnych do precyzyjnego wyznaczenia [6]. 3. w przeksz- strat energii poprzez tranzystorów o poprawionych parametrach dynamicznych diod strukturalnych lub zastosowanie prostego w implementacji algorytmu sterowania, - u podwójnego mostka aktywnego (DAB) [7], w którym w jednym Rys. 5. - I d,on -. ana w formie tablicy lub funkcji t dead = f(i d,on ) albo

Wybrane sposoby minimalizacji ergii 11 gdzie: t dead Q MOS1 I Q d, on MOS 2 Q MOS1, Q MOS2. (2) 4. w warunkach twardej komutacji jest przedstawiony na rysunku 5 mostka aktywnego - programie Pspice. Wykorzystano tranzystorów MOSFET IPW60R070C6 oraz IPW60R080CFD sprawdzenie i rach MOSFET nowej generacji. TABELA 2 Lp. Parametr 1. 281 V 2. 40-60 V 3. 100 khz 4. 0,1818 5. 20 μh 6. Nominalny czas martwy 120 ns(regulacja od 30 ns do 150 ns) 7. Rezystancja obwodu bramki 6,5 Rys. 6. MOSFET IPW65R080CFD (C) oraz IPW60R070C6 (A) przy twardym I d,on =7

12 P. Grzejszczak, R. Barlik B I d,on = 7 A - IPW65R080 - - martwego 120 martwym zmniejszonym do poziomu 30 ns. 5. PODSUMOWANIE zystorami MOSFET, w najlepszym przypadku (dla czasu martwego nominalnym czasem martwym 120 zystorów anzystorów zoptymalizowane przez wytwórców - pozwa n fikacji algorytmu sterowania. Praca ze zmiennym czasem martwym w przypadku tych tran- 10%. Otrzy-. czestników studiów doktoranckich na Wydziale Elektrycznym Politechniki Warszawskiej w roku 2014. LITERATURA 1. Burra R. K., Shenai K.: CoolMos Integral Diode: a Simple Analytical Reverse Recovery Model. Proc. IEEE 34th Annual Conference on Power Electronics Specialist, 2, s. 834-838, Acapulco, 2003. 2. Ma G., Qu W., Yu G., Liu Y., Liang N., Li N.: A zero-voltage switching bidirectional dc dc converter with state analysis and soft switching-oriented design consideration. IEEE Transaction on. Industrial Electronics, vol. 56, nr 6, s. 2174 2184, 2009. 3. Farag M., Gadoue S., Mohamadein A., Massoud A., Ahmed S.: Elimination of reverse recovery effects associated with CoolMOS devices employing current source inverter topology. Proc. of 6th IET International Conference on Power Electronics, Machines and Drives, Bristol, 2012.

Wybrane sposoby minimalizacji ergii 13 4. Brown C., Sarlioglu B.: Reducing Switching Losses in BLDC Motor Drives by Reducing Body Diode Conduction of MOSFETs. Proc. of Energy Conversion Congress and Exposition (ECCE), Denver, 2013. 5. Grzejs termicznych. Praca doktorska, Politechnika Warszawska, 2014 6. Grzejszczak P., Nowak M., Barlik R.: Wykorzystanie modeli symulacyjnych do wyznaczania ach podwójnego mostka aktywnego. Elektrotechniczny, tom 90, nr 2, s. 186 190, 2014 7. Barlik R., Nowak M., Grzejszczak P.: Power transfer analysis in a single phase dual active bridge. Bulletin of the Polish Academy of Sciences, Technical Sciences, vol. 61, nr 4, s. 1-20, 2013. dnia 22.10.2015 r. SELECTED METHODS TO REDUCE HARD-SWITCHING LOSSES IN HIGH VOLTAGE POWER MOSFETS Piotr GRZEJSZCZAK, Roman BARLIK ABSTRACT In this paper, selected methods to reduce switching losses in Power MOSFETs under hard switching operation were presented. The main part of these switching losses in two switches branch is body diode reverse recovery charge. Studies have demonstrated the dependence of the reverse recovery charge on the dead time length. Accordingly, the proposed methods of minimizing switching losses by adjusting the dead time length to switching current value. Simulation studies have shown a significant reduction in switching losses in the dual active bridge after applying the control algorithm with a variable dead time. Keywords: MOSFET, switching losses, hard commutation, body diode reverse recovery charge D GRZEJSZCZAK magisterskie (2009) i doktoranckie (2014) na Wydziale Elektrycznym Politechniki Warszawskiej. Od 2010 roku jest pracownikiem naukowo-dydaktycznym w Instytucie Stero- w badaniach doty - Jest z tej tematyki. energoelektronicznej.

14 P. Grzejszczak, R. Barlik