Dzielnik T A [ o C] t PHL [ns] t PLH U DD [V] I CC. f max [MHz] Rys. obud. Prod Programowalny licznik/dzielnik przez n. Udd.

Podobne dokumenty
multiplekser/demultiplekser

Przerzutnik JK Dwa przerzutnik JK 7476 z wejœciami PR i CLR f max [MHz] t PLH. T A [ o C] Rys. obud. t PHL [ns] I CC. Prod.

Przerzutnik D T A [ o C] f max [MHz] I CC. t PHL [ns] t PLH. Prod. PR1 Q1 CK1 CLR1 PR2 Q2 CK2 CLR2 Q H Q L CLR L H X X

Katalog skrócony układów logicznych CMOS serii 4000

Programowalne układy logiczne

dwójkę liczącą Licznikiem Podział liczników:

Ćwiczenie 27C. Techniki mikroprocesorowe Badania laboratoryjne wybranych układów synchronicznych

Plan wykładu. Architektura systemów komputerowych. Cezary Bolek

Ćw. 7: Układy sekwencyjne

3.2. Zegar/kalendarz z pamięcią statyczną RAM 256 x 8

Podstawy elektroniki cz. 2 Wykład 2

AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE. Wydział Informatyki, Elektroniki i Telekomunikacji LABORATORIUM.

Instrukcja obsługi elektronicznego licznika typu 524. Model 524. Licznik sumujący i wskaźnik pozycji typu Opis. 1. Opis

UKŁADY CYFROWE. Układ kombinacyjny

Cyfrowe układy scalone c.d. funkcje

LABORATORIUM ELEKTRONIKI I TEORII OBWODÓW

Temat: Projektowanie i badanie liczników synchronicznych i asynchronicznych. Wstęp:

Elementy struktur cyfrowych. Magistrale, układy iterowane w przestrzeni i w czasie, wprowadzanie i wyprowadzanie danych.

Instrukcja pomocnicza TELMATIK do licznika / timera H8DA

Cyfrowe układy sekwencyjne. 5 grudnia 2013 Wojciech Kucewicz 2

4. UKŁADY FUNKCJONALNE TECHNIKI CYFROWEJ

Elementy struktur cyfrowych. Magistrale, układy iterowane w przestrzeni i w czasie, wprowadzanie i wyprowadzanie danych.

Projektowanie i badanie liczników synchronicznych i asynchronicznych

Elementy struktur cyfrowych. Magistrale, układy iterowane w przestrzeni i w czasie, wprowadzanie i wyprowadzanie danych.

Cyfrowe Elementy Automatyki. Bramki logiczne, przerzutniki, liczniki, sterowanie wyświetlaczem

f we DZIELNIKI I PODZIELNIKI CZĘSTOTLIWOŚCI Dzielnik częstotliwości: układ dający impuls na wyjściu co P impulsów na wejściu

Badanie układów średniej skali integracji - ćwiczenie Cel ćwiczenia. 2. Wykaz przyrządów i elementów: 3. Przedmiot badań

Enkoder magnetyczny AS5040.

Kombinacyjne bloki funkcjonalne

Licznik sumujący. Licznik sumujący x48 mm

LEKCJA. TEMAT: Funktory logiczne.

Układy sekwencyjne. Podstawowe informacje o układach cyfrowych i przerzutnikach (rodzaje, sposoby wyzwalania).

Programowany układ czasowy APSC

Przerzutniki. Układy logiczne sekwencyjne odpowiedź zależy od stanu układu przed pobudzeniem

Funkcje logiczne X = A B AND. K.M.Gawrylczyk /55

Proste układy sekwencyjne

Politechnika Białostocka

Instrukcja licznika 907

W przypadku spostrzeżenia błędu proszę o przesłanie informacji na adres

Statyczne i dynamiczne badanie przerzutników - ćwiczenie 2

Przerzutnik (z ang. flip-flop) jest to podstawowy element pamiętający każdego układu

4. Dane techniczne 4.1. Pomiar częstotliwości Zakres pomiaru Czas pomiaru/otwarcia bramki/

WFiIS CEL ĆWICZENIA WSTĘP TEORETYCZNY

Podstawy elektroniki cyfrowej dla Inżynierii Nanostruktur. Piotr Fita

Podstawy Elektroniki dla Elektrotechniki. Liczniki synchroniczne na przerzutnikach typu D

WYKŁAD 8 Przerzutniki. Przerzutniki są inną niż bramki klasą urządzeń elektroniki cyfrowej. Są najprostszymi układami pamięciowymi.

Programowalne układy logiczne

Badanie działania bramki NAND wykonanej w technologii TTL oraz układów zbudowanych w oparciu o tę bramkę.

Układy cyfrowe w Verilog HDL. Elementy języka z przykładami. wersja: cz.3

C-2. Przerzutniki JK-MS w technologii TTL i ich zastosowania

LICZNIKI Liczniki scalone serii 749x

LICZNIKI. Liczniki asynchroniczne.

U 2 B 1 C 1 =10nF. C 2 =10nF

Ćwiczenie MMLogic 002 Układy sekwencyjne cz. 2

Liczniki, rejestry lab. 07 Układy sekwencyjne cz. 1

Państwowa Wyższa Szkoła Zawodowa

Przerzutnik ma pewną liczbę wejść i z reguły dwa wyjścia.

SML3 październik

Opis układów wykorzystanych w aplikacji

Instrukcja obsługi Licznik nastawny CODIX Panel czołowy. 2. Podłączenie R P T1. - T6 Przyciski dekadowe do wprowadzania nastaw.

6. SYNTEZA UKŁADÓW SEKWENCYJNYCH

Instrukcja obsługi elektronicznego licznika nastawnego typu Opis

PL B1 RZECZPOSPOLITA POLSKA (12) OPIS PATENTOWY (19) PL (11) (13) B1. (21) Numer zgłoszenia: (51) IntCl5: H03K 21/00 H03L 7/181

Podstawowe elementy układów cyfrowych układy sekwencyjne Rafał Walkowiak Wersja

Odbiór i dekodowanie znaków ASCII za pomocą makiety cyfrowej. Znaki wysyłane przez komputer za pośrednictwem łącza RS-232.

Automatyka. Treść wykładów: Multiplekser. Układ kombinacyjny. Demultiplekser. Koder

Wstęp do Techniki Cyfrowej... Synchroniczne układy sekwencyjne

Modelowanie liczników w języku Verilog i ich implementacja w strukturze FPGA

Instrukcja obsługi Elektroniczny licznik nastawny Typ 904

Laboratorium Asemblerów, WZEW, AGH WFiIS Tester NMOS ów

S I INSTYTUT TECHNOLOGII ELEK TR O N O W EJ

ĆWICZENIE 7. Wprowadzenie do funkcji specjalnych sterownika LOGO!

C-3. Liczniki asynchroniczne w technologii TTL, dwójkowe i dziesiętne

Temat: Scalone przerzutniki monostabilne

Programowany układ czasowy

Spis treœci. Co to jest mikrokontroler? Kody i liczby stosowane w systemach komputerowych. Podstawowe elementy logiczne

ECHO CYFROWE Krzysztof Górski

Liczniki nastawne, elektroniczne Licznik nastawny LED - Codix 560

A B. 12. Uprość funkcję F(abc) = (a + a'b + c + c')a

P.Rz. K.P.E. Laboratorium Elektroniki 2FD 2003/11/06 LICZNIKI CYFROWE

Układy TTL i CMOS. Trochę logiki

Systemy Wbudowane. Arduino - rozszerzanie. Podłączanie wyświetlacza LCD. Podłączanie wyświetlacza LCD. Podłączanie wyświetlacza LCD

Temat: Pamięci. Programowalne struktury logiczne.

Katedra Przyrządów Półprzewodnikowych i Optoelektronicznych Laboratorium Przyrządów Półprzewodnikowych. Ćwiczenie 4

AWZ516 v.2.1. PC1 Moduł przekaźnika czasowego.

Ćw. 1: Systemy zapisu liczb, minimalizacja funkcji logicznych, konwertery kodów, wyświetlacze.

1.Wprowadzenie do projektowania układów sekwencyjnych synchronicznych

Instrukcja obsługi elektronicznego licznika nastawnego typu Opis

BADANIE UKŁADÓW CYFROWYCH. CEL: Celem ćwiczenia jest poznanie właściwości statycznych układów cyfrowych serii TTL. PRZEBIEG ĆWICZENIA

Ćwiczenie: Badanie liczników oraz pamięci RAM

Przetworniki pomiarowe obrotu Enkoder absolutny wieloobrotowy S ENDIX 5883 S SI/BiS S

Wydział Elektryczny. Katedra Automatyki i Elektroniki. Instrukcja do ćwiczeń laboratoryjnych z przedmiotu: TECHNIKA CYFROWA 2 TZ1A

Wydział Elektryczny. Katedra Automatyki i Elektroniki. Instrukcja do ćwiczeń laboratoryjnych z przedmiotu: TECHNIKA CYFROWA 2 TS1C

UKŁAD SCALONY. Cyfrowe układy można podzielić ze względu na różne kryteria, na przykład sposób przetwarzania informacji, technologię wykonania.

Temat 5. Podstawowe bloki funkcjonalne

PREZENTACJA ZASTOSOWANIA SYGNA Y WEJŒCIOWE PLC

Podział układów cyfrowych. rkijanka

Przetworniki pomiarowe obrotu Enkoder absolutny wieloobrotowy SENDIX 5863 SSI/BiSS

3.2. PODSTAWOWE WIADOMOŚCI TEORETYCZNE

Transkrypt:

Dzielnik 4018 4018 Programowalny licznik/dzielnik przez n 4018 D D1 D2 Q3 D3 1 2 3 Q2 4 Q1 5 6 7 8 Udd Wejœcia Wyjœcie T R PE Dn Qn X H H X H H X H X X H X Qn X ount D- wejœcie sprzê enia D1-D5- wejœcia programuj¹ce 16 14 R T 13 Q5 12 D5 11 Q4 9 PE D4 Prod. [ o C] U DD [V] I CC [A] t PH t PH f max [MHz] Rys. obud. CD4018BE Rca -55,+125 5 40n 200 200 6 dil-16b 40n 90 90 14 40n 65 65 17 CD4018BF Rca -55,+125 5 40n 200 200 6 dil-16e 40n 90 90 14 40n 65 65 17 HCC4018BF Sgs -55,+125 5 40n 200 200 6 dil-16e 40n 90 90 14 40n 65 65 17 HCF4018BEY Sgs -40,+85 5 40n 200 200 6 dil-16b 40n 90 90 14 40n 65 65 17 HCF4018BM1 Sgs -40,+85 5 40n 200 200 6 smd-16a 40n 90 90 14 40n 65 65 17 HCF4018BC1 Sgs -40,+85 5 40n 200 200 6 chip-20a 40n 90 90 14 40n 65 65 17 MC14018BCP Mot -55,+125 5 0.5n 3 3 2.5 dil-16b 1n 0 0 6.5 1.5n 0 0 8 MC14018BD Mot -55,+125 5 0.5n 3 3 2.5 smd-16a 1n 0 0 6.5 1.5n 0 0 8 MC14018BF Mot -55,+125 5 0.5n 3 3 2.5 smd-16f 1n 0 0 6.5 1.5n 0 0 8

icznik/dzielnik 4022 4022 icznik ósemkowy/dzielnik 4022 Q1 Q0 Q2 Q5 Q6 Q3 T X H X 1 2 3 4 5 6 7 8 strobe X H X R H 16 14 13 12 11 9 Udd R T strobe Cout Q4 Q7 Funkcja - - count count reset Prod. [ o C] U DD [V] I CC [A] t PH t PH f max [MHz] Rys. obud. CD4022BE Rca -55,+125 5 40n 325 325 5 dil-16b 40n 135 135 40n 85 85 CD4022BF Rca -55,+125 5 40n 325 325 5 dil-16e 40n 135 135 40n 85 85 HCC4022BF Sgs -55,+125 5 40n 325 325 5 dil-16e 40n 135 135 40n 85 85 HCF4022BEY Sgs -40,+85 5 40n 325 325 5 dil-16b 40n 135 135 40n 85 85 HCF4022BM1 Sgs -40,+85 5 40n 325 325 5 smd-16a 40n 135 135 40n 85 85 HCF4022BC1 Sgs -40,+85 5 40n 325 325 5 chip-20a 40n 135 135 40n 85 85 HEF4022BP Phi -40,+85 5 20µ 195 245 6 dil-16b 40µ 75 95 16 80µ 50 60 24 HEF4022BD Phi -40,+85 5 20µ 195 245 6 dil-16e 40µ 75 95 16 80µ 50 60 24 HEF4022BT Phi -40,+85 5 20µ 195 245 6 smd-16a 40µ 75 95 16 80µ 50 60 24 MC14022BCP Mot -55,+125 5 0.5n 500 500 5 dil-16b 1n 230 230 12 1.5n 175 175 16 MC14022BD Mot -55,+125 5 0.5n 500 500 5 smd-16a 1n 230 230 12 1.5n 175 175 16

4045 Prod. [ o C] U DD I CC t PH t PH f max Rys. icznik/dzielnik 21-stopniowy [V] [A] [MHz] obud. 4045 CD4045BE Rca -55,+125 5 40n 2200 2200 dil-16b 40n 900 900 40n 650 650 CD4045BF Rca -55,+125 5 40n 2200 2200 dil-16e 40n 900 900 40n 650 650 Sp Sn 1 2 16 T1 T0 Udd Q Q' 3 4 5 6 7 8 1 21 14 13 12 11 9 icznik/dzielnik 4045

Dzielnik 4059 4059 Programowalny licznik/dzielnik przez n 4059 T 1 2 D1 3 D2 4 D3 5 D4 6 D16 7 D 8 D14 9 D13 C 11 12 24 Udd 23 Q 22 D5 21 D6 20 D7 19 D8 18 D9 17 D 16 D11 D12 14 A 13 B T - zegar - zezwolenie zatrzaœniêcia D1...D16 - wejœcia programowalne A,B,C - wybór trybu pracy Prod. [ o C] U DD [V] I CC [A] t PH t PH f max [MHz] Rys. obud. CD4059AD Rca -55,+125 5 20n 180 180 3 dil-24e 20n 90 90 6 CD4059AE Rca -55,+125 5 20n 180 180 3 dil-24b 20n 90 90 6 HEF4059BP Phi -40,+85 5 50µ 30 45 7 dil-24a 0µ 25 200µ 16 20 HEF4059BD Phi -40,+85 5 50µ 30 45 7 dil-24d 0µ 25 200µ 16 20 HEF4059BT Phi -40,+85 5 50µ 30 45 7 smd-24b 0µ 25 200µ 16 20

4521 Prod. [ o C] U DD [V] I CC [A] t PH t PH f max [MHz] Rys. obud. CD4521BE Rca -55,+125 5 40n 0 0 dil-16b 40n 50 50 40n 40 40 HCC4521BF Sgs -55,+125 5 40n 0 0 dil-16e 40n 50 50 40n 40 40 HCF4521BEY Sgs -40,+85 5 40n 0 0 dil-16b 40n 50 50 40n 40 40 HCF4521BM1 Sgs -40,+85 5 40n 0 0 smd-16a 40n 50 50 40n 40 40 HCF4521BC1 Sgs -40,+85 5 40n 0 0 chip-20a 40n 50 50 40n 40 40 HEF4521BP Phi -40,+85 5 20µ 950 950 12 dil-16b 40µ 350 350 25 80µ 220 220 35 HEF4521BD Phi -40,+85 5 20µ 950 950 12 dil-16e 40µ 350 350 25 80µ 220 220 35 HEF4521BT Phi -40,+85 5 20µ 950 950 12 smd-16a 40µ 350 350 25 80µ 220 220 35 MC14521BCP Mot -55,+125 5 5n 4500 4500 3.5 dil-16b n 1700 1700 9 n 1300 1300 12 MC14521BD Mot -55,+125 5 5n 4500 4500 3.5 smd-16a n 1700 1700 9 n 1300 1300 12 MC14521BF Mot -55,+125 5 5n 4500 4500 3.5 smd-16f n 1700 1700 9 n 1300 1300 12 24-stopniowy dzielnik częstotliwości Q24 R Uss' Q2 Udd' E2 Q1 1 16 Udd 2 3 4 5 6 7 8 1...17 18...24 14 13 12 11 9 Q23 Q22 Q21 Q20 Q19 Q18 E1 Wyjœcie Podzia³ przez Q18 262 144 Q19 524 288 Q20 1 048 576 Q21 2 097 2 Q22 4 194 304 Q23 8 388 608 Q24 16 777 216 4521 Dzielnik częstotliwości 4521

icznik/dzielnik 4522 Programowalny licznik BCD / 4522 4522 T Q4 Dp4 PE INH Dp1 T Q1 1 2 3 4 5 6 7 8 dzielnik przez n 16 14 13 12 11 9 Udd Q3 Dp3 CF 0 Dp2 MR Q2 0 - wyjœcie stanu "zero" CF - wejœcie przeniesienia INH PE MR Funkcja - count X H - H count X X H preset X X X H reset Prod. [ o C] U DD [V] I CC [A] t PH t PH f max [MHz] Rys. obud. CD4522BE Rca -55,+125 5 dil-16b HCC4522BF Sgs -55,+125 5 dil-16e HCF4522BEY Sgs -40,+85 5 dil-16b HCF4522BM1 Sgs -40,+85 5 smd-16a HCF4522BC1 Sgs -40,+85 5 chip-20a HEF4522BP Phi -40,+85 5 20µ 0 0 12 dil-16b 40µ 65 65 25 80µ 50 50 32 HEF4522BD Phi -40,+85 5 20µ 0 0 12 dil-16e 40µ 65 65 25 80µ 50 50 32 HEF4522BT Phi -40,+85 5 20µ 0 0 12 smd-16a 40µ 65 65 25 80µ 50 50 32 MC14522BDW Mot -55,+125 5 5n 550 550 2 smd-16b n 225 225 5 n 160 160 6.6 MC14522B Mot -55,+125 5 5n 550 550 2 dil-16e n 225 225 5 n 160 160 6.6 MC14522BP Mot -55,+125 5 5n 550 550 2 dil-16b n 225 225 5 n 160 160 6.6

icznik/dzielnik 4526 Programowalny licznik dwójkowy / 4526 4526 T Q4 Dp4 PE Inh Dp1 T Q1 1 2 3 4 5 6 7 8 dzielnik przez n 16 14 13 12 11 9 Udd Q3 Dp3 CF 0 Dp2 MR Q2 INH PE MR Funkcja - count X H - H count X X H preset X X X H reset Prod. [ o C] U DD [V] I CC [A] t PH t PH f max [MHz] Rys. obud. HEF4526BP Phi -40,+85 5 20µ 0 0 12 dil-16b 40µ 65 65 25 80µ 50 50 32 HEF4526BD Phi -40,+85 5 20µ 0 0 12 dil-16e 40µ 65 65 25 80µ 50 50 32 HEF4526BT Phi -40,+85 5 20µ 0 0 12 smd-16a 40µ 65 65 25 80µ 50 50 32 MC14526BCP Mot -55,+125 5 5n 550 550 2 dil-16b n 225 225 5 n 160 160 6.6 MC14526BDW Mot -55,+125 5 5n 550 550 2 smd-16b n 225 225 5 n 160 160 6.6 MC14526BF Mot -55,+125 5 5n 550 550 2 smd-16f n 225 225 5 n 160 160 6.6

Skróty użyte na rysunkach wyprowadzeń układów CMOS serii 4000 A, B, C - wejścia układów; A - bit najmłodszy a, b, c - wyjścia wyświetlaczy A0, A1 - wejścia adresujące BI - wejście wygaszające B out C CE C in C C out CP D E EN FE FQ - wyjście z przeniesieniem - wejście sterujące - sygnał wybierania (Chip Enable) - wejście sygnału przeniesienia - zerowanie, kasowanie - wyjście sygnału przeniesienia - wejście impulsu zegarowego - wejście/wyjście danych - wejście - wejście wybierania (Enable) ukł. z wyj. trójstan. - wejście wybierania (Enable) - wejście wybierania (Enable) ukł. kaskadowych J, J1,.. - wejście J przerzutników K, K1,.. - wejście K przerzutników T - wejście kontrolne dekoderów wyświetlaczy MEM - pamięć MR - zerowanie MUX - multiplekser Q - wyjścia Q0, Q1.- wyjścia danych z dekoderów dziesiętnych QA,QB.- wyjścia danych R - wejścia zerowania R0 - wejścia zerowania (reset) - ustawia zero R9 - wejścia zerowania (reset) - ustawia dziewiątkę RBI - wejścia sygnału wygaszania migotania wyświetlaczy 7-segmentowych RBQ - wejścia sygnału wygaszania migotania dla układów kaskadowych RD - wejścia sygnału zezwolenia na czytanie (Read Enable) S - wejścia ustawiania Strobe - wejścia sygnału wyzwalajacego (strobującego) T - wejścia sygnału zegarowego U dd V/R W/R - napięcie zasilania - wejścia przełączania: liczenie w przód/liczenie wstecz - wejścia przełączania: zapis/odczyt

Skróty użyte w tabelach pod rysunkami H - wysoki stan logiczny (HIGH = 1) - niski stan logiczny (OW = 0) X - stan logiczny nieokreślony Z - stan logiczny wysokiej impedancji - zbocze narastające - zbocze opadające - impuls o wysokim poziomie logicznym - impuls o niskim poziomie logicznym n x - ciąg impulsów o wysokim poziomie logicznym Q= - wyjście o niskim poziomie - - brak zmiany / brak funkcji count - odliczanie co 1 shift - przesuwanie co 1? - stan/ funkcja nie znana reset - zerowanie preset - nastawianie Q n - stan wyjścia po czasie t n Skróty użyte w tabelach z wykazami Prod. - producent układu: Hit - Hitachi Mot - Motorola Nsc - National Semiconductor Phi - Philips Rca - Harris Sgs - Thomson Tix - Texas Instruments Tos - Toshiba I CC t PH t PH f max - zakres temperatur pracy - typowy średni pobór prądu - czas propagacji dla zmiany stanu z H na - czas propagacji dla zmiany stanu z na H - maksymalna częstotliwość pracy Rys. obud. - rysunek obudowy Q n+1 - stan wyjścia po czasie t n+1 - czas poprzedzający impuls zegarowy t n t n+1 - czas po impulsie zegarowym

5.0 5.0 3.3 3.3 5.0 5.0 3.3 3.3 5.0 5.0 3.3 3.3 5.0 3.3 7.0 Obudowy: dil-8, dil-14, dil-16 i dil-18 dil-8a dil-14a dil-16b dil-18a.0 20.0 20.0 22.5 dil-14d 20.0 7.0 7.0 1.0 dil-16e 20.0 7.0 7.0 dil-18d 23 7.0 7.0 1.0

5.0 3.3 7.0 5.0 3.3 7.8 dil-20a Obudowy: dil-20 i dil-24 dil-24a dil-24b 27.6 32.0 32.0 dil-20e dil-24d dil-24e 32.0 25.1 4.5 14.0 5.5 13.2 3.3 3.3 32.0 4.5 5.5 3.3 3.3 7.0 7.0 1.0

4.5 3.3 4.5 3.3 14.0 14.0 5.5 3.3 13.2 Obudowy: dil-28 i dil-40 dil-28a dil-40a 37 52 dil-28d 37.0

2.55 2.0.4 7.8 1.75 1.6 2.05 2.0 1.75 1.6 5.8 3.9 7.8 5.5 5.8 3.9 1.0 0.9 1.0 0.9 6.5 4.4 6.5 4.4 Obudowy: smd-14 i smd-16 smd-14a smd-14b smd-16a smd-16b 1.27 0.4 8.6 7.62 smd-14d 0.65 0.3 5.0 1.27 0.4.2 7.62 1.27 0.4 9.9 8.89 smd-16d 0.65 0.3 5.0 1.27 0.4.3 8.89 smd-16f 1.27 0.4.2 2.4 7.5 1.9 5.5 3.9 4.55 8.89

2.65 2.5 2.65 2.5 2.55 2.55 2.4 2.4.4 7.5.4 7.5.4 7.5 7.8 5.5 1.0 0.9 6.5 4.4 smd-20b Obudowy: smd-20, smd-24 i smd-28 smd-24a smd-24b smd-28b 1.27 0.4 12.4 1.27 0.4 14.9 1.27 0.4 1.27 0.4 14.9 18.1 11.43 13.97 13.97 16.51 smd-24d 0.65 0.3 7.8 7.

9.0 8.0 6.4 8.0 Obudowy: flat-16 i chip-20 0.85 1.70 flat-16a.87 8.89 1.2 0.7 chip-20a 1.27 1.20 5.08 4 5 6 7 8 3 2 1 20 19 18 17 16 14 9 11 12 13 9.0.0 4.30 0.4 1.27