Wspomnienia konstruktora (nie zawsze głównego) komputerów w czasach PRL

Podobne dokumenty
ROZDZIAŁ XXX OCALIĆ OD ZAPOMNIENIA... 1

Polskie minikomputery K-202 MERA r r. Jerzy Dżoga

Technika mikroprocesorowa

Spis treúci. Księgarnia PWN: Krzysztof Wojtuszkiewicz - Urządzenia techniki komputerowej. Cz. 1. Przedmowa Wstęp... 11

Dydaktyka Informatyki budowa i zasady działania komputera

Spis treœci. Co to jest mikrokontroler? Kody i liczby stosowane w systemach komputerowych. Podstawowe elementy logiczne

Organizacja typowego mikroprocesora

Wykład I. Podstawowe pojęcia. Studia Podyplomowe INFORMATYKA Architektura komputerów

LEKCJA TEMAT: Zasada działania komputera.

Architektura systemu komputerowego

Budowa i zasada działania komputera. dr Artur Bartoszewski

INSTYTUT TECHNOLOGII ELEKTRONOWEJ

Architektura komputerów

Pośredniczy we współpracy pomiędzy procesorem a urządzeniem we/wy. W szczególności do jego zadań należy:

Wprowadzenie do architektury komputerów systemy liczbowe, operacje arytmetyczne i logiczne

Komputer IBM PC niezależnie od modelu składa się z: Jednostki centralnej czyli właściwego komputera Monitora Klawiatury

MIKROKONTROLERY I MIKROPROCESORY

Historia komputera. Lubię to! - podręcznik

Urządzenia zewnętrzne

Który z podzespołów komputera przy wyłączonym zasilaniu przechowuje program rozpoczynający ładowanie systemu operacyjnego? A. CPU B. RAM C. ROM D.

Temat: Pamięci. Programowalne struktury logiczne.

Cyfrowe układy scalone

Systemy operacyjne i sieci komputerowe Szymon Wilk Superkomputery 1

Języki i metodyka programowania. Reprezentacja danych w systemach komputerowych

Działanie systemu operacyjnego

Millenium II+ Moduły programowalne. jeszcze więcej możliwości NOWOŚĆ! FUNKCJA

Przykładowe pytania DSP 1

JĘZYKI PROGRAMOWANIA STEROWNIKÓW

Działanie systemu operacyjnego

Magistrala. Magistrala (ang. Bus) służy do przekazywania danych, adresów czy instrukcji sterujących w różne miejsca systemu komputerowego.

Technologie informacyjne (3) Zdzisław Szyjewski

WPROWADZENIE Mikrosterownik mikrokontrolery

Wykład I. Podstawowe pojęcia Pamięci półprzewodnikowe. Studia stacjonarne inżynierskie, kierunek INFORMATYKA Architektura systemów komputerowych

Spis treści. Dzień 1. I Rozpoczęcie pracy ze sterownikiem (wersja 1707) II Bloki danych (wersja 1707) ZAAWANSOWANY TIA DLA S7-300/400

Budowa systemów komputerowych

Mikroprocesory rodziny INTEL 80x86

Tranzystor JFET i MOSFET zas. działania

Pamięci półprzewodnikowe w oparciu o książkę : Nowoczesne pamięci. Ptc 2013/

Mikroprocesor Operacje wejścia / wyjścia

Programowanie sterowników przemysłowych / Jerzy Kasprzyk. wyd. 2 1 dodr. (PWN). Warszawa, Spis treści

Programowanie sterowników PLC wprowadzenie

Cyfrowe układy scalone

Procesor ma architekturę rejestrową L/S. Wskaż rozkazy spoza listy tego procesora. bgt Rx, Ry, offset nand Rx, Ry, A add Rx, #1, Rz store Rx, [Rz]

Układy sekwencyjne. Podstawowe informacje o układach cyfrowych i przerzutnikach (rodzaje, sposoby wyzwalania).

XXXII Olimpiada Wiedzy Elektrycznej i Elektronicznej. XXXII Olimpiada Wiedzy Elektrycznej i Elektronicznej

Wybrane bloki i magistrale komputerów osobistych (PC) Opracował: Grzegorz Cygan 2010 r. CEZ Stalowa Wola

Bramki logiczne Podstawowe składniki wszystkich układów logicznych

Działanie systemu operacyjnego

Technologie informacyjne (3) Zdzisław Szyjewski

PI 02-01/12. W jednym bajcie można można zakodować 256 różnych znaków.

Architektura Systemów Komputerowych. Bezpośredni dostęp do pamięci Realizacja zależności czasowych

Katedra Przyrządów Półprzewodnikowych i Optoelektronicznych Laboratorium Przyrządów Półprzewodnikowych. Ćwiczenie 4

HISTORIA ROMANTYCZNA

Podstawy Informatyki JA-L i Pamięci

Architektura komputerów

Struktura systemów komputerowych

PAMIĘCI. Część 1. Przygotował: Ryszard Kijanka

Zarządzanie zasobami pamięci

Zarządzanie pamięcią operacyjną

Badanie układów średniej skali integracji - ćwiczenie Cel ćwiczenia. 2. Wykaz przyrządów i elementów: 3. Przedmiot badań

Cyfrowe Elementy Automatyki. Bramki logiczne, przerzutniki, liczniki, sterowanie wyświetlaczem

Zastosowania mikrokontrolerów w przemyśle

Architektura komputerów

Technika cyfrowa Inżynieria dyskretna cz. 2

Podstawy techniki cyfrowej i mikroprocesorowej - opis przedmiotu

Zarządzanie pamięcią w systemie operacyjnym

1. Wprowadzenie Programowanie mikrokontrolerów Sprzęt i oprogramowanie... 33

Działanie systemu operacyjnego

Pamięć wirtualna. Przygotował: Ryszard Kijaka. Wykład 4

Logiczne układy bistabilne przerzutniki.

Sterowniki PLC. Elektrotechnika II stopień Ogólno akademicki. przedmiot kierunkowy. Obieralny. Polski. semestr 1

LABORATORIUM ELEKTRONIKI I TEORII OBWODÓW

Podstawy Informatyki DMA - Układ bezpośredniego dostępu do pamięci

HISTORIA SIECI. Jerzy Kurowski. Seminarium MAINFRAME - ZACHEŁMIE V 2010

dr inż. Jarosław Forenc

Architektura komputera

PRZERZUTNIKI: 1. Należą do grupy bloków sekwencyjnych, 2. podstawowe układy pamiętające

Układy wejścia/wyjścia

Architektura Systemów Komputerowych. Rozwój architektury komputerów klasy PC

Struktura i funkcjonowanie komputera pamięć komputerowa, hierarchia pamięci pamięć podręczna. System operacyjny. Zarządzanie procesami

Podstawy Informatyki Układ sterujący

2. PRZERZUTNIKI I REJESTRY

Kurs SIMATIC S7-300/400 i TIA Portal - Zaawansowany. Spis treści. Dzień 1

Architektura komputerów. Komputer Procesor Mikroprocesor koncepcja Johna von Neumanna

Księgarnia PWN: Włodzimierz Stanisławski, Damian Raczyński - Programowanie systemowe mikroprocesorów rodziny x86

O bitach, bajtach i hardware. R. Robert Gajewski omklnx.il.pw.edu.pl/~rgajewski

Lista tematów na kolokwium z wykładu z Techniki Cyfrowej w roku ak. 2013/2014

Wprowadzenie do inżynierii przetwarzania informacji

Budowa komputera. Lubię to! - podręcznik

Opis przedmiotu zamówienia CZĘŚĆ 1

KARTA PRZEDMIOTU. Nr Opis efektu kształcenia Metoda sprawdzenia efektu kształcenia. Forma prowadzenia zajęć

Opracował: Jan Front

Budowa Mikrokomputera

WYKAZ KART INFORMACYJNYCH WYROBÓW I OPRACOWAŃ ITE do nabycia w ZOINTE*^

Układ sterowania, magistrale i organizacja pamięci. Dariusz Chaberski

Siemens Simatic S7-300 Informacje podstawowe o sterowniku programowalnym

Pamięci półprzewodnikowe

DigiPoint mini Karta katalogowa DS 6.00

Rok akademicki: 2030/2031 Kod: EIT s Punkty ECTS: 4. Poziom studiów: Studia I stopnia Forma i tryb studiów: -

Transkrypt:

Wspomnienia konstruktora (nie zawsze głównego) komputerów w czasach PRL Elżbieta Jezierska-Ziemkiewicz Warszawa IMM 7 grudnia 2009

ZAM-41 1964-1965 ZAM-41Z = ZAM-41 + Arytmometr zmiennego przecinka Główny konstruktor: prof. Leon Łukaszewicz Projekt: Instytut Maszyn Matematycznych Produkcja: Zakład Doświadczalny IMM Seria Prototypowa: 16 sztuk Współudział w projekcie procesora Samodzielny projekt arytmometru zmiennoprzecinkowego

Technika realizacji: TTL na tranzystorach krzemowych polskiej produkcji o czasie propagacji 50 ns. Na pakietach umieszczone były elementy podstawowe: NAND, NOT, NOR, przerzutniki typu D i JK. Projekt logiczny musiał być poddany maksymalnym wysiłkom minimalizacji. Słowo miało długość 24 bitów, znak 6 bitów, liczba zmiennoprzecinkowa 48 bitów: 40 mantysa + 8 cecha. Pamieć operacyjna była budowana na rdzeniach ferrytowych wypiekanych w IMM o średnicy 2 mm, co pozwalało uzyskać czas cyklu 10 us. Pamięci zewnętrzne: bębny i taśmy również były opracowane w IMM i produkowane w ZD IMM. Oprogramowanie zealizowane było w IMM.

Projekty 1968-1970 Projekt jednostki centralnej ZAM-31 (współprojekt z AZ): technika realizacji jak ZAM41 projekt «na półkę» Współudział w projekcie arytmometru maszyny RIAD-30 / 32 Współudział w projekcie jednostki centralnej ODRA-1305 wraz z ekipą z Elwro: Thanasis Kamburelis, Majka Horwat, Bogdan Kasierski,.. Arytmometr działań na znakach i liczbach dziesiętnych dla maszyny ODRA- 1305 Projekt symulatora do drukarki wierszowej DW-21

K-202 1970-1973 Głowny Konstruktor: Inż. Jacek Karpinski Projekt: Zakład Doświadczalny ERA Produkcja: ZDM IMM Seria Prototypowa: 30 sztuk Opracowanie projektu systemu w kwartecie (hardware AZ + EJ, software Teresa Pajkowska + Karol Doktor) pod kierunkiem Jacka Karpińskiego Opracowanie jednostki centralnej w duecie z AZ Opracowanie arytmometru zmiennego przecinka i wielokrotnej precyzji (samodzielnie) System operacyjny: SOK i CROOK

Technika realizacji: układy zcalone TTL według aktualnego katalogu Teksasa importowane z zachodu (kooperacja z Anglikami). Słowo 16 bitowe. Rozkazy o zmiennej długości 1-4 słów. Liczby zmennoprzecinkowe 48 bitowe. 7 rejestrów uniwersalnych, Mozliwość dołączenia do 16 procesorów pracujących na wśpólnej szynie systemu. Adresowalność pamięci do 4 Mbytów. Pamięć zorganizowana w obszary o statycznej asygnacji numeru bloku. Ferrytowe matryce pamieci produkowane w Irlandii o czasie cyklu 1 us. Do 8 kanałów wejścia-wyjścia znakowych pracujących poprzez rejestry procesora, Kanał pamięciowy do przesyłania informacji blokowych DMA (prace nie zostały dokończone), Kamał automatyki (Camac).

MERA-400 1973-1985 Główny Konstruktor: EJ-Z Projekt: ZDM IMM Produkcja: ZDM IMM, OBR ERA Wykonano: około 650 sztuk Systemy operacyjne: SOM3 następca SOK (IMM) CROOK 3/4 wieloprogramowy i wielodostępny (Instytut Okretowy PG) SOM5 ukierunkowany na zastosowania w automatyce (MERA-SYSTEM) SOM7 system do programowania obiektowego z językiem LOGLAN (II UW) System posiadał: Kompatibilność oprogramowania źródłowego z K202 po przetworzeniu przez program konwersji, Stronicowaną dynamicznie pamięć operacyną, Stos systemowy, Zegar czasu rzeczywistego, Odporność na zaniki zasilania, Asynchronizm działania modułów systemu: pamięci, urządzeń peryferyjnych.

MERA-400

MX16 1985-1988 Główny Konstruktor: EJ-Z Projekt: Amepol, Produkcja: Amepol, Wykonano: około 60 sztuk Po zatrzymaniu produkcji MERA-400 w zakładach ERA wykorzystano instniejące procesory Mera-400. Opracowano nowe moduły systemu: Moduł pamięci operacyjnej półprzewodnikowej (EJ-Z) Procesory peryferyjne sterowane mikroprocesorem o dostępie DMA (EJ-Z): Selektorowy do szybkich pamieci zewnetrznych: dyski Winchester, pamięci taśmowe PT-305 Multipleksorowy - do transmisji znakowej (telekomunikacja) Pomiarowy dla interface'u IEC488 pracujący na dwuwejściowej pamięci dzielonej dołączonej do szyny głównej systemu.

SOLID 1981 W roku 1981 powołany został międzyzakładowy zespół do opracowania systemu multiprocesorowego będącego następcą MERA-400 w składzie: EJ-Z, T.Muldner, T.Pajkowska, A.Ziemkiewicz, J.Rudzki (IMM); S.Chrobot (Mera-system); J.Dżoga, M.Skolimowski (OBRTKiP); P.Findeisen, P. Gburzyński (II UW); Z.Czerniak, M.Nikodemski (IO PG); J.Gocałek (PP);?? (TEWA). System miał być obiektowo zorientowaną konstrukcją multiprocesorową o strukturach C-maszyny. W zakładach TEWA poszukiwano możliwości wykonawczych do specjalizowanych układów scalonych dużej skali integracji. 7 grudnia 1981 roku na konferencji w IMM przedstawiono koncepcję systemu nazwanego SOLID. Stan wojenny zakonczył życie projektu.