System przerwania (SP). Funkcje wejścia / wyjścia (I/O)
|
|
- Jacek Kaczmarczyk
- 8 lat temu
- Przeglądów:
Transkrypt
1 System przerwania (SP). Funkcje wejścia / wyjścia (I/O) Urządzenia zewnętrzne i mikroprocesor Pamięć I/O i instrukcje do pracy z nią Przykłady Przerwania w systemach komputerowych (x86) Tablica wektorów przerwań Funkcje systemowe do zarządzania SP Przykłady Pytania
2 Urządzenia zewnętrzne i mikroprocesor Port w rozumieniem sprzętowym: Sterownik całego urządzenia Miejsce w wyróżnionej przestrzeni adresowej I/O Sposoby komunikacji procesora: Polling Przerwania
3 Pamięć I/O i instrukcje do pracy z nią I/O port similar to memory address Adresy portów (port number):16 bitowe(0000h ffffh) Memory Space I/O Space 16 bit I/O port address
4 I/O Port Addressing Modes Tryby adresacji Immediate port address (natychmiastowa) Adres może być do 1B (immediate address) Służy dla portów od 00h do ffh (adresy) Adres portu jest zapisany w DX (bezpośrednia)- obsługuje wszystkie porty: od 0000h do ffffh Do przechowywania adresu tylko DX Do przechowywania danych tylko AL
5 IN/OUT in eax/ax/al, port in eax/ax/al, dx out port, eax/ax/al out dx, eax/ax/al INSB(W)/OUTSB(W) DX - numer portu; ES:DI adres pamięci do której piszemy; DS:SI adres pamięci z której czytamy
6 I/O Data Transfer in al, 40h ;al gets 1 byte from port 40h in ax, 255 ;ax gets 2 bytes from port ffh in al, dx ;ax gets 1 byte from port address in dx in eax, dx ;eax gets 4 bytes from port addr. in dx out 80h, al ;send contents of al to port 80h out dx, eax ;send contents of eax to port addr. in dx ;source string located in memory at ds:si 386+ insb 72 ;receive byte string from port 72 ;store in location at es:di insw dx ;receive word string from port addr. in dx insd dx ;receive double word string outsb ffh ;send byte string to port 255 outsw dx ;send word string to port addr. in dx outsd dx ;send double word string to port
7 I/O Memory Map Obszary w I/O pamięci 0000h-00ffh Zarezerwowane dla systemu (system board) 0100h-03ffh Dla wszelkich kart (adapter cards) 0400h-0ffffh niedostępne dla magistrały systemowej Przykłady (I/O interface chips): 8255A Programmable Peripheral Interface (PPI) 8259 Programmable Interrupt Controller (PIC) 8253/4 Programmable Interval Timer (PIT) 8237 Programmable DMA Controller
8 Przerwania w systemach Pojęcia ogólne: komputerowych (x86) Interrupt request: sygnał zarządzający przerwanie Interrupt processing: odpowiedź procesora Interrupt service: to co się zdażyło w oprogramowaniu, jako wynik Rodzaje przerwania: Zewnętrzne (external) wygenerowane poza procesora (sprzętowe) Wewnętrzne (internal) - wygenerowane poza procesora, jako wynik instrukcji/operacji: x86 internals: int, into, divide error, and single step trap generally means any processor generated interrupt; in x86, usually means the single step interrupt jeszcze x86 terminologia: Hardware Interrupt External, uses INTR and NMI control bus lines Processor Interrupt traps, exceptions Software Interrupt Internal, from int or into
9 Jeszcze inaczej W systemie IBM PC występują cztery źródła przerwań: 1. Przerwania niemaskowalne. Powodem ich wystąpienia jest błąd parzystości pamięci, błąd sygnalizowany przez kartę znajdującą się w złączu (slocie) płyty głównej (sygnałem IOCHK) lub błąd sygnalizowany przez koprocesor arytmetyczny. 2. Przerwania sprzętowe. Źródłem tych przerwań są urządzenia wejścia - wyjścia. Wykonanie tych przerwań jest zależne od ustawienia flagi FI. 3. Przerwania generowane przez procesor. Przyczyną przerwania jest błąd przy wykonywaniu pewnych niedozwolonych operacji, np. dzielenia przez zero. Przerwania te nie mogą być maskowane. 4. Przerwania programowe. Przerwania te są skutkiem wykonania instrukcji INT n (n jest numerem przerwania).
10 8086 External Interrupt Connections NMI - Non-Maskable Interrupt INTR - Interrupt Request NMI Requesting Device Programmable Interrupt Controller (part of chipset) NMI 8086 CPU Interrupt Logic INTR Intel 8259A PIC int into Divide Error Single Step Software Traps
11 System obsługi przrwania
12 Schemat powiązań przy przerwaniach sprzętowych
13 Linia IRQ Urządzenie Wektor przerwania 0 Zegar systemowy 08H 1 Klawiatura 09H 2 Wyjście kaskadowe do układu Slave 0AH 3 COM2 0BH 4 COM1 0CH 5 LPT2 0DH 6 kontroler napędu dysków elastycznych 0EH 7 LPT1 0FH 8 Zegar czasu rzeczywistego 70H 9 Wywołanie przerwania IRQ2 71H 10 zarezerwowane 72H 11 zarezerwowane 73H 12 zarezerwowane 74H 13 koprocesor arytmetyczny 72H 14 kontroler dysku twardego 76H 15 zarezerwowane 77H
14 Przerwania procesora - Przerwania sprzętowe Przerwanie 00H Przerwanie generowane jest przy dzieleniu przez 0. Przerwanie 02H Przerwanie niemaskowalne (NMI). Przerwanie to po wywołaniu jest zawsze wykonywane i nie może być zablokowane przez użycie instrukcji STI i CLI. Przerwanie 04H Nadmiar przy operacjach matematycznych. Przerwanie 05H Wydruk zawartości ekranu monitora (Print Screen). Przerwanie to jest wywoływane w momencie naciśnięcia klawisza PrtScr i jest obsługiwane przez procedurę BIOS-u. Użytkownik mógłby sam opracować własną procedurę obsługi tego przerwania. Przerwanie 08H Zegar czasu rzeczywistego. Uaktualnianie wewnętrznego czasu dziennego. Przerwanie 09H Klawiatura. Przerwanie sprzętowe, które jest zwykle przejmowane przez programy TSR.
15 Przerwania systemu BIOS Przerwanie 10H Wybór trybu pracy ekranu. Przerwanie 14H Obsługa sprzęgu szeregowego Funkcja 0 - inicjalizacja portu RS 232, Funkcja 1 - wysłanie znaku przez port szeregowy, Funkcja 2 - odczyt znaku z portu szeregowego, Funkcja 3 - odczyt stanu portu szeregowego. Przerwanie 16H Obsługa klawiatury Funkcja 0 - odczyt znaku, Funkcja 1 - odczyt stanu bufora klawiatury, Funkcja 2 - odczyt klawiszy sterujących, Przerwanie 17H Obsługa drukarki Funkcja 0 - wysłanie jednego bajtu do drukarki, Funkcja 1 - inicjalizacja drukarki, Funkcja 2 - odczyt stanu drukarki. Przerwanie 19H Gorący restart - Bootstrap Przerwanie 1AH Operacje na zegarze Funkcja 0 - odczytanie stanu zegara, Funkcja 1 - ustawienie aktualnego czasu. Przerwanie 1BH Obsługa naciśnięcia klawiszy Ctrl i Break. Przerwanie 1CH Obsługa impulsów zegara systemowego (timer tick). Zaleca się stosowanie tego przerwania w przypadku obsługi z częstością 18,2 razy na
16 Przerwania systemu DOS Przerwanie 20H Zakończenie wykonywanego programu Przerwanie 21H Obsługa funkcji DOS Funkcja 0 - zakończenie aktualnie wykonywanego programu, Funkcja 7 - odczytanie znaku z klawiatury bez wysłania echa, Funkcja 9 - wysłanie łańcucha znaków zakończonym znakiem $, Funkcja 25H - ustawienie wektora przerwań: we: AL-nr przerwania, DS:DX-adr.proc.obsługi Funkcja 26H - utworzenie nowego seg.psp:we: DX-adr.seg nowego PSP, CS-dla aktual. PSP, Funkcja 31H - zakończenie wykonywania programu i pozostawienie go w pamięci (TSR): we: AL-kod zakończenia (0-normalne), DX rozmiar programu rezydentnego liczonego w 16B (paragraf) Funkcja 33H - obsługa naciśnięcia klawiszy Ctrl i C, Funkcja 35H - pobranie wektora przerw: we: AL - numer przerwania (00H... FFH);wy: ES:BX, Funkcja 49H - zwolnienie zarezerwowanej pamięci, Funkcja 4CH - zakończenie programu z wyprowadzeniem komunikatu, Funkcja 62H - pobranie segmentu PSP programu: we: AX=62H, wy: BX-seg.wykon. prog, Przerwanie 23H Adres wyjścia z programu po naciśnięciu Ctrl i C Przerwanie 24H Obsługa błędów fatalnych DOS-u Przerwanie 27H Zakończenie wykonywanego progr. i pozostaw. go w pamięci (TSR) Przerwanie 2FH Przerwanie multipleksowe, obsługa programów rezydentnych Przerwanie 33H Obsługa myszy według standardu Microsoft Przerwania F1H-F7H Zarezerwowane dla przerwań użytkownika
17 Interrupt Vector Table IVT x86 ma 256 przerwania, każde ma swój Wektor Wektor = wskaźnik (adres) z Interrupt Vector Table, IVT IVT znajduje się pamięci od 0000:0000 do 0000:03ffh IVT zawiera 256 dalekie wskaźniki (far pointer values) adres (CS:IP) Każdy wskaźnik, to adres obsługującego progrmu (Interrupt Service Routine, ISR)
18 IVT Format 0000: : : : : : : :0007 Offset Segment Offset Segment Interrupt 0 Interrupt 1 IP LSB IP MSB CS LSB CS MSB Given a Vector, where is the ISR address stored in memory Offset Type :03fc 0000:03fd 0000:03fe 0000:03ff Offset Segment Interrupt 255 Example: Offset = (54 4) = 216 = 00d8h int 36h
19 Co się dzieje w czasie przerwania? Complete Current Instruction push Flags 1 TEMP 0 Internal Interrupt YES Set TEMP=TF Execute ISR NO NMI YES IF=0 TF=0 pop IP and CS NO INTR NO YES 0 IF 1 push CS and IP popf 0 TF 1 acknowledge interrupt call ISR Resume Interrupted Procedure Fetch Next Instruction Read Type Code # NMI NO YES
20 Analogia do podprogramów call int ret iret call: CS, IP na stos; ładowane są CS:IP z adresem procedury int robi to samo co call i nieco jeszcze ret pobiera ze stosu IP, CS iret pobiera ze stosu FLAGS, IP, i CS Stos jest zawsze warunkiem, aby praca była poprawna
21 Interrupt Vector Assignments Type Function Comment 0 Divide Error Processor - zero or overflow 1 Single Step (DEBUG) Processor - TF=1 2 Nonmaskable Interrupt Pin Processor - NMI Signal 3 Breakpoint Processor - Similar to Sing Step 4 Arithmetic Overflow Processor - into 5 Print Screen Key BIOS - Key Depressed 6 Invalid Opcode Processor - Invalid Opcode 7 Coprocessor Not Present Processor - no FPU 8 Time Signal BIOS - From RT Chip (AT - IRQ0) 9 Keyboard Service BIOS - Gen Service (AT - IRQ1) A - F Originally Bus Ops (IBM PC) BIOS - (AT - IRQ2-7) 10 Video Service Request BIOS - Accesses Video Driver 11 Equipment Check BIOS - Diagnostic 12 Memory Size BIOS - DOS Memory 13 Disk Service Request BIOS - Accesses Disk Driver 14 Serial Port Service Request BIOS - Accesses Serial Port Drvr 15 Miscellaneous BIOS - Cassette, etc. 16 Keyboard Service Request BIOS - Accesses KB Driver
22 Interrupt Vector Assignments (cont.) Type Function Comment 17 Parallel Port LPT Service BIOS - Printer Driver 18 ROM BASIC BIOS - BASIC Interpreter in ROM 19 Reboot BIOS - Bootstrap 1A Clock Service BIOS - Time of Day from BIOS 1B Control-Break Handler BIOS - Keyboard Break 1C User Timer Service BIOS - Timer Tick 1D Pointer to Video Parm Table BIOS - Video Initialization 1E Pointer to Disk Parm Table BIOS - Disk Subsystem Init. 1F Pointer to Graphics Fonts BIOS - CGA Graphics Fonts 20 Program Terminate DOS - Clear Memory, etc. 21 Function Call DOS - Transfer Control 22 Terminate Address DOS - program Terminate handler 23 Control-C Handler DOS - For OS Use 24 Fatal Error Handler DOS - Critical Error 25 Absolute Disk Read DOS - Disk Read 26 Absolute Disk Write DOS - Disk Write 27 Terminate DOS - TSR Usage 28 Idle Signal DOS - Idle 2F Print Spool DOS - Cassette, etc Hardware Interrupts in AT Bios DOS - (AT - IRQs 8-15)
23 AT IRQ Definitions IBM-AT (Advanced Technology) - Intel Name Interrupt Vector Priority Description NMI 02 1 Memory Parity Error IRQ Timer (Intel 8253 Chip 55 ms intervals) IRQ Keyboard IRQ2 0A PIC Slave or EGA/VGA Vert. Retrace IRQ3 0B 13 Serial Port (COM2 or COM4) IRQ4 0C 14 Serial Port (COM1 or COM3) IRQ5 0D 15 Fixed Disk or LPT2 Request IRQ6 0E 16 Floppy Disk Driver IRQ7 0F 17 LPT1 Request IRQ CMOS Real-Time Clock (RT Chip) IRQ Re-directed to IRQ2 IRQ RESERVED IRQ RESERVED IRQ Mouse or other IRQ Math Coprocessor (NPX) IRQ Hard Disk IRQ RESERVED
Pośredniczy we współpracy pomiędzy procesorem a urządzeniem we/wy. W szczególności do jego zadań należy:
Współpraca mikroprocesora z urządzeniami zewnętrznymi Urządzenia wejścia-wyjścia, urządzenia których zadaniem jest komunikacja komputera z otoczeniem (zwykle bezpośrednio z użytkownikiem). Do najczęściej
Bardziej szczegółowoPRZERWANIA. P1 - Procedura obslugi przerwania. Obsługa zdarzenia Z1 poprzez procedurę obsługi przerwania P1
PRZERWANIA 1. Obsługa zdarzeń poprzez Obsługa polega na przerwaniu aktualnie wykonywanego procesu i wykonaniu procedury przypisanej danemu zdarzeniu gdy takie zdarzenie zajdzie. Procedura nazywa się procedurą
Bardziej szczegółowoUkłady wejścia/wyjścia
Układy wejścia/wyjścia Schemat blokowy systemu mikroprocesorowego Mikroprocesor połączony jest z pamięcią oraz układami wejścia/wyjścia za pomocą magistrali systemowej zespołu linii przenoszącymi sygnały
Bardziej szczegółowoSygnały DRQ i DACK jednego kanału zostały użyte do połączenia kaskadowego obydwu sterowników.
Płyty główne Opracował: Andrzej Nowak Bibliografia: Urządzenia techniki komputerowej, K. Wojtuszkiewicz Układ DMA Układ DMA zawiera dwa sterowniki przerwań 8237A połączone kaskadowo. Każdy sterownik 8237A
Bardziej szczegółowoPRZERWANIA. 1. Obsługa zdarzeń, odpytywanie i przerwania Obsługa zdarzeń jest jedną z kluczowych funkcji w prawie każdym systemie czasu rzeczywistego.
PRZERWANIA 1. Obsługa zdarzeń, odpytywanie i Obsługa zdarzeń jest jedną z kluczowych funkcji w prawie każdym systemie czasu rzeczywistego. Istnieją dwie metody pozyskania informacji o zdarzeniach: 1. Cykliczne
Bardziej szczegółowoPROGRAMY REZYDENTNE Terminate and State Resident, TSR
PROGRAMY REZYDENTNE Terminate and State Resident, TSR O co tu chodzi Podstawowe reguły Jak może program zostać rezydentnym Przechwytywanie przerwań Jak się samoznaleźć w pamięci Aktywacja TSR-u. Problemy
Bardziej szczegółowoPodstawy techniki cyfrowej i mikroprocesorowej II. Urządzenia wejścia-wyjścia
Podstawy techniki cyfrowej i mikroprocesorowej II Urządzenia wejścia-wyjścia Tomasz Piasecki magistrala procesor pamięć wejście wyjście W systemie mikroprocesorowym CPU może współpracować za pośrednictwem
Bardziej szczegółowoBłąd pamięci karty graficznej lub Uszkodzona lub źle podpięta karta graficzna
W zależności od producenta BIOS-u sygnały dźwiękowe mogą mieć różne znaczenie: długość i liczba piknięć wskazują na przyczynę błędu. Najpierw więc musimy ustalić, jaki BIOS znajduje się w naszym komputerze
Bardziej szczegółowoProcesory rodziny x86. Dariusz Chaberski
Procesory rodziny x86 Dariusz Chaberski 8086 produkowany od 1978 magistrala adresowa - 20 bitów (1 MB) magistrala danych - 16 bitów wielkość instrukcji - od 1 do 6 bajtów częstotliwośc pracy od 5 MHz (IBM
Bardziej szczegółowoarchitektura komputerów w 1 1
8051 Port P2 Port P3 Serial PORT Timers T0, T1 Interrupt Controler DPTR Register Program Counter Program Memory Port P0 Port P1 PSW ALU B Register SFR accumulator STRUCTURE OF 8051 architektura komputerów
Bardziej szczegółowoUrządzenia peryferyjne RS-232. Wykład 2
Urządzenia peryferyjne RS-232 Wykład 2 Transmisja szeregowa Poprzez kanały telekomunikacyjne Zaleta: niskie koszty Wymaga konwersji szeregowo/równoległej np. rejestr przesuwny Dwie metody: asynchroniczna
Bardziej szczegółowoPrzerwania w systemie mikroprocesorowym
Przerwania w systemie mikroprocesorowym 1 Obsługa urządzeń wejścia/wyjścia W każdym systemie mikroprocesorowym oprócz pamięci programu i pamięci danych znajduje się szereg układów lub urządzeń wejścia/wyjścia,
Bardziej szczegółowoCPU. Architektura FLAGS Bit: dr Paweł Kowalczyk; DPTNS, KFCS UŁ. SI 16 bit. 16 bit. 16 bit.
Architektura 8086 8086 posiada 4 rejestry ogólnego użytku AX, BX, CX, DX, 2 rejestry indeksowe SI, DI, 3 rejestry wskaźnikowe SP, BP, IP, 4 rejestry segmentowe CS, DS, SS i ES oraz rejestr flag FLAG AH
Bardziej szczegółowoDziałanie systemu operacyjnego
Budowa systemu komputerowego Działanie systemu operacyjnego Jednostka centralna dysku Szyna systemowa (magistrala danych) drukarki pamięci operacyjnej I NIC sieci Pamięć operacyjna Przerwania Przerwania
Bardziej szczegółowoURZĄDZENIA WEJŚCIA-WYJŚCIA
Wykład czwarty URZĄDZENIA WEJŚCIA-WYJŚCIA PLAN WYKŁADU Budowa ogólna komputerów PC Urządzenia zewnętrzne w PC Podział urządzeń zewnętrznych Obsługa przerwań Bezpośredni dostęp do pamięci Literatura 1/24
Bardziej szczegółowoMikroprocesor Operacje wejścia / wyjścia
Definicja Mikroprocesor Operacje wejścia / wyjścia Opracował: Andrzej Nowak Bibliografia: Urządzenia techniki komputerowej, K. Wojtuszkiewicz Operacjami wejścia/wyjścia nazywamy całokształt działań potrzebnych
Bardziej szczegółowoDziałanie systemu operacyjnego
Działanie systemu operacyjnego Budowa systemu komputerowego Jednostka centralna Sterownik dysku Sterownik drukarki Sterownik sieci Szyna systemowa (magistrala danych) Sterownik pamięci operacyjnej Pamięć
Bardziej szczegółowoDziałanie systemu operacyjnego
Działanie systemu operacyjnego Budowa systemu komputerowego I NIC Jednostka centralna Sterownik dysku Sterownik drukarki Sterownik sieci Szyna systemowa (magistrala danych) Sterownik pamięci operacyjnej
Bardziej szczegółowo1 Podstawowe informacje o BIOSie. 2 Zadania BIOSu
1 Podstawowe informacje o BIOSie BIOS (czyli Basic Input/Output System) składa się przede wszystkim z wykonywalnego kodu zapisanego w kości pamięci umieszczonej na płycie głównej. Program BIOSu wykonuje
Bardziej szczegółowoRejestry procesora. Nazwa ilość bitów. AX 16 (accumulator) rejestr akumulatora. BX 16 (base) rejestr bazowy. CX 16 (count) rejestr licznika
Rejestry procesora Procesor podczas wykonywania instrukcji posługuje się w dużej części pamięcią RAM. Pobiera z niej kolejne instrukcje do wykonania i dane, jeżeli instrukcja operuje na jakiś zmiennych.
Bardziej szczegółowoKomputer IBM PC niezależnie od modelu składa się z: Jednostki centralnej czyli właściwego komputera Monitora Klawiatury
1976 r. Apple PC Personal Computer 1981 r. pierwszy IBM PC Komputer jest wart tyle, ile wart jest człowiek, który go wykorzystuje... Hardware sprzęt Software oprogramowanie Komputer IBM PC niezależnie
Bardziej szczegółowoCompactPCI. PCI Industrial Computers Manufacturers Group (PICMG)
PCI Industrial Computers Manufacturers Group (PICMG) nowy standard; nowa jakość komputerów realizujących krytyczne zadania w systemach pracujących w trudnych warunkach; Baza specyfikacji: format kaset
Bardziej szczegółowoKomputery klasy PC. Dariusz Chaberski
Komputery klasy PC Dariusz Chaberski Start systemu adres 0xFFFF:0x0000 POST (ang. Power On Self Test) sprawdzenie zmiennej BIOSu 0x0040:0x0072-0x1234 - zimny start (RESET, włączenie zasilania), gorący
Bardziej szczegółowoDziałanie systemu operacyjnego
Budowa systemu komputerowego Działanie systemu operacyjnego Jednostka centralna dysku Szyna systemowa (magistrala danych) drukarki pamięci operacyjnej sieci Pamięć operacyjna Przerwania Przerwania Przerwanie
Bardziej szczegółowoStruktura systemów komputerowych
Struktura systemów komputerowych Działanie systemu komputerowego Struktury WE/WY Struktura pamięci Hierarchia pamięci Ochrona sprzętowa Ogólna architektura systemu Wykład 6, Systemy operacyjne (studia
Bardziej szczegółowoOrganizacja typowego mikroprocesora
Organizacja typowego mikroprocesora 1 Architektura procesora 8086 2 Architektura współczesnego procesora 3 Schemat blokowy procesora AVR Mega o architekturze harwardzkiej Wszystkie mikroprocesory zawierają
Bardziej szczegółowoArchitektura systemu komputerowego
Architektura systemu komputerowego Klawiatura 1 2 Drukarka Mysz Monitor CPU Sterownik dysku Sterownik USB Sterownik PS/2 lub USB Sterownik portu szeregowego Sterownik wideo Pamięć operacyjna Działanie
Bardziej szczegółowoPrzerwania w systemie mikroprocesorowym. Obsługa urządzeo wejścia/wyjścia
Przerwania w systemie mikroprocesorowym 1 Obsługa urządzeo wejścia/wyjścia W każdym systemie mikroprocesorowym oprócz pamięci programu i pamięci danych znajduje się szereg układów lub urządzeo wejścia/wyjścia,
Bardziej szczegółowoArchitektura systemu komputerowego. Działanie systemu komputerowego. Przerwania. Obsługa przerwań (Interrupt Handling)
Struktury systemów komputerowych Architektura systemu komputerowego Działanie systemu komputerowego Struktura we/wy Struktura pamięci Hierarchia pamięci Ochrona sprzętowa Architektura 2.1 2.2 Działanie
Bardziej szczegółowoJ. Ułasiewicz Komputerowe systemy sterowania 1. 1 Architektura PC Ogólna struktura systemu jednoprocesorowego
J. Ułasiewicz Komputerowe systemy sterowania 1 1 Architektura PC 1.1. Ogólna struktura systemu jednoprocesorowego Już systemy jednoprocesorowe mogą być środowiskiem, w którym wykonywane jest wiele programów
Bardziej szczegółowoPodstawy techniki cyfrowej Układy wejścia-wyjścia. mgr inż. Bogdan Pietrzak ZSR CKP Świdwin
Podstawy techniki cyfrowej Układy wejścia-wyjścia mgr inż. Bogdan Pietrzak ZSR CKP Świdwin 1 Układem wejścia-wyjścia nazywamy układ elektroniczny pośredniczący w wymianie informacji pomiędzy procesorem
Bardziej szczegółowoIEEE 1284 - Centronics
IEEE 1284 - Centronics Interfejs Centronics w wersji oryginalnej - łącze jednokierunkowe przesyłające informacje od komputera do drukarki przeznaczony jedynie do tego zadania, co wynikało z braku potrzeby
Bardziej szczegółowoArchitektura komputerów
Architektura komputerów Wykład 3 Jan Kazimirski 1 Podstawowe elementy komputera. Procesor (CPU) 2 Plan wykładu Podstawowe komponenty komputera Procesor CPU Cykl rozkazowy Typy instrukcji Stos Tryby adresowania
Bardziej szczegółowoProgramowanie niskopoziomowe
Programowanie niskopoziomowe ASSEMBLER Teodora Dimitrova-Grekow http://aragorn.pb.bialystok.pl/~teodora/ Program ogólny Rok akademicki 2011/12 Systemy liczbowe, budowa komputera, procesory X86, organizacja
Bardziej szczegółowoLCD (Liquid Crystal Display)
LCD (Liquid Crystal Display) Polarizing filter. Thin film with a vertical ais. Liquid crystal Polarizing filter. Thin film with a horizontal ais. Polarizing filter. Thin film with a horizontal ais. Polarizing
Bardziej szczegółowoKomputer. Komputer (computer) jest to urządzenie elektroniczne służące do zbierania, przechowywania, przetwarzania i wizualizacji informacji
Komputer Komputer (computer) jest to urządzenie elektroniczne służące do zbierania, przechowywania, przetwarzania i wizualizacji informacji Budowa komputera Drukarka (printer) Monitor ekranowy skaner Jednostka
Bardziej szczegółowoArchitektura systemów komputerowych. dr Artur Bartoszewski
Architektura systemów komputerowych dr Artur Bartoszewski Układy we/wy jak je widzi procesor? Układy wejścia/wyjścia Układy we/wy (I/O) są kładami pośredniczącymi w wymianie informacji pomiędzy procesorem
Bardziej szczegółowoZygmunt Kubiak Instytut Informatyki Politechnika Poznańska
Zygmunt Kubiak Instytut Informatyki Politechnika Poznańska Współpraca z układami peryferyjnymi i urządzeniami zewnętrznymi Testowanie programowe (odpytywanie, przeglądanie) System przerwań Testowanie programowe
Bardziej szczegółowoWstęp do informatyki. Interfejsy, urządzenia we/wy i komunikacja. Linie magistrali
Wstęp doinformatyki Architektura interfejsów Interfejsy, urządzenia we/wy i komunikacja Dr inż. Ignacy Pardyka Akademia Świętokrzyska Kielce, 2001 Slajd 1 Slajd 2 Magistrala Linie magistrali Sterowanie
Bardziej szczegółowoorganizacja procesora 8086
Systemy komputerowe Procesor 8086 - tendencji w organizacji procesora organizacja procesora 8086 " # $ " % strali " & ' ' ' ( )" % *"towego + ", -" danych. Magistrala adresowa jest 20.bitowa, co pozwala
Bardziej szczegółowoMikroprocesor Intel 8088 (8086)
Mikroprocesor Intel 8088 (8086) Literatura: Mroziński Z.: Mikroprocesor 8086. WNT, Warszawa 1992 iapx 86,88 Users Manual Intel 80C86 Intersil 1997 [Źródło: www.swistak.pl] Architektura wewnętrzna procesora
Bardziej szczegółowoPU002 Sweex 2 Port Serial PCI Card
PU002 Sweex 2 Port Serial PCI Card Wstęp Dziękujemy za zakup Sweex 2 Port Serial PCI Card. Karta umożliwia łatwe dołączenie dwóch portów szeregowych do komputera. Aby zapewnić jej poprawne działanie, należy
Bardziej szczegółowoPłyta główna (ang. motherboard) najważniejsza płyta drukowana urządzenia elektronicznego, na której zamontowano najważniejsze elementy urządzenia, umo
Zestaw komputera: 1)Płyta główna: 2)Monitor 3)Klawiatura i mysz 4)Głośniki 5) Urządzenia peryferyjne: *skaner *drukarka Płyta główna (ang. motherboard) najważniejsza płyta drukowana urządzenia elektronicznego,
Bardziej szczegółowoArchitektura komputerów. Asembler procesorów rodziny x86
Architektura komputerów Asembler procesorów rodziny x86 Architektura komputerów Asembler procesorów rodziny x86 Rozkazy mikroprocesora Rozkazy mikroprocesora 8086 można podzielić na siedem funkcjonalnych
Bardziej szczegółowoWstęp do informatyki. System komputerowy. Magistrala systemowa. Architektura komputera. Cezary Bolek
Wstęp do informatyki Architektura komputera Cezary Bolek cbolek@ki.uni.lodz.pl Uniwersytet Łódzki Wydział Zarządzania Katedra Informatyki System komputerowy systemowa (System Bus) Pamięć operacyjna ROM,
Bardziej szczegółowoUrządzenia wejścia-wyjścia
Urządzenia wejścia-wyjścia Wykład prowadzą: Jerzy Brzeziński Dariusz Wawrzyniak Plan wykładu Klasyfikacja urządzeń wejścia-wyjścia Struktura mechanizmu wejścia-wyjścia (sprzętu i oprogramowania) Interakcja
Bardziej szczegółowoBudowa systemów komputerowych
Budowa systemów komputerowych Krzysztof Patan Instytut Sterowania i Systemów Informatycznych Uniwersytet Zielonogórski k.patan@issi.uz.zgora.pl Współczesny system komputerowy System komputerowy składa
Bardziej szczegółowoArchitektura mikroprocesorów z rdzeniem ColdFire
Architektura mikroprocesorów z rdzeniem ColdFire 1 Obsługa sytuacji wyjątkowych (Exception Processing) 2 Wyjątki Wyjątek (ang. exception) mechanizm kontroli przepływu danych występujący w mikroprocesorach
Bardziej szczegółowoWykład 2. Struktury systemów komputerowych. Wojciech Kwedlo, Wykład z Systemów Operacyjnych -1- Wydział Informatyki PB
Wykład 2 Struktury systemów komputerowych Wojciech Kwedlo, Wykład z Systemów Operacyjnych -1- Wydział Informatyki PB Uproszczony schemat architektury komputera Procesor, pamięć i urządzenia we-wy podłączone
Bardziej szczegółowoArchitektura komputera. Cezary Bolek. Uniwersytet Łódzki. Wydział Zarządzania. Katedra Informatyki. System komputerowy
Wstęp do informatyki Architektura komputera Cezary Bolek cbolek@ki.uni.lodz.pl Uniwersytet Łódzki Wydział Zarządzania Katedra Informatyki System komputerowy systemowa (System Bus) Pamięć operacyjna ROM,
Bardziej szczegółowoSystemy operacyjne. dr inż. Jerzy Sas. e-mail: jerzy.sas@pwr.wroc.pl
Plan wykładu Systemy operacyjne dr inż. Jerzy Sas e-mail: jerzy.sas@pwr.wroc.pl 1. Wprowadzenie - podstawowe pojęcia, rys historyczny, architektura systemu komputerowego, architektura systemu operacyjnego,
Bardziej szczegółowoCzęść I - Sterownik przerwań 8259A i zegar/licznik 8253
Programowanie na poziome sprzętu opracowanie pytań Część I - Sterownik przerwań 8259A i zegar/licznik 8253 Autor opracowania: Marcin Skiba cines91@gmail.com 1. Jakie są dwie podstawowe metody obsługi urządzeń
Bardziej szczegółowoSystemy operacyjne. Systemy operacyjne. Systemy operacyjne. Program wykładów. Strona WWW przedmiotu: Program ćwiczeń projektowych
Systemy operacyjne Systemy operacyjne Inżynieria obliczeniowa, II rok Krzysztof Wilk Katedra Informatyki Stosowanej i Modelowania wilk@agh.edu.pl Wykłady: 7 tygodni po 2 h, s. 209, B-4 Projekty: 2 godziny
Bardziej szczegółowoArchitektura i administracja systemów operacyjnych
Architektura i administracja systemów operacyjnych Wykład 1 Jan Tuziemski Część slajdów to zmodyfiowane slajdy ze strony os-booi.com copyright Silberschatz, Galvin and Gagne, 2013 Informacje wstępne Prowadzący
Bardziej szczegółowoArchitektura systemów komputerowych Laboratorium 14 Symulator SMS32 Implementacja algorytmów
Marcin Stępniak Architektura systemów komputerowych Laboratorium 14 Symulator SMS32 Implementacja algorytmów 1. Informacje Poniższe laboratoria zawierają podsumowanie najważniejszych informacji na temat
Bardziej szczegółowoHardware mikrokontrolera X51
Hardware mikrokontrolera X51 Ryszard J. Barczyński, 2016 Politechnika Gdańska, Wydział FTiMS, Katedra Fizyki Ciała Stałego Materiały dydaktyczne do użytku wewnętrznego Hardware mikrokontrolera X51 (zegar)
Bardziej szczegółowoMetody obsługi zdarzeń
SWB - Przerwania, polling, timery - wykład 10 asz 1 Metody obsługi zdarzeń Przerwanie (ang. Interrupt) - zmiana sterowania, niezależnie od aktualnie wykonywanego programu, spowodowana pojawieniem się sygnału
Bardziej szczegółowoWersja polska. Wstęp. Zawartość opakowania. Dane techniczne. PU001 Sweex 1 Port Parallel PCI Card
PU001 Sweex 1 Port Parallel PCI Card Wstęp Dziękujemy za zakup Sweex 1 Port Parallel PCI Card. Karta umożliwia dołączenie portu równoległego do komputera. Aby zapewnić poprawne działanie produktu, należy
Bardziej szczegółowoWyświetlacz alfanumeryczny LCD zbudowany na sterowniku HD44780
Dane techniczne : Wyświetlacz alfanumeryczny LCD zbudowany na sterowniku HD44780 a) wielkość bufora znaków (DD RAM): 80 znaków (80 bajtów) b) możliwość sterowania (czyli podawania kodów znaków) za pomocą
Bardziej szczegółowoUTK ARCHITEKTURA PROCESORÓW 80386/ Budowa procesora Struktura wewnętrzna logiczna procesora 80386
Budowa procesora 80386 Struktura wewnętrzna logiczna procesora 80386 Pierwszy prawdziwy procesor 32-bitowy. Zawiera wewnętrzne 32-bitowe rejestry (omówione zostaną w modułach następnych), pozwalające przetwarzać
Bardziej szczegółowoBudowa Mikrokomputera
Budowa Mikrokomputera Wykład z Podstaw Informatyki dla I roku BO Piotr Mika Podstawowe elementy komputera Procesor Pamięć Magistrala (2/16) Płyta główna (ang. mainboard, motherboard) płyta drukowana komputera,
Bardziej szczegółowoMOŻLIWOŚCI PROGRAMOWE MIKROPROCESORÓW
MOŻLIWOŚCI PROGRAMOWE MIKROPROCESORÓW Projektowanie urządzeń cyfrowych przy użyciu układów TTL polegało na opracowaniu algorytmu i odpowiednim doborze i zestawieniu układów realizujących różnorodne funkcje
Bardziej szczegółowoTechnologia informacyjna. Urządzenia techniki komputerowej
Technologia informacyjna Urządzenia techniki komputerowej System komputerowy = hardware (sprzęt) + software (oprogramowanie) Sprzęt komputerowy (ang. hardware) zasoby o specyficznej strukturze i organizacji
Bardziej szczegółowoMagistrala systemowa (System Bus)
Cezary Bolek cbolek@ki.uni.lodz.pl Uniwersytet Łódzki Wydział Zarządzania Katedra Informatyki systemowa (System Bus) Pamięć operacyjna ROM, RAM Jednostka centralna Układy we/wy In/Out Wstęp do Informatyki
Bardziej szczegółowoAkademia Górniczo- Hutmicza w Krakowie Katedra Elektroniki WIET
Akademia Górniczo- Hutmicza w Krakowie Katedra Elektroniki WIET Technika mikroprocesorowa Instrukcja 3 Stos i podprogramy Autor: Paweł Russek Tłumaczenie: Marcin Pietroń http://www.fpga.agh.edu.pl/tm ver.
Bardziej szczegółowoRozwiązywanie problemów z komputerem
Rozwiązywanie problemów z komputerem 5 W diagnozowaniu i rozwiązywaniu problemów z komputerem pomagają lampki diagnostyczne, kody dźwiękowe oraz komunikaty o błędach wyświetlane, kiedy komputer jest uruchomiony.
Bardziej szczegółowoPodręcznik do programu Computer Setup (F10) model dx2450 typu microtower Komputer osobisty HP Compaq Business
Podręcznik do programu Computer Setup (F10) model dx2450 typu microtower Komputer osobisty HP Compaq Business Copyright 2008 Hewlett-Packard Development Company, L.P. Informacje zawarte w niniejszym dokumencie
Bardziej szczegółowoDodatek B. Zasady komunikacji z otoczeniem w typowych systemach komputerowych
Dodatek B. Zasady komunikacji z otoczeniem w typowych systemach komputerowych B.1. Dostęp do urządzeń komunikacyjnych Sterowniki urządzeń zewnętrznych widziane są przez procesor jako zestawy rejestrów
Bardziej szczegółowoArchitektura komputera
Architektura komputera Architektura systemu komputerowego O tym w jaki sposób komputer wykonuje program i uzyskuje dostęp do pamięci i danych, decyduje architektura systemu komputerowego. Określa ona sposób
Bardziej szczegółowoWybrane zagadnienia elektroniki współczesnej
Wybrane zagadnienia elektroniki współczesnej y pracy, Marika Kuczyńska Fizyka Techniczna IV rok 20-03-2013, AGH prezentacji y pracy 1 2 y pracy 3 4 5 6 Jednostka wykonawcza, instrukcje (Marika) Rodzina
Bardziej szczegółowoBudowa i sposób działania płyt głównych
Budowa i sposób działania płyt głównych Podstawowe komponenty płyty głównej Nowoczesna płyta główna jest wyposażona w kilka wbudowanych komponentów takich jak układy scalone, gniazda, złącza, itp. Większość
Bardziej szczegółowoSystemy Operacyjne i Sieci Komputerowe
Systemy Operacyjne i Sieci Komputerowe Sprzęt komputerowy Prowadzący: System Operacyjny + Programy Łatwe użytkowanie szmurlor@iem.pw.edu.pl GE 229 1 Komunikacja z urządzeniami. Komunikacja z urządzeniami
Bardziej szczegółowoSystemy operacyjne system przerwań
system przerwań przerwanie: procesor zawiesza wykonanie bieżącego zadania i przechodzi do obsługi przerwania przerwania: maskowalne i niemaskowalne wektor przerwań adres (tablica adresów) kodu obsługi
Bardziej szczegółowoPROGRAMOWANIE SYSTEMÓW CZASU RZECZYWISTEGO
PROGRAMOWANIE SYSTEMÓW CZASU RZECZYWISTEGO LABORATORIUM Temat: QNX Neutrino Interrupts Mariusz Rudnicki 2016 Wstęp W QNX Neutrino wszystkie przerwania sprzętowe przechwytywane są przez jądro systemu. Obsługę
Bardziej szczegółowoArchitektura komputera. Dane i rozkazy przechowywane są w tej samej pamięci umożliwiającej zapis i odczyt
Architektura komputera Architektura von Neumanna: Dane i rozkazy przechowywane są w tej samej pamięci umożliwiającej zapis i odczyt Zawartośd tej pamięci jest adresowana przez wskazanie miejsca, bez względu
Bardziej szczegółowoUTK Można stwierdzić, że wszystkie działania i operacje zachodzące w systemie są sterowane bądź inicjowane przez mikroprocesor.
Zadaniem centralnej jednostki przetwarzającej CPU (ang. Central Processing Unit), oprócz przetwarzania informacji jest sterowanie pracą pozostałych układów systemu. W skład CPU wchodzą mikroprocesor oraz
Bardziej szczegółowoPodstawy technologii informacyjnej. Beata Kuźmińska
Podstawy technologii informacyjnej Beata Kuźmińska Podstawowe definicje Informatyka - nazwa powstała w 1968 roku, stosowana w Europie. Informatyka zajmuje się całokształtem przechowywania, przesyłania,
Bardziej szczegółowoWersja polska. Wprowadzenie. Instalacja sprzętu. PU013 Karta PCI z 1 portem równoległym i 2 portami szeregowymi Sweex
PU013 Karta PCI z 1 portem równoległym i 2 portami szeregowymi Sweex Wprowadzenie Nie narażać karty PU013 na działanie bardzo niskich i bardzo wysokich temperatur. Nie umieszczać urządzenia w miejscu bezpośrednio
Bardziej szczegółowoWybrane bloki i magistrale komputerów osobistych (PC) Opracował: Grzegorz Cygan 2010 r. CEZ Stalowa Wola
Wybrane bloki i magistrale komputerów osobistych (PC) Opracował: Grzegorz Cygan 2010 r. CEZ Stalowa Wola Ogólny schemat komputera Jak widać wszystkie bloki (CPU, RAM oraz I/O) dołączone są do wspólnych
Bardziej szczegółowoZadanie Zaobserwuj zachowanie procesora i stosu podczas wykonywania następujących programów
Operacje na stosie Stos jest obszarem pamięci o dostępie LIFO (Last Input First Output). Adresowany jest niejawnie przez rejestr segmentowy SS oraz wskaźnik wierzchołka stosu SP. Używany jest do przechowywania
Bardziej szczegółowoPrezentacja systemu RTLinux
Prezentacja systemu RTLinux Podstawowe założenia RTLinux jest system o twardych ograniczeniach czasowych (hard real-time). Inspiracją dla twórców RTLinux a była architektura systemu MERT. W zamierzeniach
Bardziej szczegółowoSystem mikroprocesorowy i peryferia. Dariusz Chaberski
System mikroprocesorowy i peryferia Dariusz Chaberski System mikroprocesorowy mikroprocesor pamięć kontroler przerwań układy wejścia wyjścia kontroler DMA 2 Pamięć rodzaje (podział ze względu na sposób
Bardziej szczegółowoPrzerwania, polling, timery - wykład 9
SWB - Przerwania, polling, timery - wykład 9 asz 1 Przerwania, polling, timery - wykład 9 Adam Szmigielski aszmigie@pjwstk.edu.pl SWB - Przerwania, polling, timery - wykład 9 asz 2 Metody obsługi zdarzeń
Bardziej szczegółowoInstytut Informatyki ZMiTAC LABORATORIUM SMIW. Ćwiczenia 7, 9. Temat: Układ przerwań. Oleg Antemijczuk
Instytut Informatyki ZMiTAC LABORATORIUM SMIW Ćwiczenia 7, 9 Temat: Układ przerwań. Oleg Antemijczuk Ćwiczenie 7. Interfejs szeregowy. Praca w pętli programowej Cel ćwiczenia: Nauka programowania elementów
Bardziej szczegółowoProcesor ma architekturę rejestrową L/S. Wskaż rozkazy spoza listy tego procesora. bgt Rx, Ry, offset nand Rx, Ry, A add Rx, #1, Rz store Rx, [Rz]
Procesor ma architekturę akumulatorową. Wskaż rozkazy spoza listy tego procesora. bgt Rx, Ry, offset or Rx, Ry, A add Rx load A, [Rz] push Rx sub Rx, #3, A load Rx, [A] Procesor ma architekturę rejestrową
Bardziej szczegółowoJak wiemy, wszystkich danych nie zmieścimy w pamięci. A nawet jeśli zmieścimy, to pozostaną tam tylko do najbliższego wyłączenia zasilania.
Jak wiemy, wszystkich danych nie zmieścimy w pamięci. A nawet jeśli zmieścimy, to pozostaną tam tylko do najbliższego wyłączenia zasilania. Dlatego trzeba je zapisywać do pliku, a potem umieć je z tego
Bardziej szczegółowoLEKCJA TEMAT: Zasada działania komputera.
LEKCJA TEMAT: Zasada działania komputera. 1. Ogólna budowa komputera Rys. Ogólna budowa komputera. 2. Komputer składa się z czterech głównych składników: procesor (jednostka centralna, CPU) steruje działaniem
Bardziej szczegółowoArchitektura komputerów
Architektura komputerów Tydzień 11 Wejście - wyjście Urządzenia zewnętrzne Wyjściowe monitor drukarka Wejściowe klawiatura, mysz dyski, skanery Komunikacyjne karta sieciowa, modem Urządzenie zewnętrzne
Bardziej szczegółowoArchitektura typu Single-Cycle
Architektura typu Single-Cycle...czyli budujemy pierwszą maszynę parową Przepływ danych W układach sekwencyjnych przepływ danych synchronizowany jest sygnałem zegara Elementy procesora - założenia Pamięć
Bardziej szczegółowoArchitektura systemów komputerowych. dr Artur Bartoszewski
Architektura systemów komputerowych dr Artur Bartoszewski Układy otoczenia procesora (chipset) Rozwiązania sprzętowe CHIPSET Podstawą budowy płyty współczesnego komputera PC jest Chipset. Zawiera on większość
Bardziej szczegółowoMikroinformatyka. Koprocesory arytmetyczne 8087, 80187, 80287, i387
Mikroinformatyka Koprocesory arytmetyczne 8087, 80187, 80287, i387 Koprocesor arytmetyczny 100 razy szybsze obliczenia numeryczne na liczbach zmiennoprzecinkowych. Obliczenia prowadzone równolegle z procesorem
Bardziej szczegółowoPodręcznik do programu Computer Setup (F10) modele dx2390 i dx2400 typu microtower Komputer osobisty HP Compaq Business
Podręcznik do programu Computer Setup (F10) modele dx2390 i dx2400 typu microtower Komputer osobisty HP Compaq Business Copyright 2008 Hewlett-Packard Development Company, L.P. Informacje zawarte w niniejszym
Bardziej szczegółowoPodsumowanie. semestr 1 klasa 2
Podsumowanie semestr 1 klasa 2 Interfejsy sprzętowe komputera: interfejsy wewnętrzne (IDE, EIDE, SCSI, Serial ATA) interfejsy zewnętrzne (RS-232, PS/2, FireWire, esata, USB, Ethernet) IDE (wewnętrzny,
Bardziej szczegółowoWOJSKOWA AKADEMIA TECHNICZNA
WOJSKOWA AKADEMIA TECHNICZNA SYSTEMY WBUDOWANE Prowadzący: Paweł Janicki Autor sprawozdania: Pol Grzegorz Grupa szkoleniowa: I7X3S1 Numer ćwiczenia: Data oddania: 14.06.2009r. 1. Treść zadania Dokonać
Bardziej szczegółowoArchitektura komputerów. Układy wejścia-wyjścia komputera
Architektura komputerów Układy wejścia-wyjścia komputera Wspópraca komputera z urządzeniami zewnętrznymi Integracja urządzeń w systemach: sprzętowa - interfejs programowa - protokół sterujący Interfejs
Bardziej szczegółowoRejestr HKEY_LOCAL_MACHINE
Rejestr HKEY_LOCAL_MACHINE Poddrzewo HKEY_LOCAL_MACHINE zawiera dane konfiguracyjne lokalnego systemu. Informacje tutaj przechowywane są wykorzystywane przez aplikacje i sterowniki urządzeń, a także przez
Bardziej szczegółowoProgramowanie w asemblerze Środowiska 64-bitowe
Programowanie w asemblerze Środowiska 64-bitowe 24 listopada 2015 Nieco historii najnowszej Intel wraz z HP rozpoczynaja pracę nad procesorem 64-bitowym z wykorzystaniem technologii VLIW. Powstaje procesor
Bardziej szczegółowoklikamy Next 4. Wybieramy zgodność z systemem Virtual Machine hardware compatibility z listy zaznaczamy Workstation 6 Next 5.
Instalacja Novell NetWare 5 przygotowanie do instalacji 1. Włożyć płytę do napędu 2. Wybieramy New Virtual Machine ( uruchamiamy ją) 3. Wybieramy typ instalacji Custom (what type of configuration do you
Bardziej szczegółowoWykład 14. Zagadnienia związane z systemem IO
Wykład 14 Zagadnienia związane z systemem IO Wprowadzenie Urządzenia I/O zróżnicowane ze względu na Zachowanie: wejście, wyjście, magazynowanie Partnera: człowiek lub maszyna Szybkość transferu: bajty
Bardziej szczegółowoPodręcznik do programu Computer Setup (F10) modele dx7500 Komputer osobisty HP Compaq Business
Podręcznik do programu Computer Setup (F10) modele dx7500 Komputer osobisty HP Compaq Business Copyright 2008 Hewlett-Packard Development Company, L.P. Informacje zawarte w niniejszym dokumencie mogą zostać
Bardziej szczegółowo