OPIS PATENTOWY PATENTU TYMCZASOWEGO. Patent tymczasowy dodatkowy do patentunr. Zgłoszenie ogłoszono: Opis patentowy opublikowano:

Podobne dokumenty
PL B1. INSTYTUT MECHANIKI GÓROTWORU POLSKIEJ AKADEMII NAUK, Kraków, PL BUP 21/08. PAWEŁ LIGĘZA, Kraków, PL

PL B1. Układ do pośredniego przetwarzania chwilowej wielkości napięcia elektrycznego na słowo cyfrowe

PL B1. Układ do przetwarzania interwału czasu na słowo cyfrowe metodą kompensacji wagowej

(13) B1 PL B1 RZECZPOSPOLITA POLSKA (12) OPIS PATENTOWY (19) PL (11) fig. 1

OPIS PATENTOWY

PL B1. AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE, Kraków, PL BUP 12/15

(54) (12) OPIS PATENTOWY (19) PL (11) (13) B1 PL B1 C23F 13/04 C23F 13/22 H02M 7/155

PL B1. POLITECHNIKA GDAŃSKA, Gdańsk, PL BUP 19/09. MACIEJ KOKOT, Gdynia, PL WUP 03/14. rzecz. pat.

PL B BUP 14/16

PL B1. Akademia Górniczo-Hutnicza im. St. Staszica,Kraków,PL BUP 19/03

(12) OPIS PATENTOWY (19) PL (11)

PL B1. POLITECHNIKA WROCŁAWSKA, Wrocław, PL BUP 07/10. ZDZISŁAW NAWROCKI, Wrocław, PL DANIEL DUSZA, Inowrocław, PL

(12) OPIS PATENTOWY (19) PL (11) (13) B1

PL B1. Sposób podgrzewania żarników świetlówki przed zapłonem i układ zasilania świetlówki z podgrzewaniem żarników

Statyczne badanie wzmacniacza operacyjnego - ćwiczenie 7

PL B1. POLITECHNIKA OPOLSKA, Opole, PL BUP 05/19. RYSZARD KOPKA, Opole, PL WIESŁAW TARCZYŃSKI, Opole, PL

(57)czterech tranzystorów bipolarnych i pierwszego PL B 1 HG3K 1 7 / 3 0 H 0 3 G 1 1 / 0 6. Fig.8. Fig.4 H03K 5 / 0 8

RZECZPOSPOLITA POLSKA (12) OPIS PATENTOWY (19)PL (11) (13) B1

PL B1. POLITECHNIKA OPOLSKA, Opole, PL BUP 11/18. JAROSŁAW ZYGARLICKI, Krzyżowice, PL WUP 01/19

PL B1 (12) OPIS PATENTOWY (19) PL (11) (13) B1. (51) Int.Cl.5: G01R 27/02. (21) Numer zgłoszenia:

BADANIE PRZERZUTNIKÓW ASTABILNEGO, MONOSTABILNEGO I BISTABILNEGO

(12) OPIS PATENTOWY (19) PL

(57) 1. Układ samowzbudnej przetwornicy transformatorowej (12) OPIS PATENTOWY (19) PL (11) (13) B2 PL B2 H02M 3/315. fig.

RZECZPOSPOLITA OPIS PATENTOWY POLSKA PATENTU TYMCZASOWEGO

PL B1. POLITECHNIKA WARSZAWSKA, Warszawa, PL BUP 10/14. KRZYSZTOF GOŁOFIT, Lublin, PL PIOTR ZBIGNIEW WIECZOREK, Warszawa, PL

PL B1. AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE, Kraków, PL BUP 14/12

PL B1. Sposób i układ tłumienia oscylacji filtra wejściowego w napędach z przekształtnikami impulsowymi lub falownikami napięcia

(12) OPIS PATENTOWY (19) PL (11) (13) B1

OPIS PATENTOWY RZECZPOSPOLITA POLSKA URZĄD PATENTOWY

Ćwiczenie 2: pomiar charakterystyk i częstotliwości granicznych wzmacniacza napięcia REGIONALNE CENTRUM EDUKACJI ZAWODOWEJ W BIŁGORAJU

PL B1. Sposób zabezpieczania termiczno-prądowego lampy LED oraz lampa LED z zabezpieczeniem termiczno-prądowym

Temat: Wzmacniacze operacyjne wprowadzenie

(13) B1 (12) OPIS PATENTOWY (19) PL (11) PL B1 RZECZPOSPOLITA POLSKA. (21) Numer zgłoszenia: (51) IntCl7 H02M 7/42

PL B1. ADAPTRONICA SPÓŁKA Z OGRANICZONĄ ODPOWIEDZIALNOŚCIĄ, Łomianki, PL BUP 16/11

(12) TŁUMACZENIE PATENTU EUROPEJSKIEGO (19) PL (11) PL/EP (96) Data i numer zgłoszenia patentu europejskiego:

PL B1. Sposób i układ pomiaru całkowitego współczynnika odkształcenia THD sygnałów elektrycznych w systemach zasilających

Ćw. 7 Wyznaczanie parametrów rzeczywistych wzmacniaczy operacyjnych (płytka wzm. I)

(P ) Pierwszeństwo CZYTELNIA. Zgłoszenie ogłoszono: Opis patentowy opublikowano:

PL B1. AZO DIGITAL SPÓŁKA Z OGRANICZONĄ ODPOWIEDZIALNOŚCIĄ, Gdańsk, PL BUP 20/10. PIOTR ADAMOWICZ, Sopot, PL

Tranzystory bipolarne elementarne układy pracy i polaryzacji

PL B1. POLITECHNIKA WARSZAWSKA, Warszawa, PL BUP 04/11. KRZYSZTOF GOŁOFIT, Lublin, PL WUP 06/14

Ćwiczenie 21 Temat: Komparatory ze wzmacniaczem operacyjnym. Przerzutnik Schmitta i komparator okienkowy Cel ćwiczenia

Zaprojektowanie i zbadanie dyskryminatora amplitudy impulsów i generatora impulsów prostokątnych (inaczej multiwibrator astabilny).

(57) Tester dynamiczny współpracujący z jednej strony (13) B1 (12) OPIS PATENTOWY (19) PL (11) PL B1. (54) Tester dynamiczny

PL B1. Sposób i układ sterowania przemiennika częstotliwości z falownikiem prądu zasilającego silnik indukcyjny

OPIS PATENTOWY PATENTU TYMCZASOWEGO. Patent tymczasowy dodatkowy do patentunr (P ) Zgłoszenie ogłoszono:

(43)Zgłoszenie ogłoszono: BUP 24/98

Przykładowe zadanie egzaminacyjne dla kwalifikacji E.20 w zawodzie technik elektronik

(54) RZECZPOSPOLITAPOLSKA (12) OPIS PATENTOWY (19) PL (11) (13) B2 PL B2 H05B 41/29. (21) Numer zgłoszenia:

PL B1. AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE, Kraków, PL BUP 26/16

ĆWICZENIE 15 BADANIE WZMACNIACZY MOCY MAŁEJ CZĘSTOTLIWOŚCI

PL B1 PRZEDSIĘBIORSTWO BADAWCZO- -PRODUKCYJNE I USŁUGOWO-HANDLOWE MICON SPÓŁKA Z OGRANICZONĄ ODPOWIEDZIALNOŚCIĄ, KATOWICE, PL

PL B1. C & T ELMECH SPÓŁKA Z OGRANICZONĄ ODPOWIEDZIALNOŚCIĄ, Pruszcz Gdański, PL BUP 07/10

RZECZPOSPOLITA (12) OPIS PATENTOWY (19) PL (11)

PL B1. AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE, Kraków, PL BUP 12/12

Elektronika. Wzmacniacz operacyjny

PL B1. Sposób sterowania przełączalnego silnika reluktancyjnego i układ sterowania przełączalnego silnika reluktancyjnego

Układ stabilizacji natężenia prądu termoemisji elektronowej i napięcia przyspieszającego elektrony zwłaszcza dla wysokich energii elektronów

PL B1. Sposób oceny dokładności transformacji indukcyjnych przekładników prądowych dla prądów odkształconych. POLITECHNIKA ŁÓDZKA, Łódź, PL

Wzmacniacze, wzmacniacze operacyjne

Ogólny schemat blokowy układu ze sprzężeniem zwrotnym

RZECZPOSPOLITA OPIS PATENTOWY

Tranzystory bipolarne elementarne układy pracy i polaryzacji

PL B1. WOJSKOWY INSTYTUT MEDYCYNY LOTNICZEJ, Warszawa, PL BUP 23/13

PL B1. Układ i sposób zabezpieczenia generatora z podwójnym uzwojeniem na fazę od zwarć międzyzwojowych w uzwojeniach stojana

PL B1. Układ zabezpieczenia od zwarć doziemnych wysokooporowych w sieciach średniego napięcia. POLITECHNIKA WROCŁAWSKA, Wrocław, PL

ELEMENTY ELEKTRONICZNE. Układy polaryzacji i stabilizacji punktu pracy tranzystora

Przetworniki cyfrowo analogowe oraz analogowo - cyfrowe

Liniowe układy scalone w technice cyfrowej

PL B1 (13) B1. (54) Sposób i układ do pomiaru energii elektrycznej G 01R 21/127. (73) Uprawniony z patentu: (43) Zgłoszenie ogłoszono:

(86) Data i numer zgłoszenia międzynarodowego: , PCT/DE03/00923 (87) Data i numer publikacji zgłoszenia międzynarodowego:

Laboratorium Elektroniki

Tranzystorowe wzmacniacze OE OB OC. na tranzystorach bipolarnych

Laboratorium Analogowych Układów Elektronicznych Laboratorium 6

PL B1. Sposób pomiaru składowych impedancji czujnika indukcyjnego i układ pomiarowy składowych impedancji czujnika indukcyjnego

(12) OPIS PATENTOWY (19) PL (11)

@ OPIS '~-'-' ~ _ _.--.

PL B1. Przekształtnik rezonansowy DC-DC o przełączanych kondensatorach o podwyższonej sprawności

WIECZOROWE STUDIA NIESTACJONARNE LABORATORIUM UKŁADÓW ELEKTRONICZNYCH

Instrukcja nr 5. Wzmacniacz różnicowy Stabilizator napięcia Tranzystor MOSFET

LABORATORIUM ELEKTRONICZNYCH UKŁADÓW POMIAROWYCH I WYKONAWCZYCH. Badanie detektorów szczytowych

a) dolno przepustowa; b) górno przepustowa; c) pasmowo przepustowa; d) pasmowo - zaporowa.

PL B1. Sposób i układ kontroli napięć na szeregowo połączonych kondensatorach lub akumulatorach

Liniowe układy scalone. Elementy miernictwa cyfrowego

Tranzystory bipolarne. Właściwości wzmacniaczy w układzie wspólnego kolektora.

PL B1. POLITECHNIKA OPOLSKA, Opole, PL BUP 12/17. JAROSŁAW ZYGARLICKI, Krzyżowice, PL WUP 05/18

RZECZPOSPOLITA OPIS PATENTOWY POLSKA PATENTU TYMCZASOWEGO

PL B1. Politechnika Warszawska,Warszawa,PL BUP 25/03. Mateusz Turkowski,Warszawa,PL Tadeusz Strzałkowski,Warszawa,PL

A61B 5/0492 ( ) A61B

Demonstracja: konwerter prąd napięcie

PL B BUP 26/ WUP 04/07 RZECZPOSPOLITA POLSKA (12) OPIS PATENTOWY (19)PL (11) (13) B1

Wzmacniacze operacyjne

(13) B1 (12) OPIS PATENTOWY (19) PL (11) PL B1 G06F 12/16 G06F 1/30 H04M 1/64. (57)1. Układ podtrzymywania danych przy

Instrukcja nr 6. Wzmacniacz operacyjny i jego aplikacje. AGH Zespół Mikroelektroniki Układy Elektroniczne J. Ostrowski, P. Dorosz Lab 6.

Opracowane przez D. Kasprzaka aka 'master' i D. K. aka 'pastakiller' z Technikum Elektronicznego w ZSP nr 1 w Inowrocławiu.

PL B1. UNIWERSYTET ŁÓDZKI, Łódź, PL BUP 03/06. JANUSZ BACZYŃSKI, Łódź, PL MICHAŁ BACZYŃSKI, Łódź, PL

Ćwiczenie 1: Pomiar parametrów tranzystorowego wzmacniacza napięcia w układzie wspólnego emitera REGIONALNE CENTRUM EDUKACJI ZAWODOWEJ W BIŁGORAJU

Projekt z przedmiotu Systemy akwizycji i przesyłania informacji. Temat pracy: Licznik binarny zliczający do 10.

PL B1. POLITECHNIKA LUBELSKA, Lublin, PL MROCZEK BARTŁOMIEJ, Lublin, PL BUP 08/18

ĆWICZENIE NR 1 TEMAT: Wyznaczanie parametrów i charakterystyk wzmacniacza z tranzystorem unipolarnym

Transkrypt:

POLSKA RZECZPOSPOLITA LUDOWA OPIS PATENTOWY PATENTU TYMCZASOWEGO 143 332 Patent tymczasowy dodatkowy do patentunr Int. Cl.4 G01R 19/30 G01R 19/04 Zgłoszono: 86 02 14 (P. 257980) URZĄD PATENTOWY PRL Pierwszeństwo Zgłoszenie ogłoszono: 86 12 16 Opis patentowy opublikowano: 88 10 31 Cl f TELNIA! U ^łu Pitanrowego fu*.aj V--... r ijmmi I Twórcywynalazku: Halina Kruczek, Juliusz Wójcik, Mieczysław Zembrzuski Uprawniony z patentu tymczasowego: Politechnika Wrocławska, Wrocław (Polska) Układ do pomiaru wartości ekstremalnych sygnału elektrycznego Przedmiotem wynalazkujest układ do pomiaru wartości ekstremalnych sygnału elektrycznego mający zastosowanie w urządzeniach, w których wymaganajest rejestracja wartości ekstremalnych parametru opisującego przebieg badanego zjawiska. Układ według wynalazku ma zastosowanie zwłaszcza w urządzeniach, w których wymagana jest współpraca elektrycznych członów pomiaro wych z czujnikami i przetwornikami wielkości nieelektrycznych. Z polskiego opisu patentowego nr 87 213 znany jest detektor napięcia szczytowego. Zbudo wanyjest on na wzmacniaczu operacyjnym, którego nieodwracające wejście połączonejest poprzez wejściowy tranzystor ze źródłem sygnału wejściowego, a wyjście wzmacniacza połączone jest poprzez wyjściowy rezystor z bazą tranzystora. Kolektor tego tranzystora przyłączony jest do źródła napięcia stałego, zaś emiter połączony jest poprzez rezystor sprzężenia zwrotnego z odwra cającym wejściem wzmacniacza oraz równocześnie zjedna z okładzin kondensatora, połączoną z wyjściem detektora. Druga okładzina kondensatora połączona jest bezpośrednio z punktem zerowym. Z polskiego opisu patentowego nr 87 244 znanyjest detektor napięcia szczytowego. Detektor ten wyposażonyjest na wejściu we wzmacniacz połączony na wyjściu poprzez wyjściowy rezystor z bazą tranzystora, którego kolektor przyłączony jest do źródła napięcia stałego, zaś emiter połą czonyjest poprzez kondensator z masą detektora i ma na wyjściu wtórnik napięcia przyłączony do emitera tranzystora. Wyjście tego wtórnika połączone jest poprzez rezystor sprzężenia zwrotnego z odwracającym wejściem wzmacniacza. Pomiędzy wyjściowym rezystorem wzmacniacza a bazą tranzystora włączona jest pierwsza dioda, zaś między tym samym rezystorem i pierwszą diodą a masą detektora włączona jest druga dioda. Zasadniczą niedogodnością tych detektorów napięcia szczytowego jest to, że nie umożliwiają pomiaru i rejestracji wartości ekstremalnych sygnału elektrycznego. Detektory te wykrywają wartość maksymalną sygnału wejściowego w przypadku jego dodatniej polaryzacji lub jego war tość minimalną, gdy sygnał ma polaryzację ujemną z tym, że wówczas należy zastosować tranzystor o przeciwnym typie przewodnictwa, zasilany z ujemnego źródła napięcia stałego. Ponadto detek tory te nie wykrywają następnych lokalnych wartości maksymalnych sygnału napięciowego wystę pujących w czasie rozładowania kondensatora, o ile wartości te są mniejsze od wartości napięcia na kondensatorze w momencie wystąpienia maksimum.

2 143 332 Najbardziej zbliżonym rozwiązaniem do przedmiotu wynalazku jest detektor ekstremów przebiegów napięciowych, znany z polskiego opisu patentowego nr 113 319. Istota tego rozwiąza nia polega na tym, że detektor wyposażony jest na wejściu w operacyjny wzmacniacz, którego nieodwracające wejście połączone jest ze źródłem napięcia wejściowego, a jego wyjście połączone jest bezpośrednio ze wspólnie połączonymi bazami tranzystorów, których kolektory są przyłą czone do źródeł napięcia stałego o przeciwnej polaryzacji, natomiast wspólnie połączone emitery przyłączone są poprzez rezystor i kondensator do masy układu. Do punktu wspólnego łączącego rezystor i kondensator dołączone jest nieodwracalne wejście układu porównującego i pętla uje mnego sprężania zwrotnego, która łączy ten punkt z wejściem odwracającym wzmacniacza opera cyjnego, a wejście odwracającego układu porównującego jest połączone z bazami tranzystorów. Zasadniczą niedogodnością tego detektora jest to, że nadaje się on jedynie do sygnalizowania, a nie do pomiaru wykrytych ekstremów sygnału elektrycznego. Ponadto, dla szybkozmiennych sygnałów napięciowych, człon inercyjny zbudowany w oparciu o rezystor i kondensator powoduje iż napięcie na tym kondensatorze może się znacznie różnić od napięcia sygnału wejściowego, przy czym istnieje taka graniczna częstotliwość sygnału napięciowego zależna od wartości rezystancji rezystora i pojemności kondensatora, po przekroczeniu której detektor nie będzie reagował na zmiany sygnału napięciowego. Innym znanym z polskiego opisu patentowego nr 123 741 rozwiązaniem jest sposób cyfrowego pomiaru wartości maksymalnej przebiegów powtarzalnych, w których wytwarza się pierwsze binarne napięcie pomocnicze wyznaczające okres lubjego krotnośćprzebiegu badanego, a następ nie wykorzystuje się to napięcie jako sygnał traktujący w klasycznym układzie kompensacyjnym, przy czym na wyjściu pamiętającego układu klasycznego układu kompensacyjnego wytwarza się drugie binarne napięcie pomocnicze, zależne od wyróżnionego stanu wyjścia układu porównują cego z tym, że drugie napięcie pomocnicze może zmieniać się tylko w danym okresie, a ponadto drugie napięcie pomocniczejest wprowadzane w stan początkowy przy każdej zmianie pierwszego napięcia pomocniczego, przy czym cyfrowy wynik otrzymany na wyjściu układu logicznego stanowi proporcjonalną miarę wartości maksymalnej. Dzięki temu układ kompensujący wytwarza kolejną wartość napięcia porównawczego w kolejnych okresach przebiegu badanego, a więc pomiar n bitowy wymaga n okresów przebiegu badanego. Zasadniczą niedogodnością tego sposobu jest to, że nie umożliwia on pomiaru i rejestracji kilku ekstremów zawartych w okresie badanego sygnału, a służy on jedynie do wyznaczania maksimum sygnału. Ponieważ pomiar jednobitowy według tego sposobu obarczony jest bardzo dużym błędem, przeto pomiar wartości maksymalnej przebiegu musi być co najmniej kilku lub kilkunastubitowym, a to z kolei narzuca warunek, aby badany przebieg napięciowy był periody cznym, co znacznie zawęża zakres zastosowania tego sposobu. Z polskiego opisu patentowego nr 107 849 znany jest elektroniczny wybierak sygnału ekstre malnego, którego istota polega na tym, że wejścia odwracające wzmacniaczy operacyjnych połą czone są poprzez rezystory z odpowiednimi wejściami wybieraka oraz poprzez rezystory sprzężenia zwrotnego połączone są z wyjściem wybieraka, stanowiącym jednocześnie wyjście układu tranzy storowego. Wejścia nieodwracające wzmacniaczy połączone są z masą układu. Układ tranzysto rowy składa się z dwóch tranzystorów, których bazy połączone są ze sobą oraz ze wspólnym punktem diod, a emitery połączone są ze sobą i z wyjściem wybieraka. Na wejściu każdego wzmacniacza znajduje się ogranicznik diodowy składający się z dwóch diod włączonych przeciw nie. Niedogodnością tego elektronicznego wybieraka sygnału ekstremalnegojest to, że wybiera on z kilku sygnałów wejściowych sygnał maksymalny lub minimalny. Z tego powodu wybierak ten nie nadaje się do analizy pojedynczego sygnału napięciowego. Innym znanym z polskiego opisu patentowego nr 131212 rozwiązaniemjest sposób i urządze nie do cyfrowego pomiaru wartości międzyszczytowej przebiegu czasowego o więcej niż dwuekstremach przypadających najeden okres, gdzie okres przebiegu dzieli się na dwa przedziały czasowe ograniczone chwilami, w których mierzone napięcie zrównuje się z napięciem odniesienia. Urzą dzenie do cyfrowego pomiaru wartości międzyszczytowej jest wyposażone w regulowane źródło napięcia odniesienia połączone z jednym wejściem komparatora analogowego natomiast do dru-*-

143332 3 giego wejściajest dołączone wyjście analogowego przetwornika pomiarowego, zaś wyjście kompa ratora analogowego jest połączone z układem sterującym. Wartości chwiloweprzebiegu mierzy się metodą próbkowania. W chwili, gdy chwilowa wartość badanego napięcia o zboczu narastającym zrówna się z napięciem odniesienia, rozpoczyna się cykl pomiarowy i następuje otwarcie kanału pierwszego oraz pobieranie próbek napięcia o wartościach większych od napięcia odniesienia. Zmierzona wartość kolejnej próbki zostaje zapamiętana w pamięci buforowej pierwszej i porów nana z wartością próbki zapisanej w rejestrze pierwszym. Jeżeli wartość kolejnej próbki jest większa od wartości próbki zapisanej w tym rejestrze, następuje wyzerowanie rejestru i wpisanie nowej liczby, odpowiadającej wartości kolejnej próbki. Zamknięcie kanału pierwszego następuje w chwili, w której chwilowa wartość badanego napięcia o zboczu malejącym zrówna się z napięciem odniesienia. Wówczas w dodatnim rejestrze pozostaje zapisana największa wartość próbki jaka wystąpiła w omówionym przedziale czasowym. Jednocześnie następuje otwarcie drugiego kanału i pomiar kolejnych próbek napięcia o wartościach mniejszych od napięcia odniesienia. Zmierzona wartość kolejnej próbki zostaje zapamiętana w pamięci buforowej drugiej i porównanaz wartością zapisaną w rejestrze drugim. Jeżeli wartość kolejnej próbki jest mniejsza od wartości zapisanej w rejestrze drugim, nastę puje wyzerowanie rejestru i wpisanie nowej kolejnej wartości. Zamknięcie kanału drugiego ma miejsce w ćhwilii, w której chwilowa wartość badanego napięcia o zboczu ponownie narastającym zrówna się z napięciem odniesienia. W tej chwili kończy się cykl pomiarowy i następuje przepisanie zawartości obu rejestrów do układu wykonującego odejmowanie liczby przepisanej z rejestru drugiego od liczby przepisanej z rejestru pierwszego. Wynik odejmowania jest równy wartości napięcia szczytowego. Zasadniczą niedogodnością tego rozwiązania jest to, że umożliwia ono jedynie wyznaczenie wartości ekstremalnych, tj. maksymalnej i minimalnej badanego przebiegunapięciowego wdanym okresie czasu wyznaczonym przy pomocy napięcia odniesienia z pominięciem ekstremów lokal nych zawartych w tym okresie, a wartość maksymalna i minimalna służy do wyznaczenia napięcia międzyszczytowego badanegoprzebiegu. Rozwiązanie to funkcjonuje tylko wówczas,gdy w rozpa trywanym przedziale czasu wartość sygnału napięcia badanego oscyluje wokół wartości napięcia odniesienia, co nie zawsze ma miejsce w praktyce /np. w przypadku niemonotonicznego wzrostu badanego sygnału napięciowego/. Ponadto dobór wartości napięcia odniesienia wymaga wcześ niejszej informacji co do przedziału napięć, w którym rozpatrywane są zmiany badanego sygnału napięciowego. Wadą tego rozwiązania jest również to, że pomiar dokonywany jest okresowo, co uniemożliwia analizę sygnału na dłuższym odcinku czasowym. Istota wynalazku polega na tym, że badane napięcie podawanejest poprzezukład dwóch diod, włączony przeciwsobnie względem siebie, na kondensatory nieodwracające wejście drugiego ope racyjnego wzmacniacza, którego odwracające wejście połączone jest z jego wyjściem, a ponadto badane napięcie podawane jest na nieodwracające wejście pierwszego komparatora i na odwraca jące wejście drugiego komparatora, przy czym wyjście operacyjnego wzmacniacza połączonejest z odwracającym wejściem pierwszego komparatora i z nieodwracającym wejściem drugiego kompa ratora, natomiast wyjścia obydwu komparatorów połączone są poprzez wyzwalający układ z cyfrowym zegarem oraz z binarnym licznikiem, którego sygnały wyjściowe sterują pracą analogo wego demultipleksera zawierającego układy próbkujące z pamięcią, zaś sygnały wyjściowe binar nego licznika stanowią równocześnie słowa adresowe pamięci o dostępie swobodnym, która podłączona jest do wyjść cyfrowego zegara, natomiast analogowy demultiplekser połączony jest z analogowym multiplekserem, a pamięć i analogowy multiplekser połączone są z niezależnymi pomiarowymi członami. Ponadto pomiarowy człon zawiera woltomierz i drukarkę. Zasadniczą korzyścią techniczno - użytkową wynikającą ze stosowania układu według wyna lazku jest to, że uzyskuje się możliwość nie tylko wykrywania ekstremalnych wartości napięć - w tym ekstremów lokalnych - ale także ich rejestracji, co pozwala na przeprowadzenie szczegółowej analizy badanego zjawiska. Następną korzyścią jest to, że umożliwia jednocześnie pomiar czasu, jaki upłynął między kolejnymi wartościami ekstremalnymi. Kolejną korzyścią jest to, że układ ten może znaleźć zastosowanie również tam, gdzie istnieje konieczność rejestracji jedynie wartości ekstremalnej jednego parametru i gdziejednocześnie do toru sygnału wejściowego przedostają się różnego typu zakłócenia elektryczne, najczęściej typu indukcyjnego. Ponadto układ według wyna lazku pozwala na rejestrację zakłócenia i jego czasową lokalizację w stosunku do sygnału użyte cznego, a tym samym umożliwia umiejscowienie źródła zakłócenia w celu jego ewentualnego usunięcia.

4 143 332 Przedmiot wynalazku przedstawiony jest w przykładzie wykonania na rysunku, na którym fig. 1 przedstawia schemat blokowo - ideowy układu do pomiaru wartości ekstremalnych sygnału napięciowego, fig. 2 - schemat elektryczny detektora wartości ekstremalnych badanego napięcia, fig. 3 - wykres przebiegu czasowego sygnału napięciowego, fig. 4 - przebieg czasowy sygnału na pierwszym wyjściu detektora, a fig. 5 - przebieg czasowy sygnału na drugim wyjściu detektora. Układ według wynalazku zawiera detektor 1 wartości ekstremalnych mierzonego napięcia U, w którym napięcie to jest podawane na nieodwracające wejście pierwszego operacyjnego wzmac niacza Wi, natomiast odwracające wejście tego wzmacniacza Wi połączone jest z jego wyjściem. Operacyjny wzmacniacz Wi pracuje w układzie wtórnika napięciowego dzięki czemu, ze względu na dużą rezystancję wejściową, nie powoduje obciążenia źródła mierzonego napięcia U. Wyjście pierwszego operacyjnego wzmacniacza Wi jestpołączone poprzez równoległy układ dwu diod Di i D2, włączonych przeciwsobnie względem siebie, z kondensatorem C i nieodwracającym wejściem drugiego operacyjnego wzmacniacza W2 pracującego w układzie wtórnika napięciowego, co zmniejsza upływność kondensatora C. Sygnał wyjściowy drugiego operacyjnego wzmacniacza W2 jest podawany na odwracające wejście pierwszego komparatora Ki i nieodwracające wejście drugiego komparatora K2, zaś sygnał wyjściowy pierwszego operacyjnego wzmacniacza Wi jest podawany na nieodwracające wejście pierwszego komparator Ki i odwracające wejście drugiego komparatora K2. Gdy wartość mierzonego napięcia U rośnie, to kondensator C ładuje się poprzez pierwszą diodę Di do napięcia niższego od mierzonego napięcia U o spadek napięcia na diodzie Di. Potencjał na wyjściu pierwszego operacyjnego wzmacniacza Wi jest wyższy od potencjału na wyjściu dru giego operacyjnego wzmacniacza W2. Taróżnica potencjałów wysterowuje komparatory Ki i Es, przy czym na wyjściu pierwszego komparatora Ki napięcie U1 ma poziom wysoki, a na wyjściu drugiego komparatora K2 napięcie U2 ma poziom niski. W momencie osiągnięcia przez mierzone napięcie U wartości maksymalnej, wyjściowe napięcie U1 pierwszego komparatora Ki gwałtownie maleje, a napięcie wyjściowe U2 drugiego komparatora K2 rośnie. Gdy wartość mierzonego napięcia U maleje, wówczas potencjałna wyjściu drugiego operacyj nego wzmacniacza W2jest wyższy od potencjału na wyjściu pierwszego operacyjnego wzmacniacza Wi o spadek napięcia na drugiej diodzie D2. W wyniku tego poziom napięcia wyjściowego pierwszego komparatora Ki jest niski, a drugiego komparatora K2 jest wysoki. Detektor 1 reaguje więc na zmianę znaku pochodnej mierzonego napięcia U. Przy maksymalnej wartości mierzonego napięcia U sygnał wyjściowy U1 pierwszego komparatora Ki uruchamia układ 2 wyzwalający cyfrowy zegar 3 oraz binarny licznik 4. Przy minimalnej wartości mierzonego napięcia U sygnał wyjściowy U2 drugiego komparatora K2 uruchamia układ 2 wyzwalający cyfrowy zegar 3 oraz binarny licznik 4. Wyjściowe sygnały binarnego licznika 4 sterują pracą analogowego demultipleksera 5, w którym zapamiętywana jest wartość ekstremalna mierzonego napięcia U. Analogowydemultiplekser 5 zawiera układy próbkujące z pamięcią, a czas próbkowania zależny jest od czasu trwania wysokiego poziomu wyjściowych napięć U1 i U2 komparatorów Ki i K2. Wyjściowe sygnały binarnego licznika 4 stanowią równocześnie słowa adresowe pamięci 6 o dostępie swobodnym, która dołączonajest do wyjść cyfrowego zegara 3. W pamięci 6 umieszczone są w postaci binarnej wartości zmierzone przez cyfrowy zegar 3 odpowiadające odstępowi czasu między dwoma kolej nymi wartościami ekstremalnymi mierzonego napięcia U. Analogowy demultiplekser 5 połączony jest z analogowym multiplekserem 7. Pamięć 6 i analogowy multiplekser 7 połączone są z niezależ nymi członami pomiarowymi 8, które zawierają woltomierze 9 i drukarki 10. Zastrzeżenia patentowe 1.Układ do pomiaru wartości ekstremalnych sygnału elektrycznego, zawierający detektor wartości ekstremalnych mierzonego napięcia, które podawane jest na nieodwracające wejście pierwszego wzmacniacza operacyjnego detektora wartości ekstremalnych, a odwracające wejście tego wzmacniacza połączone jest z jego wyjściem, na którym wartość napięcia jest identyczna z wartością mierzoną napięcia, znamienny tym, że mierzone napięcie podawane jest poprzez układ dwóch diod (Di i D2), włączonych przeciwsobnie względem siebie, na kondensator (C) i nieodwra cające wejście drugiego operacyjnego wzmacniacza (W2), którego odwracające wejście połączone

143332 5 jest z jego wyjściem, a ponadto mierzone napięcie podawane jest na nteodwracająee wejście pierwszego komparatora (Ki) i na odwracające wejście drugiego komparatora (K2), P^y czym wyjście operacyjnego wzmacniacza (W2) połączone jest z odwracającym wejściem pierwszego komaratora (Ki) i z nieodwracającym wejściem drugiego komparatora (K2), natomiast wyjścia obydwu komparatorów(ki i K2)połączone sąpoprzez wyzwalający układ(2) z cyfrowym zegarem (3) oraz z binarnym licznikiem (4), którego sygnały wyjściowe sterują pracą analogowego demultipleksera (5) zawierającego układypróbkujące zpamięcią, zaś sygnaływyjściowe binarnego licznika (4) stanowią równocześnie słowa adresowe pamięci (6) o dostępie swobodnym, która podłączona jest do wyjść cyfrowego zegara (3), natomiast analogowy demultiplekser (5) połączony jest z analogowym multiplekserem (7), a pamięć (6) ianalogowy multiplekser(7)połączonesąz niezależ nymi pomiarowymi członami (8). 2.Układ według zastrz. 1, znamienny tym, że pomiarowy człon (8) zawiera woltomierz (9) i drukarkę (10). Ł 8 9 11 fig.1

143 332 fia.2

143 332 U '^n u. f'g 3 t! M 1! 1!,! i i i f/g^t <Ji i i I i M f'g. 5 J.