Tranzystor bipolarny: częstotliwość graniczna f T



Podobne dokumenty
TEORIA TRANZYSTORÓW MOS. Charakterystyki statyczne

Materiały używane w elektronice

Wprowadzenie do techniki Cyfrowej i Mikroelektroniki

ELEMENTY UKŁADÓW ENERGOELEKTRONICZNYCH

Przyrządy półprzewodnikowe część 5 FET

Katedra Przyrządów Półprzewodnikowych i Optoelektronicznych pokój:

Instytut Mikroelektroniki i Optoelektroniki. Politechniki Warszawskiej. Elektronika 1. elementy i układy elektroniczne Tranzystor Bipolarny (BJT,HBT)

IV. TRANZYSTOR POLOWY

Budowa. Metoda wytwarzania

Ćwiczenie 4. Parametry statyczne tranzystorów polowych JFET i MOSFET

W książce tej przedstawiono:

Skalowanie układów scalonych Click to edit Master title style

6. TRANZYSTORY UNIPOLARNE

Wydział Elektroniki Mikrosystemów i Fotoniki Politechniki Wrocławskiej STUDIA DZIENNE. Badanie tranzystorów unipolarnych typu JFET i MOSFET

10. Tranzystory polowe (unipolarne FET)

Skalowanie układów scalonych

Tranzystory bipolarne w układach CMOS

Technologia BiCMOS Statystyka procesów produkcji

Tranzystory polowe FET(JFET), MOSFET

Zygmunt Kubiak Instytut Informatyki Politechnika Poznańska

Elementy przełącznikowe

Część 3. Przegląd przyrządów półprzewodnikowych mocy. Łukasz Starzak, Przyrządy i układy mocy, studia niestacjonarne, lato 2018/19 51

Tranzystory polowe JFET, MOSFET

Część 2. Przewodzenie silnych prądów i blokowanie wysokich napięć przy pomocy przyrządów półprzewodnikowych

Tranzystory polowe FET(JFET), MOSFET

Część 2. Przewodzenie silnych prądów i blokowanie wysokich napięć przy pomocy przyrządów półprzewodnikowych

SYMBOLE GRAFICZNE. Tyrystory. Struktura Charakterystyka Opis

Katedra Przyrządów Półprzewodnikowych i Optoelektronicznych pokój:

Ćwiczenie nr 7 Tranzystor polowy MOSFET

Repeta z wykładu nr 5. Detekcja światła. Plan na dzisiaj. Złącze p-n. złącze p-n

Tranzystory. bipolarne (NPN i PNP), polowe (MOSFET), fototranzystory

Wykład VIII TRANZYSTOR BIPOLARNY

Równanie Shockley a. Potencjał wbudowany

III. TRANZYSTOR BIPOLARNY

Urządzenia półprzewodnikowe

Wykład X TRANZYSTOR BIPOLARNY

Złącza p-n, zastosowania. Własności złącza p-n Dioda LED Fotodioda Dioda laserowa Tranzystor MOSFET

Właściwości tranzystora MOSFET jako przyrządu (klucza) mocy

Przyrządy półprzewodnikowe część 4

TRANZYSTORY MOCY. Cel ćwiczenia Celem ćwiczenia jest zapoznanie się z podstawowymi tranzystorami i ich charakterystykami.

Elektronika i energoelektronika

Złożone struktury diod Schottky ego mocy

Tranzystory polowe. Podział. Tranzystor PNFET (JFET) Kanał N. Kanał P. Drain. Gate. Gate. Source. Tranzystor polowy (FET) Z izolowaną bramką (IGFET)

Zasada działania tranzystora bipolarnego

Politechnika Białostocka

LABORATORIUM ELEKTRONIKI ĆWICZENIE 4 POLITECHNIKA ŁÓDZKA KATEDRA PRZYRZĄDÓW PÓŁPRZEWODNIKOWYCH I OPTOELEKTRONICZNYCH

Ćwiczenie - 3. Parametry i charakterystyki tranzystorów

Podstawy fizyki ciała stałego półprzewodniki domieszkowane

ELEKTRONIKA ELM001551W

Rekapitulacja. Detekcja światła. Rekapitulacja. Rekapitulacja

Diody i tranzystory. - prostownicze, stabilizacyjne (Zenera), fotodiody, elektroluminescencyjne, pojemnościowe (warikapy)

Elektronika i energoelektronika

TRANZYSTORY MIS WYKŁAD 14 SMK Na pdstw. W. Marciniak, WNT 1987: Przyrządy półprzewodnikowe i układy scalone

Półprzewodniki. złącza p n oraz m s

Elementy elektroniczne Wykłady 7: Tranzystory polowe

5. Tranzystor bipolarny

Ryszard J. Barczyński, 2012 Politechnika Gdańska, Wydział FTiMS, Katedra Fizyki Ciała Stałego Materiały dydaktyczne do użytku wewnętrznego

Ćwiczenie 2 LABORATORIUM ELEKTRONIKI POLITECHNIKA ŁÓDZKA KATEDRA PRZYRZĄDÓW PÓŁPRZEWODNIKOWYCH I OPTOELEKTRONICZNYCH

Elementy elektroniczne Wykłady 5,6: Tranzystory bipolarne

Tranzystory. 1. Tranzystory bipolarne 2. Tranzystory unipolarne. unipolarne. bipolarny

Politechnika Białostocka

Tranzystor bipolarny wzmacniacz OE

promotor prof. dr hab. inż. Jan Szmidt z Politechniki Warszawskiej

Politechnika Białostocka

Tranzystory polowe. Klasyfikacja tranzystorów polowych

Katedra Przyrządów Półprzewodnikowych i Optoelektronicznych pokój:

Wykład V Złącze P-N 1

WYDZIAŁ FIZYKI, MATEMATYKI I INFORMATYKI POLITECHNIKI KRAKOWSKIEJ

Organiczne tranzystory polowe. cz. I. Poprzednio. Złącze

Pamięci RAM i ROM. R. J. Baker, "CMOS Circuit Design, Layout, and Simulation", Wiley-IEEE Press, 2 wyd. 2007

Literatura. M.N. Katedra Mikroelektroniki i Technik Informatycznych PŁ

Ćwiczenie 17 Temat: Własności tranzystora JFET i MOSFET. Cel ćwiczenia

WYDZIAŁ ZARZĄDZANIA Elementy (przyrządy) elektroniczne

Stopnie wzmacniające

Prowadzący: Prof. PŁ, dr hab. Zbigniew Lisik. Program: wykład - 15h laboratorium - 15h wizyta w laboratorium technologicznym - 4h

Tranzystorowe wzmacniacze OE OB OC. na tranzystorach bipolarnych

Ćwiczenie 5. Zastosowanie tranzystorów bipolarnych cd. Wzmacniacze MOSFET

Repeta z wykładu nr 6. Detekcja światła. Plan na dzisiaj. Metal-półprzewodnik

Tranzystory polowe MIS

(12) OPIS PATENTOWY (19) PL (11) (13) B1

Instrukcja nr 5. Wzmacniacz różnicowy Stabilizator napięcia Tranzystor MOSFET

Przewodnictwo elektryczne ciał stałych. Fizyka II, lato

Laboratorium elektroniki i miernictwa

Tranzystory bipolarne. Małosygnałowe parametry tranzystorów.

Przyrządy i układy półprzewodnikowe

Badanie charakterystyk elementów półprzewodnikowych

Diody, tranzystory, tyrystory. Materiały pomocnicze do zajęć.

1. Zarys właściwości półprzewodników 2. Zjawiska kontaktowe 3. Diody 4. Tranzystory bipolarne

Ćwiczenie 9 TRANZYSTORY POLOWE MOS

Fizyka i technologia złącza PN. Adam Drózd r.

3.4 Badanie charakterystyk tranzystora(e17)

Wydział Elektryczny. Temat i plan wykładu. Politechnika Białostocka. Wzmacniacze

LABORATORIUM PRZYRZĄDÓW PÓŁPRZEWODNIKOWYCH

Wstęp do analizy układów mikroelektronicznych

ĆWICZENIE 4 CHARAKTERYSTYKI STATYCZNE TRANZYSTORA BIPOLARNEGO

Rys. 1. Oznaczenia tranzystorów bipolarnych pnp oraz npn

Repeta z wykładu nr 4. Detekcja światła. Dygresja. Plan na dzisiaj

Rozmaite dziwne i specjalne

Przyrządy półprzewodnikowe część 3

Aleksandra Banaś Dagmara Zemła WPPT/OPTOMETRIA

Transkrypt:

Tranzystor bipolarny: częstotliwość graniczna f T Zakres małych prądów: dominacja wpływu pojemności warstw zubożonych f T qi C ( + ) 2π kt C C je jc Zakres dużych prądów: dominacja wpływu czasu przelotu 2 1 f T πτ F

Tranzystor bipolarny: częstotliwość graniczna f T Zakres dużych prądów: dominacja wpływu czasu przelotu f T 2 1 πτ F τ = F W kd 2 B np, K=2; tylko dyfuzja K>2; pole elektryczne w bazie (gradient koncentracji domieszek, gradient składu HBT)

Tranzystor bipolarny: częstotliwość graniczna f max ( Maksymalna częstotliwość generacji ) definicja: K pmax =1 Warunki osiągnięcia maksymalnego wzmocnienia mocy : dopasowanie na wejściu i wyjściu, Spełniony warunek stabilności ( zneutralizowany wpływ wewnętrznego sprzężenia zwrotnego - unilateryzacja tranzystora ) f max = ft 8π rc B jc

Tranzystor bipolarny BJT Aby uzyskać duże wzmocnienie prądowe należy: domieszkować bazę słabiej niż emiter zmniejszać grubość bazy Konsekwencje takiego postępowania są następujące: duża rezystancja bazy (ograniczenie częstotliwości granicznych, nierównomierna polaryzacja złącza E-B) małe napięcie Early ego (mała rezystancja wyjściowa) małe napięcie przebicia skrośnego

Heterostruktura (Heterozłącze) E C Emiter ΔE C Baza E GA Półprzewodnik B E GB E V Półprzewodnik A E V ΔE V Idea: wykorzystujemy dwa różne materiały Główny problem: dopasowanie sieci krystalicznych

Główny problem: dopasowanie sieci krystalicznych Emiter E C ΔE C E G ~1.75eV Al X Ga 1-X As X=0.25 E V Baza GaAs E G =1.42eV E V ΔE V AlAs i GaAs są znakomicie dopasowane sieciowo (0.14% różnicy stałych sieci). To umożliwiło pierwszą realizację tranzystora HBT (IBM-1972). Prawie ćwierć wieku potrzeba było na realizację pomysłu Shockleya W.P. Dumke i in., GaAs-GaAsAl heterojunction transistor for high frequency operation, Solid State Electronics, vol.15, p.1339 (1972)

Dlaczego SiGe Kompatybilny z krzemem Łatwo integrowalny z technologią CMOS Właściwości SiGe regulowane przez zawartość Ge Koszt porównywalny z technologią krzemową

Krzemogerman to: inżynieria przerwy energetycznej, inżynieria naprężeń, inżynieria dopasowania sieci różnych materiałów, heterostruktury dla przyrządów bipolarnych, przyrządów MOS i optoelektroniki.

Konsekwencje to: bardzo szybka mikroelektronika krzemowa, mikrosystemy, optoelektronika (być może optyczna sieć połączeń w układach ULSI).

Skomercjalizowano (masowa produkcja) tranzystory HBT z bazą SiGe Technologie BiCMOS, Układy analogowe, Elementy dyskretne. Osiągnięto: f T 370 GHz f max 350 GHz

Kompromis szybkość-moc Duża szybkość Mała moc

Osiągnięcia

Częstotliwość f T [GHz ] 4X 1.7X Źródło: D.L. Harame i in., Applied Surface Science 224 (2004) 9-17

Podsumowanie Wprowadzenie SiGe, Ge i C do technologii krzemowej pozwala realizować heterostruktury na związkach A IV B IV. Do technologii krzemowej wprowadzono inżynierię przerwy energetycznej i naprężeń Wprowadzenie SiGe w technologii tranzystorów bipolarnych radykalnie (kilkakrotnie) zwiększyło ich częstotliwości graniczne. Aktualnie jest to w pełni dojrzała i skomercjalizowana technologia. Wprowadzenie SiGe i naprężonego krzemu do technologii MOS stwarza nadzieję na poprawę parametrów użytkowych tych przyrządów

Instytut Mikroelektroniki i Optoelektroniki Politechniki Warszawskiej Elektronika 1 elementy i układy elektroniczne Tranzystor MOSFET Warszawa, luty 2009

kontakt do źródła bramka kontakt do drenu tlenek polowy n + źródło podłoże p-si L n + dren W

kontakt do źródła bramka kontakt do drenu tlenek polowy n + n + źródło podłoże p-si dren W

Kondensator MOS (1) ~0.5 μm kilka nm bramka SiO 2 poli-si kilkaset μm ~0.5 μm p-si podłoże Al Na rysunku nie zachowano skali!!!

Struktura bramki tranzystora MOS MOS rok 2008 krzemek (~15 nm) bramka polikrzemowa (~46 nm) warstwa zubożona w poli-si (~0.5 nm) tlenek bramkowy (EOT ~1 nm) warstwa inwersyjna podłoże Si warstwa zubożona (~35 nm) Na podstawie danych ITRS 2006

STAN AKUMULACJI (U G < U FB ) bramka SiO 2 Si typu p podłoże

STAN PŁASKICH PASM (U G = U FB ) bramka SiO 2 Si typu p podłoże

STAN ZUBOŻENIA (U FB < U G < U T ) bramka SiO 2 obszar zubożenia Si typu p podłoże

POCZĄTEK STANU SŁABEJ INWERSJI (U G = U MB ) tlenek półprzewodnik ENERGIA POTENCJAŁ ϕ s = ϕ F ϕ F E c E i E F E v x = 0 x p s = n s = n i x d -qn a Q b

POCZĄTEK STANU SILNEJ INWERSJI (U G = U T ) tlenek półprzewodnik ENERGIA POTENCJAŁ ϕ s = 2ϕ F ϕ F ϕ F E c E i E F E v p s = n i2 /N a x = 0 x dmax n s = N a Q -qn bmax a x

Początek silnej inwersji Napięcie progowe: U T = U G s b max ( ϕ = 2 ϕ ) = U + ϕ = U + 2ϕ F s F FB Q C ox s FB Q C ox U T = U FB + 2ε 0 ksiqna 2ϕ F + C ox 2ϕ F

STAN SILNEJ INWERSJI (U G > U T ) bramka warstwa inwersyjna SiO 2 obszar zubożenia Si typu p podłoże

STAN SILNEJ INWERSJI (U G > U T ) tlenek półprzewodnik ENERGIA POTENCJAŁ ϕ s > 2ϕ F ϕ F ϕ F E c E i E F E v p s < n i2 /N a n s > N a x = 0 x dmax x -qn a Q bmax Q inv

Instytut Mikroelektroniki i Optoelektroniki Politechniki Warszawskiej Przyrządy Półprzewodnikowe wykład 10-12 Tranzystor MOS Andrzej Jakubowski, Lidia Łukasiak Warszawa, maj 2008

Metal-Oxide-Semiconductor Field Effect Transistor MOSFET BRAMKA ŹRÓDŁO L eff X J DREN Podłoże krzemowe

Metal-Oxide-Semiconductor Field Effect Transistor MOSFET ściskanie wzrost BRAMKA ŹRÓDŁO L eff X J Podłoże krzemowe DREN

Technologia CMOS

Istnieją dwa komplementarne typy tranzystorów: n-kanałowy i p-kanałowy n kanałowy +V G p kanałowy -V G +V D -V D - - - - n - - - - - Krzem p - - - - n - + + p + + + +++ Krzem n + + + + p + Włączany dodatnimi napięciami bramki i drenu Prąd wywołany jest dryftem ujemnych (negative) elektronów Włączany ujemnymi napięciami bramki i drenu Prąd wywołany jest dryftem dodatnich (positive) dziur

Dwa rodzaje tranzystora MOS pmosfet (p-channel) nmosfet (n-kanał) Gate Bramka Source Drain Żródło Dren p + p + n + n + n-type silicon substrate Podłoże typu p Drain Dren Gate Substrate Bramka Podłoże Source Żródło

Tranzystor NMOS S 1 U GG = + 0.7 V Obwód bramki rozwarty Bramka Źródło Dren n + n + podłoże p-si LED (nie świeci) U DD = + 3.0 V

Tranzystor NMOS stan przewodzenia S 1 e- U GG = + 0.7 V Źródło Bramka + + + + + + + + + + + + + + + + + + n + n + dziury podłoże p-si Ładunek dodatni Dren I DS LED świeci e- e- U DD = + 3.0 V

Tranzystor PMOS (Stan przewodzenia ) S 1 V GG = - 0.7 V Ładunek ujemny e- Źródło Bramka -------- -------- -------- Dren I DS p + p + elektrony Podłoźe typu n LED świeci e- e- V DD = - 3.0 V

Skalowanie w dół daje szybsze, lepsze i tańsze tranzystory Narysowane w tej samej skali 1.0 µm Połowa lat 1980-tych Szybkość ~ 10 Mega Hertz 0.10 µm Wczesne lata 2000 Szybkość ~ 3,000 MHz (3 Giga Hertz) Źródło: Sematech

Skalowanie kontakt do źródła U S U G bramka U D kontakt do drenu tlenek polowy t ox n + n + x j źródło L dren podłoże p-si U B S x (L, W, t ox, x j ) S x (U T, U G, U D ) S 2 x (UI) S 3 x (CU 2 ) W S S = 0.2 n + n + źródło dren podłoże p-si

Przekrój n-kanałowego tranzystora MOS dielektryk bramkowy źródło (S) bramka (G) dren (D) n + n + obszar zubożony S = source G = gate D = drain B = bulk podłoże p-si L podłoże (B)

TRANZYSTOR MOS. ZASADA DZIAŁANIA G S D V S = V B = 0 U GS < U T U DS małe n + n + obszar zubożony L y=0 y=l podłoże p-si Brak warstwy inwersyjnej, I D 0 B

warstwa inwersyjna (kanał tranzystora) G TRANZYSTOR MOS. ZASADA DZIAŁANIA V S = V B = 0 U GS > U T U DS małe Przy napięciu bramki przewyższającym napięcie progowe pojawia się warstwa inwersyjna (kanał). Zaczyna płynąć prąd drenu. S n + n + obszar zubożony L y=0 y=l podłoże p-si B D

TRANZYSTOR MOS. ZASADA DZIAŁANIA S G D V S = V B = 0 U GS > U T n + n + U DS < U GS -U T Wzrost napięcia drenźródło powoduje zmiany potencjału powierzchniowego wzdłuż kanału tranzystora (zwężanie kanału, wzrost grubości warstwy zubożonej). L y=0 y=l podłoże p-si B

TRANZYSTOR MOS. ZASADA DZIAŁANIA V S = V B = 0 S G D U GS > U T U DS = U GS -U T = U DSsat n + n + Przy dostatecznie dużym napięciu U DS następuje odcięcie kanału przy drenie. Napięcie to nazywa się napięciem nasycenia. L y=0 y=l podłoże p-si B

Rodzina charakterystyk wyjściowych tranzystora NMOS 4.0 PRĄD DRENU [ma] 3.0 2.0 1.0 ZAKRES NIENASYCENIA I D = I Dsat ZAKRES NASYCENIA UGS 0.0 0.0 1.0 2.0 3.0 NAPIĘCIE DREN-ŹRÓDŁO [V]

TRANZYSTOR MOS. ZASADA DZIAŁANIA V S = V B = 0 S G D U GS > U T U DS > U GS -U T = U DSsat Dalszy wzrost napięcia U DS powoduje przesuwanie się punktu odcięcia kanału w stronę źródła. n + n + ΔL L y=0 y=l podłoże p-si B

Tranzystor MOS Wprowadzając współczynnik materiałowo-konstrukcyjny: β= Wμ * n L C ox Oraz pamiętając, że napięcie progowe wyraża się wzorem: U Q = U b +2ϕ T FB F Cox

Tranzystor MOS otrzymujemy ostatecznie: U ( ) DS I = β U U U D GS T DS 2 2 (formuła słuszna w zakresie nienasycenia)

w zakresie nasycenia: Tranzystor MOS di = = du = ( ) D Qn L 0 lub 0 DS U U DS DSsat stąd: U = U U DSsat GS T oraz β I = U U 2 ( ) 2 Dsat GS T

Obliczone charakterystyki wyjściowe tranzystora NMOS 4.0 U GS = 3 V PRĄD DRENU [ma] 3.0 2.0 1.0 U GS = 2.5 V U GS = 2 V U GS = 1.5 V 0.0 0.0 1.0 2.0 3.0 NAPIĘCIE DREN-ŹRÓDŁO [V]

4.0 Zakresy pracy tranzystora NMOS PRĄD DRENU [ma] 3.0 2.0 1.0 ZAKRES NIENASYCENIA I D = I Dsat ZAKRES NASYCENIA 0.0 0.0 1.0 2.0 3.0 NAPIĘCIE DREN-ŹRÓDŁO [V]

Charakterystyka przejściowa w zakresie nasycenia 4.0 PRĄD DRENU [ma] 3.0 2.0 1.0 U DS > U DSsat = U GS -U T Napięcie progowe U T = 0.71 V U DS = 3.0 V 0.0 0.0 1.0 2.0 3.0 NAPIĘCIE BRAMKA-ŹRÓDŁO [V]

Procedura wyznaczania parametrów modelu 2.0 PRĄD DRENU [(ma) 1/2 ] 1.5 1.0 0.5 nachylenie napięcie progowe U T = 0.71 V 0.0 0.0 1.0 2.0 3.0 β 2 NAPIĘCIE BRAMKA-ŹRÓDŁO [V] = β = WμeffC L ox

Tranzystor MOS GRANICZNA CZĘSTOTLIWOŚĆ PRACY Pokażemy teraz, że stała czasowa tworzenia warstwy inwersyjnej jest równa czasowi przelotu nośników przez kanał tranzystora. Spadek napięcia na kanale tranzystora w zakresie nasycenia jest równy napięciu nasycenia drenu: U ( U V ) DSsat GS T

Tranzystor MOS GRANICZNA CZĘSTOTLIWOŚĆ PRACY Średnia wartość natężenia pola elektrycznego w kanale oraz średnia prędkość unoszenia nośników (przy pominięciu efektu modulacji kanału, czyli założeniu ΔL<<L) wynoszą: E śr ( U V ) GS L T v ( U V ) μ * μ * E n GS T śr n śr L

Tranzystor MOS GRANICZNA CZĘSTOTLIWOŚĆ PRACY Ostatecznie otrzymujemy czas przelotu nośników przez kanał tranzystora : t p L = L 2 ( ) * śr n GS T v μ U V

Uproszczony elektryczny układ zastępczy tranzystora MOS (wszystkie elementy pasożytnicze pominięto) Bramka Dren C we i d =g m u gs u gs Źródło u ds i g =i we = u gs ωc we i d =i wy = u gs g m Jeśli : i wy =i we to ω=ω T = g m /C we

GRANICZNA CZĘSTOTLIWOŚĆ PRACY Jeśli przyjmiemy : C we W L C ox oraz g m =g msat,to znowu otrzymamy : f T 2 1 π μ * n U GS L 2 U T Często stosowaną miarą porównawczą szybkości działania tranzystorów MOS jest czas : t = CV I

CZĘSTOTLIWOŚĆ GRANICZNA Idealny MOSFET pominięto efekty pasożytnicze i pojemności złącz V DS V GS V T V drift = μe (E << E cr ) 1 μ f V V 2π L ( ) T 2 GS T 1990 L = 1 μm μ = 400 cm 2 /Vs V GS V T = 3 V 2005 L = 0.1 μm μ = 250 cm 2 /Vs V GS V T = 0.5 V 2020 L = 0.01 μm μ = 100 cm 2 /Vs U GS U T = 0.25 V koncentracja domieszek ruchliwość (? ) f T 20 GHz f T 200 GHz f T 4 THz(? )

Polaryzacja podłoża w tranzystorze nmos podłoże Bramka (body)-v polikrzemowa - V B G Źródło-V Dren - V S D n + p + n + n + p warstwa inwersyjna dielektryk bramkowy p n

Parametr λ w funkcji napięcia źródło-podłoże 0.6 U GS -U T = 1 V N a = 10 17 cm -3 LAMBDA [V -1 ] 0.4 0.2 N a = 10 18 cm -3 0.0 1.0 1.5 2.0 2.5 3.0 NAPIĘCIE DREN-ŹRÓDŁO [V]

8.0 N a = 10 18 cm -3 U GS -U T = 3 V PRĄD DRENU [ma] 6.0 4.0 2.0 λ = 8.55 10-2 1/V U GS -U T = 2 V U GS -U T = 1 V 0.0 0.0 0.5 NAPIĘCIE DREN-ŹRÓDŁO [V] 1.0 1.5 2.0 2.5 3.0

Porównanie prostego modelu tranzystora NMOS z numerycznym modelem Pierreta-Shieldsa 4.0 PRĄD DRENU [ma] 3.0 2.0 1.0 Pierret-Shields prosty U GS = 3 V U GS = 2 V 0.0 0.0 1.0 2.0 3.0 NAPIĘCIE DREN-ŹRÓDŁO [V]