II Seminarium Naukowe Tomografia procesowa aplikacje, systemy pomiarowe i algorytmy numeryczne - relacja W dniu 13.03.2015 odbyło się II Seminarium Naukowe Tomografia procesowa aplikacje, systemy pomiarowe i algorytmy numeryczne. Organizatorzy: Zaoczne Studium Doktoranckie Instytutu Elektrotechniki w Warszawie Zakład Elektroniki Jądrowej i Medycznej, Instytut Radioelektroniki Politechniki Warszawskiej Lubelski Inkubator Technologii Informatycznych Net-art R&D Katedra Informatyki WSPA Miejsce Zakład Elektroniki Jądrowej i Medycznej, Instytut Radioelektroniki Politechniki Warszawskiej Publikacje Prace po recenzjach zostaną opublikowane w kwartalniku IAPGOS (3 pkt ministerialne) http://e-iapgos.pl/ Referaty 1. Łukasz Daoko, Marcin Krzewski, Katarzyna Krzewska, Mateusz Stosio, Jacek Kryszyn, Waldemar Smolik, Roman Szabatin, Tomasz Olszewski, Komunikacja pomiędzy kartą sterującą tomografu ETV4 i kartą read-out uruchomienie i weryfikacja
GPMC Schemat budowy tomografu EVT4 Power supply extension EVT4 SATA SATA SATA HV VCC SATA 1 SATA 2 lines SATA 8 Read-out 1 Read-out 2. Read-out 8 DIN41612 connector x2 DIN41612 connector x2 DIN41612 connector x2 DIN41612 connector x2 DIN41612 connector x2 DIN41612 connector x2 DIN41612 connector x2 DIN41612 connector x2 GPIO GPIO GPIO +12V -12V Power supply +5V Controller ARM Cortex-A8 Front end analog 1 channel 1 channel 2 channel 3 channel 4 Front end analog 2 channel 1 channel 2 channel 3 channel 4. Front end analog 8 channel 1 channel 2 channel 3 channel 4 switches switches switches Ethernet I/O I/O I/O W referacie zaprezentowana została transmisja danych z płyty read-out do płyty głównej. 2. Marek Rogalski, Konstrukcja karty analogowej do pomiaru pojemności z układem chargedischarge
Magistala LVDS, GPIO W referacie została przedstawiona konstrukcja karty analogowej do pomiaru małych pojemności z układem charge-discharge dla elektrycznego tomografu ETV4 Metoda charge discharge Wady: Mała szybkośd obrazowania wynikająca z użycia kluczy analogowych Tętnienia napięcia wyjściowego (od -30 do -50 db) Zalety: Odpornośd na zakłócenia Możliwośd pomiaru wielu sond równocześne owa konstrukcja tomografu ETV4 ECT v4 Płyta główna Ethernet magistala READOUT 1... READOUT 8 Sonda pomiarowa ANALOG 1 ANALOG 8 Przetwornik ad7626 Interfejs cyfrowy - dwie metody sterowania: Echoed - clock interface mode przetwornik zwraca zbuforowaną linię zegara, zsynchronizowaną z linią danych Self-clocked mode przetwornik przed każdym zwracanym słowem danych wystawia sekwencję 010 Konieczna modyfikacja: Przeprojektowanie karty uwzględniając nowy standard złącz (zmiana połączenia przetworników ) Proponowana zmiana: Przedwzmacniacz regulowany 3. Przemysław Adamkiewicz, EIDORS w badaniach zawilgoconych murów
W referacie przedstawiono możliwośd wykorzystania pakietu EIDORS w badaniach zawilgoconych murów z zastosowaniem elektrycznej tomografii impedancyjnej (EIT). Analizy zawartości wilgoci murów stanowią bardzo ważny element oceny stanu technicznego budynków. Problem zawilgocenia występuje głównie w zabytkowych budynkach ceglanych, o niedostatecznej izolacji od podłoża. Podciąganie kapilarne wody zawartej w gruncie przez porowate materiałach budowlanych wpływa na zmniejszenie ich wytrzymałości, co może prowadzid do osłabienia całej konstrukcji. Wilgod stwarza nie tylko niebezpieczeostwo dla murów, ale również dla zdrowia ludzi, gdyż sprzyja powstawaniu grzybów mogących powodowad groźne choroby układu oddechowego. Ocena stopnia zawilgocenia murów z wykorzystaniem tomografii impedancyjnej przy zastosowaniu oprogramowania EIDORS pozwala na uzyskanie informacji o przestrzennym rozkładzie wilgoci wewnątrz analizowanego obiektu. Dodatkowo metoda ta jest nie inwazyjna, więc z powodzeniem może zostad wykorzystana w badaniach zabytkowych budynków historycznych. 4. Karol Duda, Niskobudżetowy tomograf impedancyjny Prezentacja traktuje o projekcie urządzenia niskobudżetowego tomografu impedancyjnego. Urządzenie to, po przeprowadzonych badaniach i otrzymaniu obiecujących wyników, jest pierwszym krokiem do stworzenia autonomicznego tomografu przez zespół Net-Art R&D. Wersja prototypu składa się z własnego układu zawierającego generator sygnału sterującego źródłem prądowym Howlanda, oraz zestaw multiplexerów zwierających poszczególne elektrody do wymuszenia
prądowego oraz przetwornika. Układ wspierany jest przez mikrokontroler STM32 4F DISCOVERY, LabView oraz EIDORS. Przyrząd bazuje na prostych i tanich rozwiązaniach, które w zależności od wyników, z biegiem czasu będę zastąpione dokładniejszymi, droższymi rozwiązaniami. Wraz z rozwojem projektu wypierane będą kolejne zewnętrzne urządzenia i oprogramowanie, aż do otrzymania gotowego urządzenia. 5. Tomasz Rymarczyk, Specyfikacja procesów technologicznych w systemach przemysłowych Przyjmuje się, że czwarta rewolucja przemysłowa ma zapewnid ciągłą optymalizację funkcjonowania przedsiębiorstwa przemysłowego poprzez gromadzenie i przetwarzanie detalicznych informacji w czasie rzeczywistym poprzez rozwój nowych technologii, takich jak chmura obliczeniowa, Big Data czy internet rzeczy. Podstawą Przemysłu 4.0 jest łączenie ze sobą maszyn, systemów, procesów i wyrobów w inteligentne sieci, które same siebie nadzorują. Wsparcie procesów technologicznych odbywa się poprzez tworzenie rozwiązao, technologii, produktów, narzędzi, aplikacji, algorytmów, elementów samosterujących swoim postępem wytwarzania. 6. Waldemar Smolik, Jacek Kryszyn, Laboratorium tomografii procesowej i medycznej